Устройство для имитации неисправностей

Номер патента: 1273933

Автор: Дудоров

ZIP архив

Текст

(19) 4 С 06 Г 11 ОМИТЕТ СССРИЙ И ОТНРЫТИИ ГОСУДАРСТВЕННЫ ПО ДЕЛАМ ИЗОБРЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ ЬСТВУ К АВТОРСКОМУ СВИ ССР981 .Р984. ьство 1/16, тво С 1/26,И НЕ бласт т бь може е об рудо яю хк(54) УСТРОЙСТВО ДЛЯ ИИИПРАВНОСТЕЙ(57) Изобретение относивычислительной техникииспользовано при отрабования и программ, выпол роль и диагностирование неисправностей. Целью изобретения является повышение надежности за счет блокировки совместного задания неисправностей по различным каналам. Устройствосодержит два регистра адреса, блоксравнения адресов, элемент ИЛИ, дварегистра кода, блок сравнениякодов, счетчик циклов, регистрциклов, блок сравнения циклов,шифратор неисправностей, счетчик тактов, блок сравнения тактов, регистр тактов, четыре элемента И, два элемента НЕ, триггер, дваформирователя сигнала неисправности, формирователь импульсов. 1 ил.,:,(-.Й 1(0Эта(К 1 Ь;КЗКЯ(1 зм,п,;зеветя структурнаяСХРЭ ПРЕ,;т,а СОГО УСтРОйетВа.Уст(ЭО.СТВО .г 1:тЯ ИМИТЯПИЦ НЕИС -цт:внс(стей ссдРржи перы:"1 и второй регистры адреса 1 и 2, соединекныс0(тот,ст . СРЯВЬ 0.1 ця Я,1 РССОВ КО 10;ый выходом соединен с входом злек ть т(1111 / петвь 11 и второй регис ткОца э и 6 соединенные с блоком,;-ВНЕ 1 ИВ Ко;ОБ. СЧЕТЧИК 8 1 ИК - .;0, регср 9 циклоз, соединенные с тО(ом 1 0 став НРния циклов, котс-Р ВЫ(ОПО СОЕ,ИЦЕЦ С ВТОРЫМ ВХО-1 С ".З Л Р М Е и т я И, И - В Ы Х О гК О т О р О Г О(Оттац К цОрятсру 11 КЕИСПРЯВ -Цэ 1 т 11 К ВХОД РЯЗРЕШЕНИЯ тРИГГЕРЭ, тЬ;,ОД КООРС(ГО СОЕДИНЕК С1(стасы разрешения счетчика 13 тактс, ттхо(-,ОМ СОЕДИНЕЦНОГО С ВХОДОМ б.10 ка 1(з ср 1 знения тактов, вторым 10 том ссет(:тскс: 0 с регтстром 13гяктоз, а 5 ьхоцсь" "ходами вы-.ходных элемецтов И 6-18 и элемента111. 19, вь;ход(ъ со(здненного с входомэ,тзопта И 26., Выходом соеДиненноГОсО счтзтьм хсдО с."(Оттикя 13 тактовЯ В ООРЫМ ГХОДОМ КсОРЫй ЯВЛЯЕТСЯкОзьо ХОДОМС рОИС 2 В;- С ВХОц;,;т Всвого ЭЛЕМЕНа ЬЕ 21 ьЬходомЦ(;(ЦО 1 ГЦЦОГО К ХоттаМ СтЦХРОНИЗЯЦИИ 001;ЯЧ СРс 3.ВНЕ 1151 т ЯЬ.10 В т Г 1 ИГГРРЯ2 блока 10 сравтения циклов, б:тока 3 сравнения адрес.ов и блока 7 срав -ЬРЦИЯ КОДОВ, ВЫХОД КОТОРОГО 1 ОДКЛЮчец к входу счетчика циклов 8, вход обнпения которого подкпочен к обкулцшим входам первого регистра аттреса 1, перво о регистра кода а, сетчика 13 тактов., триггера 12 и является входом начялькой установки устройства, причем выходы шифратора 11 неисправностей подквочены к вторымВХОДЯМ СООтт:ЕТСТВУ(ОЩИХ ЗЫ(ОДНЫХ ЭЛЕментов И 16-18, выходы которых соедиНСНЫ СООТВЕТСТВЕННО С ПЕрвЫ И ВТОРЬМформирователями 22 и 23 сигналов,неисправностей и формирователем 24Ы(ЛЬСТИВ ВьХОЦЫ Кс ГО ЬХ ЯВЛЯ 0 ГСЯ Уст",)т 1 сттт(т работает с 0(зюшим об -РЯЗО, 1 т т; тгт 1 ссвкс , с "сйсВа к р(або -р, :(э,(;Р( (;т ( хтт ((,010рс цс т.рэ 2 а;(реса;0;:,т(т."сьяг тс кт 1 те эчи адреса ко.тяцз, руппа(".ОРЬ(эт.ИОННХ Вхсдст В 10:С-С РРГИСТ -р 6 кода. подключается к:тетя переИУСТРОЙСТВЯ ПОЦКЛЮЧЯС т СЯ К ГЕНЕРЯТОРУтактовой частоты, а вхо;.; обнуленият( устройству сбну:тония и 1 к управ;:5 оЦему выхоДу (Б 11. Быходь устройства подключаются к выбранной точкесхемы ЦБ 11 и;и к внешним связя. 1 Б.,в которых необходимо имитировать ке НСг.РЯВЦОСТ ., Б ИСХС,.",НОМ СОСТОЯНИИ 2 рет и трыи 5 се т чхткд Я и 1 3 итри гер 12 обнулецы.:ЛЯ ВНЕСР 1 ИЯ 01 РЕЦЕЛЕ:ПОЙ КЕИСцр я впссти в ке Отбх 0 ци.10 2 -:(те позт гацзоьу адресу нли ксц" гв нужном -5 т"КЛЕ уС СНЭВЛИВЯЮ."СЯ КЯЧЯЛЬКЬЕ УС,.ОЗИ(т В. ВТОРОМ РЕГИСтаас 2 яцрЕСЯ"0 КолтЕС.:К ОЗ В ШцфРатО .; ;е 11 неи"п гсй - ти. Пеиспзяв"НОСти. НЯЧИ та:., СЛОВИЯ .а;.:аютСЯубтт За:,В.; "НзО НЕтеяЧЯЛОЬработы,При т ьцтол: з т: .:.2 яьы з спреДЗЛЕННЫЙ Ь 0 ьС;Г - " . КИ З ПЕРВЫЙрегистр 1 апреэ ц:сызается адрес.равный адресу 3 санном ВО второйрегистр 2 яцреся, Ка выхопе блокасравнения адреса появляется сигна:СРЯВНЕЧИЯ Отооый чЕРЕ: 1(Е,;Рв11 ЛИ т поступает ка шифра.торисправности, поцгставли(за 5. ТР самььЬНЕСЕНИЕ ОПРЕВ(З:ЕННОГО:т.-Я:Е С- правнссти и ца "ОИГ 1 ер, . кстсрь 1 и , ПО сгнялу тактовой частоты ВО 3 торой половике периода переключаетсяв единичное состояние после чегосчетчик 13 тактов в ;гчикает считатьсигналы тактовой частоты.1Б случае равенства количества тактов в счетчике 13 тактов и в регист -ре 1 з тактотз блс:( 1; сравнения такГОВ ВЫДаЕт С:вкаЛ., П 2 Ст УпаЮЩИй ЧЕРЕЗэлеент не 19 на элемент и 20, за црещая тем самым прохождение сигналов тактовой частоты на счетчик 13тактов, и одновременно поступает нат.-ьхоцнье элементы И 16-18, разрешая10 25 ЗО 35 50 т е м с и ."я ".р я б с ".у оп но Г О и 3 фо ри р онетелей 2 г., 23 ии формирователя 24импульсов, При поступлении сигналас шифратора 11 неисправности на вы"ходи:й:г.;г 11 16 срабатывает первый фо: .,.; -.ель 22 неисправности,.г 1 ч 1 ,л:й обпь:в цепи; при поступлении си нала па выходной элементИ 17 срабатывает второй формирова -тель 23 неисправности, имитирующийзамйкание. Прп поступлении сигналана выходной элемент И 18 срабатываетформироватсль 2рующий одиночный импульс с уровнемлогическогс нуля, что вослринимается как неисправность в данной точке(уровень логической единицы заменяется уровнем логического нуля). После этого устройство приводится в исходное состояние и подготавливается к очередному заданию неисправности. При поступлении с регистра 5 кода кодового слова. совпадающего с кодомзанесенным в регистр 9, блок сравнения кодов выдает сигнал, подсчиты -ваемый счетчиком циклов. При равенстве количества совпадений состояний регистров 3 и 6, подсчитанныхсчетчиком циклов 8, и количествациклов, ,занесенного в регистр циклов 9, блок 10 сравнения циклов выделяет сигнал сравнения, которыйчерез элемент ИЛИ 1 поступает нашифратор 11 неисправности и триггер 12. В дальнейшем работа устройства происходит аналогично случаюсовпадения адресов. После появления одного из сигналов совпадения на элементе ИЛИ 4 появление второго сигнала совпадения не изменяет эаботы устройства, так как триггер12 переключается от воздействия первого сигнала совпадения и остаетсяв единичном состоянии до приходаобнуляющего сигнала. формула изобретения Устройство для имитации неисправностей, сопержащее первый и второй регистры кода, олок сравнения кодов, первый и второй регистрь 1 адреса, блок сравнения адресов, регистр циклов, счетчик циклов, блок сравнения циклов, счетчик тактов, регистр так - тов, триггер, блок сравнения тактов, три элемента И, два формирователя сигнала неисправности, формирователь имп;,л,сов, элемент 11.1 И, шифратор неисправностей, причем информационныйвход первого регистра кода подключенк информационному входу устройства,выходы первого и второго регистровкода соединены соответственно спервым и вторым информационными входами блока сравнения кодов, выходравенства которого подключен к счетному входу счетчика циклов, выход ко.торого соединен с первым информационнь 1 м входом блока сравнения циклов,второй информационный вход которогосоединен с выходом регистра циклов,информационный вход первого регистраадреса подключен к адресному входуустройства, выход первого регистраадреса соединен с первым информационным входом блока сравнения адресов, второй информационный вход кото.рого соединен с выходом второго регистра адреса, входы сброса счетчикациклов, триггера, счетчика тактовпервого регистра кода, первого регистра адреса объединены и подключенык входу начальной установки устройства,. ьыходы шифратора неисправностей подключены к первым входам соответственно первого, второго и третьего элементов И, выходы которыхподключены к входам соответственнопервого, второго формирователейсигнала неисправности и формирователя импульсов, выходы которых являются соответственно первым, вторым итретьим выходами сигналов неисправности устройства, о т л и ч а ю -щ е е с я тем, что, с целью повышения надежности за счет блокировкисовместного задания неисправностейпо различным каналам, в него введены два элемента НЕ, четвертый элемент И, причем тактовый вход устройства подключен к первому входу четвертого элемента И и входу первогоэлемента НЕ, выход которого соединен с синхровходом триггера, свходами разрешения сравнения блоковсравнения кодов, тактов, адресов,циклов, вход разрешения триггераобъединен с входом шифратора неисправностей и подключен к выходу элемента ИЛИ, первый и второй входыкоторого соединены соответственно свыходами блока сравнения циклов иблока сравнения адресов, выход триггера соединен со счетным входомсчетчика тактов, тактовый вход кото/5 1130 кая наб.,оизводственно-полиграфическое предприятие, г, Ужгород Проектная, 4 рого соединен с выходом четвертогоэлемента И, второй вход которогоподключен к выходу второго элементаНЕ, вход которого объединен с вторы.ми входами первого, второго и треТираж 671 Государственного елам изобретений осква, Ж, Рау тьего элементов И и подключен к выходу равенства блока сравнения тактов, первый и второй информационные входы которого соединены соответственно с выходами регистра тактов и счетчика тактов. Подмитета СССРткрытий

Смотреть

Заявка

3861521, 28.02.1985

ПРЕДПРИЯТИЕ ПЯ В-2969

ДУДОРОВ ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: G06F 11/26

Метки: имитации, неисправностей

Опубликовано: 30.11.1986

Код ссылки

<a href="https://patents.su/4-1273933-ustrojjstvo-dlya-imitacii-neispravnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для имитации неисправностей</a>

Похожие патенты