Устройство для синхронизации по циклам

Номер патента: 1272515

Авторы: Зимина, Зобнина, Лангуров

ZIP архив

Текст

(56) АвторскоеВ 1239878, кл. В 4 ю И. Зобин 2 (088. 8) СССР28.09.84. свидеН 04 льс 7/О сится к оз ащище те в синдешифранта ИЛИ тор 1 с2 и 9,мента Исчетчик а з ржки,оммутаблок ции,11 ымента два эле. Блок15 и 16,ораИ 12 Р 10 1 ил с ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ П(57) Изобретение отно связи, повышает помех и уме ньшае т время в хо онизм. Устроиство содержи инхрогруппы, два элем регистр (Р) 3 сдвига,4 и 7, элемент 5 зад 6 импульсов, блок 8 ополнительный Р 10 сдв Р. Блок 8 содержит и 13, элемент НЕ ержит два элемента НЕдва элемента И 17 и 18, Записанная в Р 10 последовательность импульсов поступает с частотой следования тактовых импульсов с элемента И 7 на блок 11. Повторное отсутствие на выходе дешифратора 1 импульса отклика этой последовательности и отсутствия записи импульса в 1-й двоичный 3-1 элемент РЗ разрешает прохождение последовательности импульсов через блок 11 на элемент И 7 для перезаписи в Р 10.С каждой рециркуляцией в Р 10 длина импульсной последовательности уменьшается на одну импульсную позицию. При поиске и определении позиции синхросигнала в канале связи с помехами число правильно дешифрируемых синхрогрупп накапливается в виде непрерывной последовательности в Р З.Число неопознанных дешифратором 1 синхрогрупп вычитается из последовательности импульсов на выходев элементе И 7, 2 з.п. ф-лы,20 30 35 40 45 Изобретение относится к техникесвязи и может использоваться в системах с цифровыми методами модуляции, а также в системах. передачидискретной информации.Цель изобретения - повышение помехоустойчивости и уменьшение временивхождения в синхронизм.На чертеже приведена структурноэлектрическая схема устройства длясинхронизации по циклам,Устройство для синхронизации поциклам содержит дешифратор 1 синхрогруппы, первый элемент ИЛИ 2, ре 1гистр 3 сдвига, первый элемент И 4,элемент 5 задержки, счетчик 6 импульсов, второй элемент И 7, блок 8 коммутации, второй элемент ИЛИ 9 до -полнительный регистр 10 сдвига, блок11 выбора регистра.Блок 8 коммутации содержит первыйи второй элементы И 12 и 13, элементНЕ 14.Блок 11 выбора регистра содержитпервый и второй элементы НЕ 15 и 16,первый и второй элементы И 17 и 18.Устройство для синхронизации поциклам работает следующим образом.Принимаемый групповой сигнал поступает на вход дешифратора 1. Импульсы откликов дешифратора 1 на обнаруженные в принимаемом сигнале кодовыегруппы символов, идентичные кодовойгруппе синхросигнала, через первыйэлемент ИЛИ 2 поступают на вход регистра 3, содержащего п+1 двоичныхэлементов при длине цикла в п импульсных позиций, и следующим импульсомтактовой последовательности, поступающей на тактовый вход регистра 3,записываются в первый двоичный элемент 3-1 регистра 3.Записанные в регистр 3 откликидешифратора 1 поступают с выхода регистра 3 на вход блока 8,Если отклик на выходе дешифратора 1 повторился через и импульсныхпозиций (через цикл) и записался впервый двоичный элемент 3-1 регистра 3, то наличие записи в первомдвоичном элементе 3-1 регистра 3 импульса отклика разрешает прохождениечерез блок 8 на вход первого элемента ИЛИ 2 импульса с выхода регистра3, записанного в регистр 3 на тойже позиции предыдущего цикла,В случае регулярности формирования в каждом цикле на одной и той же позиции импульса отклика на выходе дешифратора 1 в регистре 3 рециркулирует последовательность следующих подряд импульсов, увеличивающаяся при каждой перезаписи на одну импульсную позицию за счет импульса отклика с выхода дешифратора 1, прибавляемого к началу последовательности импульсов, прошедшей через блок 8 с выхода регистра на его вход.При отсутствии повторения через цикл импульса отклика на выходе дешифратора 1 и, как результат, отсутствии записи импульса в первом двоичном элементе 3-1 регистра 3 импульс (или последовательность импульсов) с выхода регистра 3 поступает через блок 8 и второй элеМент ИЛИ 9 на запись в дополнительный регистр 10, состоящий из Ь двоичных элементов. Одиночные импульсы отклика дешифратора 1, переписанные из регистра 3 в дополнительный регистр 10, непроходят через второй элемент И 7,входы которого подключены к выходампоследнего 10-и и предпоследнего10-(и) двоичным элементам регистра 10, а из записанной в дополнительном регистре 10 последовательности импульсов вторым элементом И 7 исключается последний импульс последовательности. Записанная в регистре 10последовательность импульсов поступает с частотой следования тактовыхимпульсов с выхода второго элементаИна вход блока 11. Повторное отсутствие на выходе дешифратора 1 импульса отклика этой последовательности и соответственно отсутствиезаписи импульса в первый двоичный3-1 элемент регистра 3 разрешаетпрохождение последовательности импульсов через блок 11 на второйэлемент И 7 для перезаписи в дополнительный регистр 10. При следующем прохождении через второй элемент И 7 последовательность импульсов сокращается еще на одну импульсную позицию, Таким образом, с каждой рециркуляцией в дополнительном регистре 10 длина рециркулирующеи импульсной последовательности уменьшается на одну импульсную позицию.При совпадении записи в первый двоичный элемент 3-1 регистра 3 импульса отклика с выхода дешифратора 1 с появлением первого импульса последовательности с выхода допол 12725151 О 45Рециркуляция записанной в дополнительный регистр 1 О последовательности импульсов осуществляется столько раз, сколько раз на выходе дешифратора 1 не сформируется импульс 50 отклика на соответствующей этой последовательности позиции цикла, Причем при каждом появлении последовательности на выходе дополнительного регистра 10 ее длина уменьшается на од ну импульсную позицию за счет исключения на втором элементе И 7 последнего импульса последовательности. кительного регистра 10 на выходевторого элемента И 7 блок 11 пропускает эту последовательность на входпервого элемента ИЛИ 2 для записив регистр 3. При этом в блоке 11 запрещается прохождение последователь -ности импульсов с выхода второгоэлемента И 7 на выход блока, подключенный к второму элементу ИЛИ 9, ипоследовательность исключается изрециркуляции в дополнительном регист-ре 10.Если перезапись последовательности импульсов с выхода второго элемента И 7 в дополнительный регистр 1510 происходит, то появление в процессе перезаписи в первом двоичном элементе 3-1 регистра 3 отклика с выхода дешифратора 1 не производит вблоке 11 переключения на запись в 20регистр 3 следующих импульсов последовательности, так как каждый записанный в первый двоичный элемент10-1 дополнительного регистра 10 импульс последовательности разрешает 25прохождение через блок 11 следующего импульса последовательности только на перезапись в дополнительныйрегистр 10,Таким образом, при регулярном 30появлении на одной и той же позициицикла импульсов отклика на выходедешифратора 1. в регистре 3 накапливается рециркулирующая последовательность следующих подряд импульсов,увеличивающаяся при каждой перезаписи на одну импульсную позицию. Припервом же нарушении регулярности появления импульса отклика на выходедешифраторасоответствующая импуль сная последовательность через блок8 записывается в дополнительныйрегистр 10 и исключается из рециркуляциив регистре 3. При формировании на выходе дейифратора 1 импульса отклика соответствующая последовательность с выхода дополнительного регистра 10 через блок 11 и первый элемент ИЛИ 2 переэаписывается в регистр 3 сдвига, где продолжается ее накопление за счет прибавления импульсов отклика к началу последовательности.При поиске и определении позиции синхросигнала в канале связи с помехами число правильно дешифрируемыхэ синхрогрупп накапливается в Виде непрерывной последовательности в регистре 3, а число неопознанных дешифратором 1 синхрогрупп вычитается из этой последовательности на выходе дополнительного регистра 10 во втором элементе И 7.Количество импульсов в последовательностях, циркулирующих в регистре 3, представляет собой текущие численные значения разности между наличием и отсутствием откликов дешифратора на позициях цикла, соответствующих этим последовательностям, отсчитываемые с момента начала анализа принимаемого группового сигнала устройством цикловой сихронизации.Положение позиции циклового синхронизма в цикле принимаемого группового сигнала определяется по накоплению в соответствующей импульсной последовательности определенного числа импульсов, представляющего разность между наличием и отсутствием откликов дешифратора 1 на этой позиции. Численное значение разности определяется числом входов первого элемента И 4, подключенных к выходу дешифратора 1, и входом последних двоичных элементов 1 (п+1) регистра 3 и равно (и+1) - Ь) +1. При наличии импульсов на всех указанных входах первого элемента И 4 на его выходе формируется импульс, фиксирующий положение начала цикла в принимаемом групповом сигнале. Импульс с выхода первого элемента И 4 производит сброс счетчика, работаюЩего в режиме непрерывного счета до и последовательности тактовых импульсов, поступающий на его счетный вход, и осуществляет фазирование последовательности цикловых импульсов на его выходе. С выхода первого элемента И 4 импульс, фиксирующий положение начала цикла через элеВНИИПИ Заказ 6350/57 Тираж 624 Подписное Произв.-полигр, пр-тие г, Ужгород, ул, Проектная, 4 1 мент 5 задержки, производит сброс (установку в ноль) двоичных элементов регистра 3, т.е. очищает регистр и подготавливает устройство цикловой синхронизации для нового этапа анализа принимаемого группового сигнала. Время задержки импульса на элементе 5 задержки определяется требованием, предъявляемым к длительности импульса входной цепью сброса счетчика 6, и реализуется моментом сброса (установки в ноль двоичных элементов) регистра 3.В режиме синхронизма импульс с выхода первого элемента И 4 подтверждает фазу цикловых импульсов на выходе счетчика 6. Формула изобретения 1. Устройство для синхронизации по циклам, содержащее последовательно соединенные дешифратор синхрогруппы, первый элемент ИЛИ, регистр сдвига и первый элемент И, а также элемент задержки, счетчик импульсов и второй элемент И, причем выход дешифратора синхрогруппы подключен к соответствующему входу первого элемента И, выход которого подключен к объединенным первому входу счетчика импульсов и через элемент задержки - к первому входу регистра сдвига, при этом вторые входы регистра сдвига и счетчика импульсов являются входом последовательности тактовых импульсов, причем вход дешифратора синхрогруппы является входом устройства, а выход счетчика импульсов - выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости и уменьшения времени вхождения в синхронизм, введены последовательно соединенные блок коммутации, второй элемент ИЛИ и дополнительный регистр сдвига, а также блок выбора регистра, при этом первый вход блока коммутации подключен к первому выходу регистра сдвига, второй выход блока коммутации подключен к второму входу первого элемен 5 10 5 20 25 30 35 40 45 50 та ИЛИ, при этом объединенные второйвход блока коммутации и первый входблока выбора регистра подключены квторому выходу регистра сдвига,причем второй вход блока выбора регистра пвдключен к первому выходу дополнительного регистра сдвига, а третий вход - к выходу второго элемента И, при этом первый выход блокавыбора регистра подключен к второмувходу второго элемента ИЛИ, а второйвыход - к третьему входупервогоэлемента ИЛИ, причем второй и третийвыходы дополнительного регистра сдвига подключены к соответствующим входам второго элемента И, а второйвход дополнительного регистра сдвигаобъединен с вторым входом счетчикаимпульсов. 2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что,блок коммутации выполнен в виде последовательно соединенных первого элемента И, элемента НЕ и второго элемента И, при этом первый вход первого элемента И объединен с вторым входом второго элемента И и является первым входом блока коммутации, при этом второй вход первого элемента И является вторым входом блока коммутации, а выходы первого и второго элементов И являются соответственно первым и вторым выходами блока коммутации.3. Устройство по п, 1, о т л ич а ю щ е е с я тем, что, блок выбора регистра выполнен в виде последовательно соединенных первого элемента НЕ, первого элемента И, второго элемента НЕ и второго элемента И, при этом первый и второй входы первых элементов НЕ и И являются соответственно вторым и третьим входами блока выбора регистра, причем третий вход первого элемента И является первым входом, а выход - вторым выходом блока выбора регистра, второй вход второго элемента И объединен с вторым входом первого элемента И, а выход второго элемента И является первым выходом блока выбора регистра.

Смотреть

Заявка

3916429, 18.06.1985

ПРЕДПРИЯТИЕ ПЯ А-3650

ЗИМИНА ЛЮДМИЛА ПАВЛОВНА, ЗОБНИНА ИРИНА ГЕННАДЬЕВНА, ЛАНГУРОВ ЗАХАРИЙ ИОСИФОВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: синхронизации, циклам

Опубликовано: 23.11.1986

Код ссылки

<a href="https://patents.su/4-1272515-ustrojjstvo-dlya-sinkhronizacii-po-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации по циклам</a>

Похожие патенты