Номер патента: 1269250

Авторы: Голубцов, Никитин, Пархоменко

ZIP архив

Текст

(54) ВРЕМЕНН (57) Изобрет КОММУТАТОР ие относитсямпуль- ьзоваснои технике ожет быть исп ьных системах но в вычислитграммируемой проже оммутациеи, атоматизированнх, Цель изобре электронных а фонных станци теления ОСУДАРСТВЕННЫЙ НОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ(56) Авторское свидетУ 932615, кл. Н 03 КАвторское свидетел9 1042179, кл, Н 03 К19. 07. 83. довышение быстродействия коммутато.ра - достигается за счет организациициклов опроса активных и свободныхабонентов. Для этого в него введеныгруппа элементов ИЛИ 14, второй адресный блок 13, второй регистр 15,второй дешифратор 6 и блок 17 регистрации запросов. Кроме того, коммутатор содержит адресный блок 1, блок2 управляющей памяти, регистр 3, адресные шины 4, дешифратор 5, блокэлементов ИЛИ-НЕ 6, выходные 7 ивходные 9 информационные шины, блок8 уплотнения, блок 10 распознаваниякода признака, блок 11 управления,блок 12 состояния. В коммутаторе возрастает частота опроса активных абонентов. Это обеспечивает повышениеего быстродействия. 1 ил,Изобретение относится к импульсной технике и может быть использовано в вычислительных системах с программируемой коммутацией, а также в электронных автоматизированных теле фонных станциях.Цель изобретения - повышение быстродействия устройства за счет организации циклов опроса активных и свободных абонентов.На чертеже представлена функциональная схема временного коммутатора.Устройство содержит первый адресный блок 1, блок 2 управляющей памяти, первый регистр 3, первые адресные шины 4, первый дешифратор 5,блок 6 элементов ИЛИ-НЕ, выходные информационные шины 7, блок 8 уплотнения, входные информационные шины 9 блок 2 О 10 распознавания кода признака, блок 11 управления, блок 12 состояния, второй адресный блок 13, группу 14 элементов ИЛИ, второй регистр 15, второй дешифратор 16 и блок 17 регистрации запросов.1Выходы первого адресного блока 1 соединены с адресными входами блока 2 управляющей памяти, информационные30 входы и выходы которого поцключены соответственно к первым информационным выходам и входам первого регистра 3, вторые информационные выходы которого соединены с входами первого дешифратора 5. Первые входы бло- З 5 ка 8 уплотнения соединены с информационными шинами 9 устройства, а .первый выход подключен к информационному входу блока 6 элементов ИЛИНЕ, первые адресные входы которого 4 О соединены с первыми выходами первого дешифратора 5, а выходы поцключены к выходным информационным шинам 7, первые управляющие выходы блока 11 управления соединены с соответ ствующими входами первых адресного блока 1, регистра 3, дешифратора 5, блока 8 уплотнения и блока 10 распознавания кода признака, вторые управляющие выходы блока 11 управления 50 соединены с соответствующим адресным входом блока 6 элементов ИЛИ-НЕ, а другой выход соединен с соответствующим входом блока 6. Адресные входы блока 12 состояния соединены с 5 вторыми выходами первогс дешифратора 5, а выход подключен к первому входу блока 11 управления, второй управляющий вход которого соединен с соответствующим выходом блока 12 состояния, второй вход первого регистра 3 соединен с вторым выходом блока 8 уплотнения. Второй вход блока 10 распознавания кода признака соединен с третьим выходам блока 8 уплотнения, выход блока 10 распознавания кода признака соединен с вторым входом блока 11 управления, Адресные входы блока регистрации запросов соединены с соответствующими выходами группы 14 элементов ИЛИ, вторыми адресными входами блока 6 элементов ИЛИ-НЕ и с вторыми адресными входами блока 8 уплотнения, первый управляющий выход блока 11 управления соединен с соответствующими входами второго дешифратора 16 и блока 17 регистрации запросов, выход которьга соединен с третьим входом блока 11 управления, третий управляющий:выход ксторого соединен с соответствующим входам второго регистра 15, информационные входы которого соецинены с первыми адресными шинами 4, а первый и второй информационные выходы соединены соответственно с вторыми информационными входами первого регистра 3 и с информационными входами второго дешифратора 16, информационные выходы которого соединены с вторыми информационными входами блока 12 состояния,информационные вьходы которого соединены с первыми информационными входами второго адресного блока 13,вторые инфармационнье входы которого соединены с инверсными выходами блока17 регистрации запросов, прямые информационные выхсцы которого соединены с вторыми информационными входами первого адресного блока 1, адресные выходы которого соединены с соответствующими первыми входами группы 14 элементов ИЛИ, вторые входыкоторой саединень 1 с соответствующимиадресными выходами второго адресногоблока 13, управляющий вход которогосоединен с первым управляющим выходом блока 11 управления,Работа устройства происходит втрех режимах: установление связи, передача информации и окончание связи,Первый адресный блок 1 производитопрос ячеек блока 2 управляющей памяти и информационных шин 9 в блокеЯ уплотнения, в тех разрядах, кото 1269250рые зафиксированы блоком 17 регистрации зацросов как активные абоненты-передатчики, Адреса их абонентов- приемников записаны в соответствующих ячейках памяти блока 2 управляющей памяти.Второй адресный блок 13 производит опрос только тех абонентов, кото рые не зарегистрированы в блоке 12 состояния как абоненты-приемники и в блоке 17 регистрации запросов как абоненты-передатчики, т.е. блок 13 производит опрос свободных абонен- тове 10 15 В режиме установления связи -и абонент в соответствующей временной позиции осуществляет передачу через соответсвующую информационную шину 9 в блок 8 уплотнения кода призна ка и кода адреса информационной шины 7. Код признака предшествует передаче адреса и определяет дальнейшее его появление на информационной нине 9. Блок 10 распознавания кода 25 признака осуществляет прием кода и формирует соответствующий сигнал, по которому блок 11 управления выполняет передачу адреса во второй регистр 15. Затем адрес декодируется вторым 30 дешифратором 16 и по сигналу блока 11 управления производится опрос состояния 1-го элемента памяти в блоке 12 состояния. Если )-й элемент памяти находится в нулевом состоянииьз 5 то блок 11 управления вырабатывает код признака (-й абонент-приемник свободен) и через блок б элементов ИЛИ-НЕ и информационную шину осуществляет его передачу 1-му абоненту- передатчику, Кроме того, адрес из регистра 15 переписывается в регистр 3, далее в 1.-ю ячейку блока 2 управляющей памяти, и 3-й элемент памяти блока.12 состояния устанавли-45 вается в единичное состояние, определяющее занятость 3-го абонента-приемника, Занятость 1-го абонента-передатчика регистрируется в блоке 17 регистрации запросов. Таким образом, 50 абоненты, имеющие возможность логического соединения между собой посредством информации, записанной в блоке 2 управляющей памяти, и циклического опроса первым адресным бло ком 1 топько активных абонентов-пе-, редатчиков,исключаются из цикла опроса.вторым адресным блоком 13, который организует цикл опроса только свободных абонентов.Наличие логической единицы в блоке 12 состояния свидетельствует о том, что 1-й абонент занят, блок ж 11 управлений в этом случае формирует код признака (3-й абонент-при- . емник занят) и выполняет его передачу -му абоненту-передатчику через блок 6 элементов ИЛИ-НЕ и информационную шину 7.д.Во втором режиме абонент-передат- чик, получивший доступ к абоненту- приемнику, в соответствующую -ю временну 1 о позицию, задаваемую адресным блоком 1, выполняет передачу соответствующего кода признака (идентификатор информационного слова), Частота выделения временных позиций абоненту- передатчику в этом случае будет больше, так как из цикла опроса первым адресным блоком исключены все неактивные абоненты.Код признака распознается блоком 10, и блок 11 управления, во-первых, выполняет информационное соединение блока 8 уплотнения и блока 6 элементом ИЛИ-НЕ, во-вторых, осуществляет на -й ячейке блока 2 управляющей памяти считывание адреса в регистра 3, в соответствии с которым информационное слово -го абонента-передатчика поступает -му абоненту-приемнику.В это же время второй адресный блок 13 производит опрос свободных абонентов, Синхронизация работы двух адресных блоков осуществляется блоком 11 управления, который при поступлении очередного запроса на соединение (сигнал с выхода блока 17 регистрации запросов) приостанавливает работу второго адресного блока 13 до тех пор, пока новому абоненту- передатчику не будет отослан соответствующий;код признака и адрес не будет записан в блок 2 управляю,щей памяти, а также не будет установлен в единичное состояние 1-й элемент памяти блока 12 состояния, Таким образом, осуществляется передача активного абонента из цикла опроса второго адресного блока 13 в цикл опроса первого адресного блока 1.В третьем режиме 1-й абонент-передатчик, находившийся в занятом состоянии и перешедший в свободное состояние, в соответствующей временной позиции выполняет передачу кода приВременной коммутатор, соцержащий первый адресный блск, выходы которого соединены с адресными входами блока управляющей памяти, информа ционные входы и выходы которых подключены соответственно к перньи информационным выходам и входам первого регистра, вторые информационные выходы которого соединены с входами первого дешифратора, блок уплотнения, первые входы которого соецинены с информационными шинами коммутатора, а первый выход подключен к информационному входу блока элементов ИЛИ НЕ, первые адресные входы которого соединены с первыми выходами первого дешифратора, а выходы - с выходными информационными шинами, управляющие выходы блока управления соединены 55 с Соответствующими входами первого адрес. ного блока, первого регистра, первого дешифратора, блока уплотне 5 126знака и адреса своего абонента-приемника в блок 8 уплотнения, в соответствии с которыми 1-й элемент памяти. блока 12 состояния переводитсяв нулевое состояние, 1-й элемент памяти блока 17 регистрации запросовтакже переводится в нулевое состояние, йереводя тем самым абонента,закончивших передачу информации другдругу, в свободное состояние и включая их в цикл опроса второго адресного блока 13.Соответствующие код признака икод адреса при наличии свободного1-го абонента-приемника не вызываютперевода его в занятое состояние,допуская обращение к нему других абонентов-передатчиков н другие временные позиции (случай обращения к общему абоненту).Таким образом, введение второгоадресного блока 13, блока 17 регистрации запросов, второго регистра15, второго дешифратора 1 б и группы 14 элементов ИЛИ позноляет увеличить быстродействие устройства засчет организации двух циклов опроса: цикл опроса только актиннь 1 х абонентов и цикл опроса только свободных абонентов, Тем самым увеличивается частота выделения временных интервалов как активным абонентам,таки свободным абонентам,Формула изобретения 9250 Ьния, блока распознавания кода признака и с соответствующими адреснымивходами блока элементов ИЛИ-НЕ,блоксостояния, адресные входы которогосоединены с вторыми выходами перво-,го дешифратора, а выход - с первымвходом блока управления, второй входпервого регистра соединен с вторымвыходом блока уплотнения второй 10 вход блока распоэнанания коца признака соединен с третьим выходом блокауплотнения,:выход блока распознавания кода признака соединен с вторымвходом блока управления, о т л и - 15 ч а ю щ и й с я тем, что, с цельюповышения быстродействия коммутатора, в него введены группа элементовИЛИ, второй адресный блок, второй регистр, второй дешифратор и блок ре гистрации запросов. адресные входыкоторого соединены с соответствующими выходами группы элементов ИЛИ,вторыми адресными входами блока элементов ИЛИ-НЕ и вторыми адресными 25 входами блока уплотнения, первый управляющий выход блска управления соединен с соответствующими входамивторого дешифратора, второго адресного блока и блока регистрации запро- ЗО сон, выход которогс соединен с третьим входом блока управления, третийуправляющий выход которого соединенс соответствующим входом второго регистра, информационные входы которого соединены с первыми адресными шинами, а первый и второй информационные выходы соединены соответственнос вторыми информационными вхоцамипервого регистра и информационнымивходами второго дешифратора, инфор -мационные выходы которого соединеныс вторыми информационными входами,блока состояния, информационные выходы которого соединены с первымиинформационными входами второгоадресного блока, вторые информационные входы которого соединены с инверсными выходами блока регистрации запросов, г,:рямые информацион.ные выходы которого соединены с вторыми информационными входами первогоадресного блока, адресные выходы которого соединены с соотнетстнующимипервыми входами группы элементовИЛИ, вторые входы которой соединены с соответствующими адресными выходами второго адресногоблока.

Смотреть

Заявка

3922156, 16.04.1985

ВОЙСКОВАЯ ЧАСТЬ 25840

НИКИТИН СЕРГЕЙ НИКОЛАЕВИЧ, ПАРХОМЕНКО АНАТОЛИЙ НИКИФОРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H03K 17/00

Метки: временной, коммутатор

Опубликовано: 07.11.1986

Код ссылки

<a href="https://patents.su/4-1269250-vremennojj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Временной коммутатор</a>

Похожие патенты