Номер патента: 1254585

Автор: Пушкарев

ZIP архив

Текст

4 Н 03 М 5/00 ОПИСАНИЕ ИЗОБРЕТЕНИЯН ВТОВСНОВУ СВНВВИВВСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(56) Авторское свидетельство СССР В 811282, л, С 06 Р 11/00, 1981.Авторское свидетельство СССР В 1073778, кл. 6 06 Г 15/46, 1982, (54) КОИИУТАтОР(57) Изобретение относится к автоматике и вычислительной технике и комет быть, использовано для коммутации электрических сигналов. Изобретение позЙН. .воляет повысить надеаность устройст= ва за счет обеспечения коррекции сбоев и сокращения обьема оборудования. Коммутатор содераит дешиФратор, элемент ИЛИ, Я ключей и Я блоков коррек" цни, каздый из которых состоит из двух элементов И и двух элементов ИЛИ. Введение дополнительных второго де шифратора, второго и третьего элементов ИЛИ, двух элементов И, элемента задерзки и в казщый блок коррекции третьего элемента И позволило избе зать ошибочных срабатываний ключей при сбоях в работе дезяерраторов.1 нл.Изобретение относится к автоматике и вычислительной технике и можетбыть использовано для коммутацииэлектрических сигналов.Цель изобретения - повышение надежности устройства за счет обеспечения коррекции сбоев и сокращенияобъема оборудования.На чертеже представлена функциональная схема устройства,Коммутатор содержит первый и второй дешифраторы 1 и 2, 1 ключей 3,первый, второй и третий элементы 4,5 и б ИЛИ, первый и второй элементы7 и 8 И, элемент 9 задержки, Я блоков 1 О коррекции, каждый из которыхсодержит первый, второй и третийэлементы 11, 12 и 13 И и первый ивторой элементы 14 и 15 ИЛИ.Коммутатор работает следующим образом.При подаче на вход устройствадвоичного кода возбуждаются, одноименные выходы первого и второго дешифраторов 1 и 2.Сигнал "1" с возбужденного выхода дешифратора 1 поступает на первыйинверсный вход третьего элемента13 И, прямой вход первого элемента11 И и первый вход первого элемента 14 ИЛИ блока 10 коррекции, Аналогично сигнал с возбужденного выходавторого дешифратора 2 поступает напервый инверсный вход первого элемента 11 И, вход третьего элемента13 И и нервый вход второго элемента15 ИЛИ,Сигналы "1" с возбужденных выходовдешифраторов 1 и 2 поступают такжена соответствующие входы второго итретьего элементов 5 и 6 ИЛИ. Приэтом на выходах второго и третьегоэлементов 5 и 6 ИЛИ, а следовательно,и на выкоде первого элемента 7 И будут , Сигнал "О" с выхода элемента 7 И поступит на вторые инверсные входы элементов 11 и 13 И, закрывая их,Таким образом, сигнал "1" с первого и второго дешифраторови 2пройдет через элементы 14 и 15 ИЛИсоответственно на первый и второйвходы элемента 12 И, с выхода кото"рого сигнал поступает на управляющийвход соответствующего ключа 3, открывая его, и на соответствующий входпервого элемента 4 ИЛИ, на выходекоторого, а следовательно, и на пер 5 10 20 25 вом контрольном выходе устройства появляется " 1", свидетельствующая оправильной работс. устройства.Этот же сигнал поступает на инверсный вход второго элемента 8 И,препятствуя тем самым прохождениюна его выход, являющийся вторым контрольным выходом устройства, сигнала ошибки, поступающего на вход эле"мента 8 И с выхода элемента 7 И черезэлемент 9 задержки.В случае появления сбоя в работеодного из дешифраторов 1 и 2 в блоках 10 коррекции происходит корректировка работы устройства, чтобы открылся ключ 3, соответствующий поданномуна входы устройства кода, либо навторой контрольный выход устройстваподается сигнал ошибки, свидетельствующий о сбое в работе устройства,при этом не открывается ни одинключ 3,Основными видами отказов дешифраторов 1 и 2 являются пропадание сигнала на выходе и появление на выхо-де ложных сигналов помимо запрограммированного. При пропадании сигналана одном из двух одноименных выходов дешифраторов 1 и 2 откроетсяэлемент 11 И (при отсутствии сигнала с второго дешифратора 2) или эле-. мент 13 И (при отсутствии сигнала с первого дешифратора 1), так как на обоих инверсных входах будет сигнал ц 01 фТак как на выходе одного из дешифраторов 1 и 2 имеется сигнал "1" (пусть на выходе дешифратора 2), то он поступает на вход элемента 13 И,на первом и втором инверсных входахкоторого присутствует нулевой потенциал, на первый вход элемента 15 ИЛИи на первый инверсный вход элемента 11 И, который из-эа этого закрыва- -ется.Таким образом, в данном блоке 10 . коррекции единичный потенциал с выхода открытого элемента 13 И пройдет через элемент 14 ИЛИ на первый вход О элемента 11 И, на второй вход которого сигнал поступает с выхода элемента 15 ИЛИ. Элемент 12 И открывается, н сигнал "1" с его выхода вызывает.срабатывание соответствующего ключа 3, а также проходит через первый элемент 4 ИЛИ на первый контрольный выход устройства, свидетельствуя о правильном функционировании ком1254585 мутатора, и на инверсный вход второго элемента 8 И, препятствуя прохождению сигнала ошибки на второй контрольный выход устройства.Ложный сигнал, появившийся на выходе одного из дешифраторов 1, 2,совместно с правильными не могут вызвать срабатывание какого-либо ключа 3помимо того, который соответствуетподанному на вход устройства двоичному коду, так как на входах второгои третьего эл-.ментов 5 и 6 ИЛИ присутствуют единичные сигналы, поэтомуединичные сигналы будут также присутствовать на обоих входах элемента 7 И, с выхода которого сигнал поступит на входы всех блоков 10 коррекции, что вызовет закрытие элементов 11 и 13 И во всех блоках 10 коррекции, а ложный сигнал сможет вызвать срабатывание ключа 3 толькопройдя через элементы 11 и 13 И взависимости от того, с какого дешифратора 1, 2 он поступает.Таким образом, запрограммированные сигналы с двух одноименных выходов дешифраторов 1 и 2 пройдут соответственно через элементы 14 и15 ИЛИ соответствующего.блока 10 коррекции на первый и второй выходы эле" ЗОмента 12 И, который откроется и вызовет срабатывание необходимогоключа 3,Единичный потенциал с выходаэлемента 12 И поступит на вход первого элемента 4 ИЛИ, с выхода которого снимается сигнал, свидетельствующий о нормальной работе устройства, и закроет второй элемент 8 И.В. случае возникновения на выходе Оодного из дешифраторов 1, 2 сигнала,соответствукщего входному коду, а навыходе другого ложного ни сдин изключей 3 не сработает,. так как единичные потенциалы с выходов элементов 5 и 6 ИЛИ поступят на оба входаэлемента 7 И, с выхода которого сигнал поступит на вторые инверсныевходы всех элементов 11 и 13 И, чтовызовет закрытие этих элементов вовсех блоках 1 О коррекции. Так какистинный и ложный сигналы появилисьна разноименных выходах дешифраторов 1 и 2, то на первый и второйвходы блоков 1 О коррекции поступитне более одного сигнала "1", которыйсможет пройти только через одинэлемент 14 или 15 ИЛИ на один из входов элемента 12 И, чего недоста точно для его открывания.Таким образом, ни на одном выходе элементов 12 И, а следовательно, и на входах элемента 4 ИЛИ не будет "1"; "0" с выхода элемента 4 ИЛИ поступит на инверсный вход второго элемента 8 И.Сигнал с элемента 7 И поступит на вход элемента 9 задержки, с выхода которого единичный потенциал пойдет на прямой вход элемента 8 И, который при этом откроется и с его выхода на второй контрольньй выход устройства поступит сигнал, свидетельствующий о сбое в работе коммутатора. Формула изобретения Коммутатор, содержащий первый дешифратор, первый элемент ИЛИ, Я ключей и Н блоков коррекции, каждый из которых состоит из двух элементов И и двух элементов ИЛИ, выходы дешифратора подключены к первым входам первых элементов И и ИЛИ соответствующих блоков коррекции, выход первого элемента ИЛИ подключен к первому входу второго элемента И блока коррекции, выход которого соединен с соответствующим входом элемента ИЛИ, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности коммутатора, в него введены второй дешифратор, второй и третий элементы ИЛИ, два элемента И и элемент задержки, а в каждый блок коррекции - третич элемент И, вход которого объединен с первме входом второго элемента ИЛИ и с первым инверсным входом первого элемента И и соединен с соответствующим входом второго элемента ИЛИ, выходы первого и третьего элементов И блока коррекции подключены к вторым входам соответственно второго и первого элементов ИЛИ, выход второго элемента ИЛИ блока коррекции соединен с вторым входом второго элемента И, первый инверсный вход третьего элемента И объединен с входом первого элемента И, вторые инверсные входы первого и третьего элементов И блока коррекции объединены и подключены к выходу первого элемента И, одноименные входы первого н второго дешифраторов объединены и являются входами коммутатора, выходы первого и второ/58 Тираж 81 б ПВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Иосква, 3-35, Раушская наб.,д,ое/5 Производственно-полиграфическое предприятие, г,ужгород, ул. Проектная, 4,3 1 го дешифраторов соединены с входами соответственно третьего н второго элементов ИЛИ, выходы которых под" ключены соответственно к первому и второму входам первого элемента И, выход которого через элемент задержки соединен с входом второго элемента И, инверсный вход которого сое 254585 Ьдинен с выходом первого элемента ИЛИи является первым контрольным выхо"дом коммутатора, а выход второго элемента И является вторым контрольнымвыходом коммутатора, выход второгоэлемента И блока коррекции соединенс управляющим входом соответствука 1 е"го ключа.

Смотреть

Заявка

3876077, 25.03.1985

СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА

ПУШКАРЕВ СЕРГЕЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H03M 5/00

Метки: коммутатор

Опубликовано: 30.08.1986

Код ссылки

<a href="https://patents.su/4-1254585-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Коммутатор</a>

Похожие патенты