Устройство задержки сигнализации

Номер патента: 1243112

Авторы: Абзианидзе, Власов, Сиволодский

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 31 19 51) 4 Н 03 К 5/13 ВСЕСОН)3 ОПИСАНИЕ ИЗОБРЕТЕ Власа Власов Ю.Г.,н М.А. Комплекс транспортных ние, 1975, 54,1 ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ ТОРСНОМУ СВИДЕТЕЛЬСТВУ(56) Колкунов Ю.И.,Клебанов Р.А., Огибисистем автоматизациисудов. Л.: Судостроес, 26-30. ЙСТВО ЗАДЕРЖКИ СИГНАЛИЗА(57) Изобретение может быть использовано в системах контроля и обработки информации. Цель изобретения -повышение помехоустойчивости сигнализации. Устройство содержит реле 1времени. Достижению поставленной цели способствует введение в устройство двух инверторов 2 и 3, четырехэлементов И 4-7, элемента ИЛИ 8,триггера 9, входного усилителя 10 иобразование новых связей между элементами устройства. В описании данывременные диаграммы работы устройства. 2 ил.1 О 15 20 25 ЗО Изобретение относится к электронной технике и автоматике и можетбыть использовано в системах контроля и обработки информации.Целью изобретения является повышение помехоустойчивости сигнализации,На фиг. 1 изображена функциональная схема устройства, на Фиг. 2временные диаграммы его работы.Устройство задержки сигнализациисодержит реле 1 времени, первый 2и второй 3 инверторы первый 4, второй 5, третий 6, четвертый 7 элементы И, элемент ИЛИ 8, триггер 9и выходной усилитель 10, причемвыходная шина устройства подключенак входу 11 первого инвертора 2, выход 12 которого подключен к второмувходу 11 первого инвертора 2, выход12 которогоподключен к второму входу 13 четвертого элемента И 7, кпервому входу 14 второго элемента И5 и к входу 15 второго инвертора 3,выход 16 которого соединен с первымвходом 17 третьего элемента И б и свторым входом 18 первого элемента И4, первый вход 19 которого соединенс инверсным выходом 20 триггера 9,выход 2 1 первого элемента И 4 подключен к первому входу 22 элементаИЛИ, 8, второй вход 23 которого соединен с выходом 24 второго элементаИ 5, выход 25 элемента ИЛИ 8 подключен к входу 26 реле 1 времени, выход27 которого соединен с вторым:входом28 третьего элемента И 6 и первымвходом 29 четвертого элемента И 7,при этом выход 30 четвертого элемента И 7 соединен с нулевым входом 31триггера 9, единичный вход,32 которого подсоединен,к выходу 33 третьего элемента И 6, а прямой выход 34триггера 9 соединен с вторым входом35 второго элемента И 5 и с входом36 выходного усилителя 10, выход 37которого включен в, цепь светозвуковой сигнализации,Принцип действия устройства заключается в том, что из последовательности сигналов логических "0" и тф и1 на входе предлагаемого блока на его выход проходят только те сигналы, длительность которых больше установленного времени задержки. 7 ем самым как случайные, так и периодические,. сигналы логического "0" или "1", по длительности меньшие, не вызывают изменения сигнализации.Устройство работает следующим образом.В исходном состоянии, когда на входе 11 первого инвертора 2 присутствует сигнал логического вО", то с выхода 12 первого инвертора 2 снимается сигнал логической "1", на вход 15 второго инвертора 3, вход 14 второго элемента И 5 и вход 13 сигналом логического "0" производится запирание по входу 18 первого элемента И 4 и по вхоцу 17 третьего элемента И 6. Независимо от наличия сигнала логической "1" с выхода 12 второй элемент И 5 и четвертый элемент И 7 также заперты сигналами логического "0", подаваемыми соответственно с выхода 34 триггера 9 и выхода 27 реле 1 времени. Отсутствие на входе 11 сигнала логической "1" и закрытое состояние первого 4 и второго 5 элементов И обуславливается исходньщ состоянием триггера 9, при котором с его выхода 34 на вход Зб выходного усилителя 10 и, следовательно, с выхода 37 последнего снимается сигнал логического 0". При поступлении на вход 11 первого инвертора 2 сигнала логической " 1" на входе 16 второго инвертора 3 появится сигнал логической " 1". Этот сигнал поступает на вход. 18 первого элемента И 4, на другой вход 19 которого тоже подан сигнал логической "1" с выхода 20 триггера 9, поэтому сигнал логической1 приходит первый элемент И 4 и с его выхода 21 подается на.вход 22 элемента ИЛИ 8, с которого сигнал логической "1" поступает на вход 26 реле времени и запускает его. Если время существования сигнала отклонения на входе 11 меньше времени задержки, установленной в реле 1 времени, т,е. 1 сзло то на выходе 27 реле 1 времени сигнал логического 0" остается неизменным (фиг. 2) . Если 1 с )1 а.о, то по истечении времени установления задержки на выходе 27 возникает сигнал логической "1", Этот сигнал поступает на вход 28 третьего элемента И б и вход 29 четвертого элемента И 7. На выход 33 третьего элемента И 6 сигнал логической "1, проходит, так как на другой его вхоц с выхода 16 второго инвертора 3 подан сигнал1243112 10 логической " 1", а через четвертыйэлемент И 7 сигнал логической " 1"не проходит, так как на его второйвход 13 подан сигнал логического"0" с выхода 12 первого инвертора 2,Сигнал логической "1" с выхода 33подается на единичный вход 32 триггера 9 и опрокидывает его,При этом с выхода 20 триггера 9снимается запирающий сигнал логического "0" на вход 19 первого элемента И 4 и с выхода 34 триггера 9снимается сигнал логической " 1" навход 35 второй схемы И 15 и на вход36 выходного усилителя 10. Запирание первого элемента И 4 приводитчерез элемент ИЛИ 8 к сбросу в исходное состояние реле 1 времени. Сигнал логической " 1", поданный на второй элемент И 5, через последний не 20проходит, так как на другом его входе в это время присутствует сигналлогического 0,", поданный с выхода12 первого инвертора 2, Сигнал логической " 1", поданный на вход 36 выходного усилителя 10, обеспечиваетвыдачу с его выхода 37 управляющегосигнала аварийно-предупредительной сигнализации,При снятии с входа 11 сигнала от- З 0клонения сигнал логической "1" свхода 12 первого инвертора 2 подается на вход 14 второго элемента И 5,на вход 35 которого также подаетсясигнал логической " 1" с выхода 34 35опрокинутого триггера 9, что обеспечивает прохождение через второйэлемент И 5 сигнала логической "1".С выхода 24 второго элемента И 5сигнал логической "1" подается на 40вход 23 элемента ИЛИ 8, с выхода 25которого по входу 26 осуществляетсязапуск реле 1 времени. Как и приналичии на входе 11 сигнала отклонения, так и в случае снятия этого сиг налатолько при условии 1 с 1 ьаона выходе 27 реле 1 времени возникает сигнал логической "1". Этот сигнал поступает на вход 28 третьегоэлемента И 6 и на вход 29 четвертого элемента И 7. Элемент И 6 закрытпо входу 17 сигналом логического"0" с выхода 16 второго инвертора 3,Поэтому сигнал логической " 1 с выхода 27 реле 1 времени пройдет только на выход 30 четвертого элементаИ 7, который открыт сигналом логической "1" с выхода 12 первого ин 4вертора 2, далее - на нулевой вход 31 триггера 9, который при этом возвращается в исходное состояние. При этом с выхода 20 триггера 9 подается сигнал логической "1" на вход 19 пер. вого элемента И 4. Сигналом логического "0" с выхода 34 триггера 9 производится запирание по входу 35 второго элемента И 5, что приводит к снятию сигнала логической 1", с выхода 23 элемента ИЛИ 8 и тем самым к сбросу в исходное состояние реле 1 времени. Таким образом, через промежуток времени, определяемый установленной в реле 1 времени задержкой, в предлагаемом устройстве задержки сигнализации устанавливается исходный режим, который при включении питания устанавливается автоматически. Так, если после включения питания триггер 9 установится в состояние, не соответствующее сигналу на входе 11, то на выходе одного из элементов И 4 или 5 появится сигнал логической " 1", который через элемент ИЛИ 8 запустит реле 1 времени. При этом после задержки сформируется сигнал, устанавливающий триггер 9 в нужное состояние. Формула изобретения устройство задержки сигнализации, содержащее реле времени, входную и выходную шины, .о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости сигнализации, в него введены первый и второй инверторы, первый, второй, третий и четвертый элементы И, элемент ИЛИ, триг. гер и выходной усилитель, причем вход первого инвертора соединен с входной шиной, а его выход - с входом второго инвертора, вторым входом четвертого и первым входом второго элементов И, выход второго инвертора, соединен с первым входом третьего и вторым входом первого элементов И, первый вход первого и второй вход второго элементов И соединены соответственно с нулевым и единичным выходами триггера, единичный и нулевой входы которого подключены соответственно к выходам третьего и четвертого элементов И, второй вход третьего и первый вход четвертого элементов И соединены с выходом реле времени,1243112Ьвого и второго элементов И, один извыходов триггера через выходной усилитегъ подключен к выходной шине. вход которого подключен к выходуэлемента ИЛИ, входы которого подклю чены к выходам соответственно перСоставитель А.Техред Н, Бонкал актор Л.Гр ственно-полиграфическое предприятие, г. Уж ул, Проектная, 4 изв аказ 3717/56ВНИИПИ11303 Тираж Государств елам изобре Москва, Ж-З нног ений Ра

Смотреть

Заявка

3660678, 05.11.1983

ОРГАНИЗАЦИЯ ПЯ А-3500

АБЗИАНИДЗЕ КОНСТАНТИН МИХАЙЛОВИЧ, ВЛАСОВ ЮРИЙ НИКОЛАЕВИЧ, СИВОЛОДСКИЙ ЮРИЙ ПЕТРОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: задержки, сигнализации

Опубликовано: 07.07.1986

Код ссылки

<a href="https://patents.su/4-1243112-ustrojjstvo-zaderzhki-signalizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки сигнализации</a>

Похожие патенты