Устройство подавления помех
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1205 51)4 НОЗК 50 ГОСУДАРСПО ДЕЛА БРЕТЕНИЯ ТВУ й вых я рям тся оме вых вого с ое. ых т ера с с 1 пульсо мехой ем о усто в СССР1972.ССР980. ы пер т гветст(54)(57) УСТРОЙСТВО ПОДАВЛЕНИЯ ПОМЕХсодержащее первый и второй триггеры,первый и второй логические элементы И-НЕ, инвертор, причем входнаяшина соединена с первым входом первого логического элемента И-НЕ,11-входом первого триггера и входоминвертора, выход которого соединен спервым входом второго логическогоэлемента И-НЕ, выход которого соединен с К -входом первого триггера,а выход первого логического элемента И-НЕ соединен с Д -входом первоготриггера, прямой и инверсный выходывторого триггера соединены с вторыми входами соответственно первого ивторого логических элементов И-НЕ,НЫИ КОМИТЕТ СССРОБРЕТЕНИЙ И ОТКРЫТИЙ ПИСАНИЕ ИЗ АВТОРСКОМУ СВИДЕТ(56) Авторское свидетельствоУ 601824, кл. Н 03 К 19/00,Авторское свидетельство СР 741436, кл. Н 03 К 5/01,од второго триггераом устройства подавлхронизирующий вход поединен с шиной такт отличающее с целью повышения по ти, прямой и инверсн вого триггера соедин енно с Я-и-входам рого триггера через реле времени,состоящее из первого и второго элементов И и первого и второго счетчиков, счетные входы соответственнопервого и второго счетчиков соединены с выходами соответственно первого и второго элементов И, входы обнуления первого и второго счетчиковсоединены с первыми входами соответственно второго логического элемента И и первого логического элемента И, являющимися соответственновторым и первым входами реле времени, вторые входы, первого и второгологических элементов И подключены шине тактовых импульсов, выходыоответственно первого и второгочетчиков являются соответственно первым и вторым выходами реле времни.%ф ной технике и может быть использовано в устройствах телемеханики и дискретной автоматики для приема сигналов в условиях длительных им 5 пульсных помех.Цель изобретения - повышение помехоустойчивости устройства.На чертеже представлена электри. ческая принципиальная схема устройства.Устройство подавления помех содержит первый триггер 1 Ю -типа и второй триггер 2 -типа, первый и второй логические элементы И-НЕ 3 и 4, инвертор 5, входная шина 6 соединена с первым входом первого логического элемента И-НЕ 3, ,2 -входом первого триггера 1.и входом инвертора 5, выход которого соединен с первым входом второго логического элемента И-, НЕ 4, выход которого соединен с К -входом первого триггера 1, а выход первого логического элемента И-НЕ 3 соединен с 5 -входом первого триггера 1, прямой и инверсный выходы второго триггера 2 соединены с вторыми входами соответственно первого и второго логических элементов И-НЕ 3 и 4, прямой выход второго триггера 2 является выходом устройства подавления помех, синхронизирующий вход первого триггера соединен с шиной 7 тактовых импульсов.Прямой и инверсный выходы первого триггера 1 соединены соответственно с 8 - и К в ,входами второго триггера 2 через реле времени, состоящее из первого и второго элементов И 8 и 9 и первого и второго счетчиков 10 и 11, счетные входы соответственно пер 40 вого и второго счетчиков 10 и 11 соединены с выходами соответственно первого и второго элементов И 8 и 9, входы обнуления первого и второго счетчиков соединены с первыми входа 45 ми соответственно второго логического элемента И 9 и первого логического элемента И,8, являющимися соответственно вторым и первым входами реле времени, вторые входы первого и второго логических элементов И 8 и 9 подключены к шине 7 тактовых импульсов, выходы соответственно первого и второго счетчиков 10 и 11 являются соответственно первым и вторым выходами реле времени.Устройство работает следующим образом. 72 2На входную шину 6 поступают входные сигналы, на шину 7 - импульсы тактовой частоты, Исходное состояние триггеров 1 и 2 и счетчика 10 "0", счетчика 11 - "1". При наличии на шине 6 входного сигнала уровнем "0" с каждым импульсом тактовой частоты на шине 7 состояние триггера 1 не изменяется, Сигнал уровнем "1" инверсного выхода триггера 1 обнуляет счетчик 10 и разрешает прохождение импульса тактовой частоты через логический элемент И 9 на С -вход счетчика 11. Коэффициент счета счетчиковл10 и 11 К=2, где и - количество разрядов счетчиков 10 и 11, которые должны быть одинаковыми для обоих счетчиков 10 и 11. Через 2" " импульсов тактовой частоты с выхода счетчика 11 сигнал поступает на К-вход триггера 2, нулевое состояние которого не изменяется. При появлении на шине 6 входного сигнала уровнем "1" по переднему фронту импульса тактовой частоты триггер 1 устанавливается в "1", которая поступает на вход логического элемента И 8, открывает его для прохождения импульсов тактовой частоты на С -вход счетчика (синхронизирующий) 10 и обнуляет счетчик 11 по-входу. С инверсного выхода триггера 1 сигнал уровнем "0" закрывает логический элемент И 9 для импульсов тактовой частоты, поступавших на С -вход счетчика 11, и дает разрешение счетчику 10 по К -входу на счетчик импульсов тактовой частоты.и Через 2импульсов тактовой частоты с выхода счетчика 10 сигнал уровнем "1" поступает на 6 -вход триггера 2 и устанавливает его в "1", при этом на выходе устройства появляется сигнал уровнем "1", которыйи и- подтверждается через 2 -2 импульсов тактовой частоты по 8 -входу триггера 2 через выход счетчика 10, Как только сигнал на шине 6 станет нулевым, первый из пришедших после этого импульс тактовой частоты установит в "0" триггер 1, который своим сигналом с прямого выхода закрывает логический элемент И 8 для прохождения импульсов тактовой частоты на С-вход счетчика 11 и дает разрешение счетчику 11 по К -входу на счет импульсов тактовой частоты, а сигналом с инверсного выхода триггер 1 открывает логический элемент И 9 для прохождения импульсов тактовой1205 10 20 30 3частоты на С -вход счетчика 11 иобнуляет счетчик 10 по К -входу.и-лЧерез 2 импульсов тактовой частоты с выхода счетчика 11 сигналуровнем "1" поступает на К -вход5триггера 2 и устанавливает его в "О",при этом на выходе устройства появляется сигнал уровнем "0", которыйподтверждается через 2 -2" " импульсов тактовой частоты по К -входутриггера 2 через выход счетчика 11.Рассмотрим работу устройства приналичии одиночных импульсных помехна шине 6Когда на шине 6 возникает одиночная импульсная помеха одновременнос передним фронтом импульса тактовойчастоты при,нулевом уровне сигналаи единичном уровне помехи или единичном уровне сигнала и нулевомуровне помехи, на шину 6 устройствапри нулевом уровне входного сигналапоступает помеха уровнем "1" длительностью ь п . 1 т.ин,(2 ")- ",ГДе 1 и периоД тактовых 25импульсов; и - количество разрядовсчетчиков 10 и 12, , - время задержки сигнала в элементах схемы,которые устанавливают в "1" по 2 -входу триггер 1, с первого выхода которого сигнал уровнем "1" открываетлогический элемент И 8 для прохождения импульсов тактовой частоты наГ-вход счетчика 10 и обнуляет счетчик 11 по К -входу, а с второго вьгхода триггера 1 сигнал уровнем "0"закрывает логический элемент И 9 дляимпульсов тактовой частоты, поступавших на С -вход счетчика 11, идает разрешение счетчику 10 поК-входу на счет импульсов тактовойчастоты. Как только сигнал помехипрекратит свое воздействие, на шине6 восстановится нулевой уровеньсигнала и через инвертор 5, логический элемент И-НЕ 3, на второй входкоторого поступает сигнал уровнем"1" с прямого выхода триггера 2,триггер 1 по К -входу установитсяв "Оф. При этом с прямого выходатриггера 2 сигнал уровнем "0" закрывает логический элемент И-НЕ 3для прохождения сигналов с шины 6.Сигнал с прямого выхода триггера1 уровнем "0" закрывает логическийэлемент И 8 для прохождения импульсов тактовой частоты, поступавших наС-вход счетчика 11, и дает разреше-.. ние счетчику 11 по К -входу на счет 272 4 %импульсов тактовой частоты, сигналс второго выхода триггера 1 уровнем"1" открывает логический элемент И-НЕ3 и обнуляет счетчик 10 по-входу. Врезультате выходной сигнал счетчика10 и состояние триггера 2 не изменяются и помеха на выходе устройстваотсутствует, а с выхода счетчика 113 ъ сигнал через 2 тактовых импульсов уровнем "1" поступает на 1 -входтриггера 2 и подтверждает его состояние.При единичном уровне входногосигнала на шину 6 устройства поступает помеха уровнем нО" длительнос-1-ч и-атью, 1 чъ,о 2 -)- .,которая, устанавливает в "0" по0-входу триггер 1, с прямого выходакоторого сигнал уровнем "0" закрывает логический элемент И 8 для прохождения импульсов тактовой частоты,поступавших на , "-вход счетчика 1 О,и дает разрешение счетчику 11 поК-входу на счет импульсов тактовойчастоты, а с второго выхода триггера1 сигнал уровнем "1" открывает логический элемент И 9 для прохожденияимпульсов тактовой частоты на С-входсчетчика 11 и обнуляет счетчик 10 поР -входу, Счетчик 11 начинает считатьимпульсы тактовой частоты. Как только сигнал помехи прекращает свое воздействие, на шине 6 восстанавливаетсяединичный уровень сигнала и черезлогический элемент И-НЕ 3, на второйвход которого поступает сигнал уровнем "1" с первого выхода триггера 2,триггер 1 по ,-входу устанавливаетсяв "1". При этом с второго выходатриггера 2 сигналом уровня "0" логический элемент И-НЕ 4 закрыт дляпрохождения сигналов с шины 6 черезинвертор 5. Сигнал с прямого выходатриггера 1 уровнем "1" открывает логический элемент И 8 для прохожденияимпульсов тактовой частоты на С-входсчетчика 10 и обнуляет. счетчик 11по К -входу, а сигнал с второго выхода триггера 1 уровнем "0" закрывает логический элемент И 9 для прохождения импульсов тактовой частоты,поступавших на С -вход счетчика 1,и дает разрешение счетчику 10 поД-входу на счет импульсов тактовойчастоты. В результате выходной сигнал счетчика 1 и состояние триггера2 не изменяются и помеха на выходеустройства отсутствует, а с выходасчетчика 10 сигнал через 2" так12052 72 Составитель В.НижккоРедактор А,Гулько Техред Ж.Кастелевич Ьутяг Корректо 38/57 Тираж 871 ВНИИПИ Государственнопо делам изобретени 113035, Москва, )К,ПодписиСССР Заказ 8 о комитета й и открыт б. шская Филиал ППП "Патент", г.ужгород, ул.Проектнаятовых импульсов уровнем "1" поступает на 8 -вход триггера 2 и подтверждает его состояние.Работа устройства при наличии на шине б серии импульсных помех или се 5 рии импульсных помех, совпадающих с частотой тактовых импульсов, аналогична работе устройства, рассмотренной для случая, когда на шину 6 при нулевом уровне входного сигнала поступает одиночная помеха уровнем "1" .или при единичном уровне входного сигнала - одиночная помеха уровнем "0, при этом импульсные помехи вызывают переключение триггера 1 и реле времени, которые в паузах между импульсными помехами восстанавливают свое первоначальное состояние, и на выход устройства сигнал помехи не проходит. Устройство реагирует на Входнои сн 1 палглк 1 е .ь носг ьПредложенное техническое решение увеличивает помехоустойчивость уст - ройства, так как введение реле времени позволяет подавить одиночные и серик непрерывных помех независимо от их совпадения илк несовпадения симпульсами тактовой частоты и длительностью, превышающей период тактовой :астоты. Кроме того, можно расширить диапазон работоспособности устройства, так как его работа не зависит от. длительности и частоты тактовых импульсов, а также можно подавлятьпомехи с наперед заданной длительностью и серии непрерывных импульсных помех,
СмотретьЗаявка
3717608, 03.04.1984
СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО "ТИТАН"
КЛЕНОВ ИГОРЬ ЕВГЕНЬЕВИЧ, ШАВЛЮК ВАЛЕРИЙ РОМАНОВИЧ
МПК / Метки
МПК: H03K 5/01
Метки: подавления, помех
Опубликовано: 15.01.1986
Код ссылки
<a href="https://patents.su/4-1205272-ustrojjstvo-podavleniya-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство подавления помех</a>
Предыдущий патент: Усилитель-формирователь импульсов управления
Следующий патент: Устройство для формирования импульсов
Случайный патент: Способ изготовления подогревателей для катодов