Аналого-цифровое устройство задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СООЗ С 08 ЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН ГОСУДАРСТ 8 ЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54)(57) АНАЛОГО-ЦИФРОВОЕ УСТРОЙСТВОЗАДЕРЖКИ, содержащеецифроаналоговых преобразователей, выходы которых являются выходами устройствазадержки, о т л и ч а ю щ е е с ятем, что, с целью расширения Функциональных возможностей устройства задержки за счет обеспечения управления величиной задержки несколькихнезависимых аналоговых сигналов,в него введены преобразователь напряжение - частота, два счетчика,два дешифратора, Р 5 -триггер, элемент2 ИЛИ, мультиплексор, аналого-цифровой преобразователь, оперативноезапоминающее устройство, о элементов 2 И и й регистров, выходы которых соединены с соответствующимивходами соответствующих цифроаналоговых преобразователей, информационные входы - с соответствующимивыходами оперативного запоминающегоустройства, а С-входы - с выходами,соответствующих элементов 2 И, при,чем 3 -входы оперативного запоминающего устройства соединены с соотЯО 1182626 А ветствующими выходами аналого-цифро-. вого преобразователя, С -вход - с выходом элемента 2 ИЛИ, вход управления режимом работы с выходом старшего разряда первого счетчика и СЕ-входом второго счетчика, а адресные входы - с соответствующими выходами второго счетчика, вход аналого-цифрового преобразователя через мультиплексор соединен с входами устройства, С-вход - с выходом преобразователя напряжение - частота, вход которого соединен с входом управления устройства, и С -входом первого счетчика, а вход начальной установки - с первым выходом первого дешифратора, входы которого соединены с соответствующими выходами первого счетчика, й -входы счет чиков соединены с входом начальной - установки устройства, входы управления мультиплексора и входыОвторого дешифратора соединены с соответствующими выходами второго счетчика, 5- и Р -входы РБ-триггера соединены соответственно с вторым .и третьим выходами первого дешифратора, а выход - с первым входом элемента 2 ИЛИ, второй вход которого соединен с четвертым выходом первого дешифратора, выходы второго дешифратора соединены соответственно с первыми входами е элементов 2 И, вторые входы которых соединены с пятым выходом первого дешифратора.5 10 15 20 25 30 35 40 45 50 Изобретение относится к аналого-цифровой технике и может бытьиспользовано в корректирующих фильтрах автоматических систем для сдвига фазы аналоговых сигналов управления.Цель изобретения - расширениефункциональных возможностей устройства задержки за счет обеспеченияуправления величиной задержки нескольких независимых аналоговыхсигналов,На чертеже приведена Функциональная схема аналого-цифровогоустройства задержки.Аналого-цифровое устройство эадсрж:;. содержит преобразовательнапряжение - частота 1, первыйсчетчик 2, аналого-цифровой преобразователь 3, второй счетчик 4,оперативно запоминающее устройство5, мультиплексор 6, первый дешифратор 7, второй дешифратор 8, ЯЭ -триггер 9, элемент 2 ИЛИ 10,п элементов2 И 11, и регистров 12 и и цифроаналоговых преобразователей 13.Выход преобразователя напряжениечастота 1 подключен к входам первого счетчика 2 и аналого-цифровогопреобразователя 3, установочные входы счетчиков 2 и 4 объединены, выходы счетчика 4 подключены к входамоперативного запоминающего устройства 5, мультиплексора 6 и дешифратора 8, а выходы счетчика 2 подключены к входам дешифратора 7, а такжек входу счетчика 4 и оперативногозапоминающего устройства 5, другиевходы которого подключены соответственно к выходам аналого-цифровогопреобразователя 3, входы которогосоединены соответственно с выходоммультиплексора 6, с выходом преобразователя напряжение - частота 1и с выходом дешифратора 7, другиевыходы которого соединены соответственно с входами кС-триггера 9, элемента 2 ИЛИ 10, другой вход которого подключен к выходу КС-триггера 9, а выход - к управляющему входуоперативного запоминающего устройства 5, и - к одним входам элементов 2 И 11, другие входы которыхсоединены с выходами дешифратора 8,а выходы - к управляющим входамрегистров 12, информационные входыкоторых подключены к выходам операгив;ого запоминающего устройства 5,а выходы к входам цифроаналоговых преобразователей 13.Аналого-цифровое устройствозадержки работает следующим образом,В момент включения устройстваимпульс начальной установки поступает на Р -входы первого 2 и второго 4 счетчиков и обнуляет их, Импульсный сигнал, частота которогоопределяется уровнем аналоговогосигнала на входе управления устройства, с выхода преобразователя напряжение - частота 1 поступает наС-вход первого счетчика 2, которыйосуществляет пересчет импульсов,и на С -вход аналого-цифровогопреобразователя 3,Изменение содержимого второгосчетчика 4 происходит по заднемуфронту импульса, поступившего наего СЕ -вход с выхода старшего разряда первого счетчика 2,На входы мультиплексора 6 поступают аналоговые сигналы, задержку которых необходимо осуществить в устройстве. Управление мультиплексором 6 осуществляется импульсными сигналами на выходах соответствующих младших разрядов второго счетчика 4. Аналого-цифровой преобразователь 3 осуществляет преобразование уровня аналогового сигнала на его входе в цифровой код, Начальная установка аналого-цифрового преобразователя 3 осуществляется импульснымсигналом на первом выходе первогодешифратора 7, Запись кода, сформированного на выходах аналого-цифрового преобразователя 3, в оперативное запоминающее устройство 5осуществляется по адресу, код которого сформирован на выходах второго счетчика 4. Режим работы оперативного запоминающего устройства5 определяется логическим уровнемимпульсного сигнала на выходе старшего разряда первого счетчика 2,а выборка оперативного запоминающего устройства 5 в режимах записии считывания информации осуществляется импульсным сигналом на выходе элемента 2 ИЛИ 10. Формированиесигнала выборки оперативного запоминающего устройства 5 в режимесчитывания осуществляется с помощью1182626 М 1- д 1ьгде ми на втором и третьем выходах первого дешифратора 7,. Каждому аналоговому сигналуна входах устройства задержки соответствуют определенные ячейки памятиоперативного запоминающего устройства 5, в которые последовательно заисываются коды уровней соответствующих аналоговых сигналов в определенные моменты времени. Считывание информации из оперативного запоминающего устройства 5 в соответствующий из р регистров 12 осуществляется по адресу, код которого сформирован на выходах второгосчетчика 4, во время формированиякода на выходах аналого-цифровогопреобразователя З.Таким образом,цикл обращения к оперативному запоминающему устройству 5 в каждом канале состоит из считывания и записиинфорМации по соответствующему адресу. Величина задержки аналоговыхсигналов 1 , в устройстве определяется выражением М - количество ячеек памяти,зарезервированных в оперативном запоминающем устройстве 5 под информациюв каналах устройства задержки;тактовая частота импульсноного сигнала на выходепреобразователя напряжение-частота 1,4- количество тактов в циклеобращения к оперативномузапоминающему устройству 5,д% - количество тактов между5 импульсами выборки оперативного запоминающего устройства 5 в пределах циклаобращения,Г - время преобразования кода в1 О уровень сигнала в цифроаналоговых преобразователях 13.Между каналами устройства задержки и и регистрами 12 существует15 взаимно однозначное соответствие,так как входы второго дешифратора8 соединены с соответствующими входами управления мультиплексора 6.В каждый иэ и регистров 12 по пе 20 реднему Фронту импульса, поступившего на его С-вход с пятого выхода первого дешифратора 7 черезсоответствующий элемент 2 И 11, записывается информация из ячеек па 2 Б мяти оперативного запоминающегоустройства 5, соответствующая одномуиз каналов устройства, с помощьюцифроаналоговых преобразователей 13,осуществляющих преобразование кодов на выходах соответствующих и регистров 12 в соответствующие уровни сигналов, входные аналоговые сигналы воспроизводятся на соответствующих выходах устройства с задержкой, величину которой можно изменить в процессе работы устройствасоответствующим изменением уровняаналогового сигнала на входе управления устройства,1182626 Составитель А. Тит1 едактор И. Бандура Техред М.Кузьма рректор В, Бутя Заказ 6 одписно 1 "Пате Рийа 7/53 Ти ВШППП 1 Государспо делам изоб 3035, Иосква, К аж 871венного комитета ССетеций и открытий35, 1 аушская наб. д г. Ужгород, ул. Проектная
СмотретьЗаявка
3573839, 07.04.1983
ПРЕДПРИЯТИЕ ПЯ А-1882
ДОГАДКИН ИГОРЬ ВЛАДИМИРОВИЧ, ЖАРОВ ЮРИЙ НИКОЛАЕВИЧ
МПК / Метки
Метки: аналого-цифровое, задержки
Опубликовано: 30.09.1985
Код ссылки
<a href="https://patents.su/4-1182626-analogo-cifrovoe-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровое устройство задержки</a>
Предыдущий патент: Частотно-фазовый дискриминатор
Следующий патент: Перестраиваемый по частоте резонатор объемных акустических волн
Случайный патент: Гидравлический следящий привод