Коммутатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ЗШ НОЭК 17 00 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ЬСТВУ АВТОРСКОМУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) (57) КОИМУТА 10 Р, содержащий дешифратор, пять групп элементов И,регистр сотен, регистр десятков,первый и второй регистры единиц,коммутационное поле, первые выходыкоторого являются выходными шинами, коммутатора, а также первую адресную шину, о т л и ч а ю щ и й с ятем,что,: с. целью повышения достоверности функционирования, введенблок управления, информационныевыходы которого соединены с информационными входами регистров сотен,десятков, первого и второго регистров единиц, выходы регистров сотени десятков соединены с соответствующими входами дешифратора и первымивходами первой и второй групп элементов И соответственно, выходы первого и второго регистров единиц соединены с соответствующими входа=ми коммутационного поля и первымивыходами третьей и четвертой группэлементов И соответственно, выходыдешифратора соединены с информационными входами коммутационногополя, информационные выходы которогосоединены с первыми входами пятойгруппы элементов И, выходы которыхсоединены с соответствующими выходами элементов И с первой по четвертую групгы и с информационнымивходами блока управления, перваяи вторая адресные шины которогоподключены к соответствующим входам регистра сотен и вторым входампервой группы элементов И, третьяи четвертая адресные шины - к соответствующим входам регистра десятков и вторым водам второй группы элементов И, пятая и шестая адресные шины - к соответствующимвходам первого регистра единиц ивторым входам третьей группы элементов И, седьмая и восьмая адресные шины - к соответствующим входам второго регистра единиц и вторымвходам четвертой группы элементов И,девятая адресная шина - к соответствующим вторым входам пятой группы элементов И.45 Изобретение относится к автоматикеи вычислительной технике и может бытьиспользовано для коммутации сигналовв системах дискретной измерительной,техники.Известен коммутатор, содержащийзапоминающие элементы, коммутационные элементы и адресные шины 1 .Однако это устройство характеризуется недостаточно высокой достоверностью Функционирования, 10Известен также коммутатор, содержащий дешифратор, пять групп элементов И, регистры сотен, регистр десятков, первый и второй регистрыединиц, коммутационное поле, первые 15выходы которого являются выходнымишинами коммутатора, первую адреснуюшину, а также элементы ИЛИ, Ю - исчетные триггеры 2 .Недостатком такого коммутатора 20является невысокая достоверностьФункционирования.Цель изобретения - повышение до"стоверности ФункционированияПоставленная цель достигается 25тем, что н коммутатор, содержащийдешифратор, пять групп .элементов И,регистр сотен, регистр десятков,первый и второй регистры единиц,коммутационное поле, первые выходыкоторого являются выходными шинами ".коммутатора, а также первую адреснуюшину, введен блок управЛения, информационные выходы которого соединеныс инФормационными входами регистров сотен, десятков, первого и второго регистров единиц, выходы регистров сотен и десятков соединены.с соответствующими входами дешифратора и первыми входами первой и второй групп элементов И соответственно 40выходы первого и второго регистровединиц соединены с соответствующимивходами коммутационного поля и первыми выходами третьей и четвертойгрупп элементов И соответственно,выходы дешифратора соединены с информационными, входами коммутационного поля, информационные выходыкоторого соединены с первыми входамипятой группы элементов И, выходыкоторых соединены с соответствующимивыходами элементов И с первой почетвертую группы и с информацион".ными входами блока управления, первая и вторая адресные шины которогоподключены к соотнетствующим входамрегистра сотен и вторым входам первой группы элементов И, третья ичетвертая адресные шины - к соответствующим входам регистра десяткови вторым входам второй группы эле" 60ментов И, пятая и шестая адресныешины - к соответствующим входам перного регистра единиц и вторым входам третьей группы, элементов И,седьмая и восьмая адресные шины - 65а к соответствующим входам второгорегистра единиц и вторым. входам четвертой груПпы элементов И, девятаяадресная шина - к соответствующимвторым входам пятой группы элементов И.На чертеже показана функциональная схема коммутатора,Коммутатор содержит блок 1 управления, регистр 2 сотен, регистр3 десятков, перный 4 и второй 5 регистры единиц, первую б вторую 7,третью 8, четвертую 9 и пятую 10группы элементов И, коммутационноеполе 11, дешифратор 12, информацион.ные выходы 13, первую 14, вторую15, .третью 16, четвертую 17, пятую18, шестую 19, седьмую 20, восьмую21 и девятую 22 адресные шины, информационные входы 23 и выходныешины 24, которые являются первымивыходами коммутационного поля 11,Информационные выходы 13 блока1 управления соединены с информационными входами регистров сотен 2,десятков 3, первого 4 и второго 5регистров единиц, выходы регистровсотен 2 и десятков 3 соединены с соотнетстнующими входами дешифратора.12 и первыми входами первой б ивторой 7 групп элементов И соответственно, выходы первого 4 и второго5 регистров единиц соединены с соответствующими входами коммутационногополя 11 и первыми входами третьей8 и четвертой 9 групп элементов Исоответственно, выходы дешифратора12 соединены с инфбрмационными входами коммутационного поля 11, инФормационные выходы котороГо соединены с первыми входами пятой груп.пы 10 элементов И, выходы которыхсоединены с соответствующими выходами элементов И с первой б по четвертую 9 группы и с информационными входами 23 блока 1 управления,первая 14 и вторая 15 адресные шиныкоторого подключены к соответствующим входам регистра 2 сотен и вторым входам первой группы б элемен"тон И, третья 16 и четвертая 17 адресные шины - к соответствующим входам регистра 3 десятков и вторымвходам второй группы 7 элементов И,пятая 18 и шестая 19 адресные шины - к соответствующим входам первого регистра 4 единиц и вторым входам третьей группы 8 элементов И,седьмая 20 и восьмая 21 адресныешины - к соответствующим входамвторого регистра 9 единиц и вторымвходам четвертой группы 9 элементов И, девятая адресная шина 22к соответствующим вторым входам пятой группы 10 элементов. И. Коммутатор работает следующимобразом.Из блока 1 управления по первой ,адресной шине 14 поступает код адреса, разрешающий запись информации с блока 1 управления по информационным выходам 13 в регистр .2 сотен. Записанная информация из регистра 2 сотен поступает на дешифратор 12, т,е, подготавливает к включению один из входов дешифратора 12.Из регистра 2 сотен записанная информация поступает на первые вхо ды первой группы б элементов И, При поступлении; кода адреса на вторую 15 адресную шину информация с первой группы б элементов И поступает на информационные входы 23 15 блока 1 управления для сравнения с информацией, выданной в регистр 2 сотен. В случае совпадения блок 1 управления выдает код адреса по третьей 16 адресной шине, а по информационным выходам 13 блока 1 управления в этом случае записывается . информация в регистр 3 десятков (в регистры 2 и 3 информация записывается только в один разряд) . Контроль правильности записи информации в .регистр 3 десятков производится аналогично.Записанная информация с регистра 3 десятков поступает на вторую группу входов дешифратора 12 и обеспечивает срабатывание в нем одного из реле, подготовленного к включению поступившей информации с регистра2 сотен.Сработанное реле в дешифраторе 35 12 возбуждает одну из выходных шин. Возбужденная шина.дешифратора 12 подготавливает в коммутационном полегруппу иэ 1 реле. к включению иливыключению.В зависимости о 1 того, необходимо включить или выключить релев коммутационном поле 11, блоком 1управления подачей кода адреса напятую 18. или седьмую 20 адресныешины выбирается первый 4 или второй5 регистры единиц.Запись информации в регистры 4 и5 происходит в том случае, если произошло совпадение в блоке 1 управления информации, записанной в регистре 3 десятков с информацией,поступившей на его входы,Принцип записи, отработки н сравнения информации, поступившей впервый 4 и второй 5 регистры единиц,аналогичен описанному,лПосле выдержки времени с блок 1управления выдает код адреса на девятую адресную шину 22, В этом случаеГ -разрядная информация с пятойгруппы 10 элементов И поступает поинформационным входам 23 в блок 1управления для анализа, В блоке 1управления в этом случае происходитвыделение разряда, соответствукицеговключаемому (выключаемому) реле вкоммутационное поле 11. После проверки отработки коммутационного 11поля все регистры обнуляются.Таким образом, повьааается достоверность функционирования предлагаемого устройства эа счет реализациипокаскадного контроля состоянийвходящих в коммутатор блоков в реальном масштабе времени.,иал ППП фПатент, г. Ужгород, ул.Проектная каэ 9805/44 Тираж 861 ВНИИПИ Государственн по делам иэобрет 113035, Москва, ЖПодписноео комитета СССРий и открытийРаушская наб., д.4/5
СмотретьЗаявка
3643778, 16.09.1983
ПРЕДПРИЯТИЕ ПЯ Р-6891, СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ ИМ. ЛЕНИНСКОГО КОМСОМОЛА
ЯЩЕНКО ВЛАДИМИР ПЕТРОВИЧ, ГОРБУНЦОВ АНАТОЛИЙ СЕРГЕЕВИЧ, МОЦАК ОЛЕГ СТЕПАНОВИЧ, НОВИКОВ НИКОЛАЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: H03K 17/00
Метки: коммутатор
Опубликовано: 30.12.1984
Код ссылки
<a href="https://patents.su/4-1132360-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Коммутатор</a>
Предыдущий патент: Устройство для дельта-модуляции
Следующий патент: Коммутирующее устройство
Случайный патент: Устройство для тренировки памяти оператора