Номер патента: 1102022

Автор: Реута

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 9) 111) зш Н 03 Н 7/30 Н 03 К 5 5 СУДАРСТВЕННЫЙ НОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙОПИСАНИЕ ИЗОБРЕТЕН 8 " -. " Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ- 3л .(прототип). У 25. 88.8 ьство СССР 01,09,72.тво СССР 12,06.72 свидете Н 7/30идетель Н 7/30 ю(54)(57) ЛИНИЯ. ЗАДЕРЖКИ, содержащаяпоследовательно соединенных ячеек задержки, каждая из которых содержитпоследовательно соединенные усилитель с неинвертирующим входом и ключс запоминающим конденсатором междувыходом ключа и общей шиной, входыуправления нечетными и четйыми ключами соединены соответственно с двумя шинами управления, о т л и ч ащ а я с я тем, что, с целью уменьшния затухания задерживаемого сигнала и повышения быстродействия, в неевведены двухпозиционные переключатели и дополнительный усили 1 ельнеинвертирующий вход которого подключенк выходу последнего ключа, а выходподключен к своему инвертирующемувходу и к выходу устройства, приэтом двухпозиционные переключателиустановлены параллельно каждому усилителю, кроме первого и дополнительного,выходы переключателей соединеныс инвертирующими входами, а первыевходы - с выходами соответствующихусилителей, вторые входы переключателей подключены к выходам последующих усилителей, при этом сосоояниеодноименных входов нечетных и четныхпереключателей противофазно, инвертирующий вход первого усилителя соединен с выходом второго усилителя, авыходы управления переключателямиподключены к дополнительной шине управления.1102022Изобретение относится к устройст- но соединенных ячеек задержки, каждаявам задержки сигнала и можи может быть из которых содержит последовательноиспользовано в различных областях соединенные усилитель с неинвертируэлектроники для управляемои задержки ющим входомчвхо ом и ключ с запоминающиманалоговых сигналов, 5 конденсатором между выходом ключа иИзвестна линия задержки аналоговых общей шиной, входы управления нечетсигналов, содержащая последователь- ными и четными ключами соединеныно соединенных ячеек зад"ржки каждая соответственно с двумя шинами управиз которых содержит ключ, например, ления, введены двухпозиционные пена полевом транзисторе, ии конденса О реключатели и дополнительный усилитор памяти, а также о бщий для линии тель неинвертирующий вход которогоУзадержки выходнои повториитель напря- подключен к выходу последнего ключа,жения, а входы управавления нечетными а выход подключен к своему инвертии четными ключами подключ ены соот- рующему входу и к выходу усФройства,ветственно к двум шинамшинам управления Г 1 1. 15 при этом двухпозиционные переключатели установлены параллельно каждоНедостатками известной линии за- му усилителю, кроме первого и дополжки вя ни бь 1 стродеиствие нительного выходы рейи значительное затухание сигнала при соединены с инвертирующими входами,большом числе ячеек задеРжки. Обуслова первые входы - с выходами соответлено это тем, что передача сигнала ствующих усилителей, вторые входыиз одной ячейки в другую пРоизводит- переключателей подключены к выходамся через ключи, обладающие конечнымпоследующих усилителей, при этом сосвнутренним сопротивлением, которое,тояние одноименных входов нечетных иоРоныпо во е пР 25 четных переключателей противоФазноизвестистопроцентную передачу сигнала инвертирующий вход первого усилителяниз одной ячейки в другую, а с другои соединен с выходом второго усилителя,ограничивает минимальное время переа входы управления переключателямидачи этого сигнала, В резУльтате, подключены к дополнительной шине уп.чем с большей точностью надо передать ЗО равления.задержанный сигнал, тем меньше должнаНа Фиг. 1 приведена схема линиибыть частота коммутации ключей.Наиболее близкои по технич задержки; на Фиг. 2 - условная Формаи временное расположение импульсовсущности к предлагаемои являетоследова- управления ключами и переключателями.ния задержки содержащая пВход 1 линии задержки соединен с.тельно соединенных ячеек задержки,каждая из которых содержит по следова- неинвертирующим входом первого усилиирующий теля 2 нагруженного через ключ 3 нательно соединенные неинвертирующ "Фусилитель и ключ с запоминаю мающим кон- запоминающий конденсатор 4. Далееследуют одинаковые по построениюденсатором между выходом ключа 4 Ония нечетны- ячейки 5-1 - 5-п, конденсатор 4 соеобщей шиной, входы управления нми и четными ключами соедине ь,нены соот- динен также с входом первой 5-1ветственно с двумя шинами управавления , ячейки, содержащей усилитель 6, неустанов- инвертирующий вход которого являетсяа на выходе линии задержки уст2 . входом ячейки, а инвертирующий -лен пов 1 оритель напряжения4подключен к выходу двухпозиционногоНедостатками данной линии такжепереключателя 7 первый вход которогоявляются невысокое быстродеиствихание сигнала при соединен с выходом усилителя б и сзначительное затухание сигналаеек за ержки из-за вторым выходом ячеики 5- , п д5-1 по ключенбольшом числе ячеек задержкиго вн т еннего сопротивления ным к инвертирующему входу усилитея 2 а второй его вход являетсяключей что не обеспечивает стопро- ля , а втоУивторым входом ячейки. Выход усилиентн передачу сигнала из одноии- теля 6 в каждой ячейке подключен чеячейки в другую и ограничивает минио сигнала. Рез ключ 8 к конденсатору 9 и к пермальное время передачи этого сигнель изобретения. - УмЦел р-р - еньшение за- вому выходу ячейки.Иервый выход и второй вход каждоия за е живаемого сигнала итухания д рпредыдущей ячейки 5-1 - 5-и соедиповышение быстродействия.линию иены соответственно с первым входомЦель достигается тем, что в лч чсле ователь- и вторым выходом последующей ячеики.задержки, содержащую последоватеПервый выход и второй вход последней ячейки 5-и соединены соответственно с неинвертирующим входом дополнительного усилителя 10 и с его выходом, объединенным с его инвертирующим входом и с выходом 11 устройства. Входы управления нечетными ключами подключены к шине управления 12, входы управления четными ключами подключены к шине управления 13, входы управления переключателями подключены к шине управления 14.При работе линии задержки входной (задерживаемый) сигнал подается на вход 1 линии задержки, а задержанный 4 (выходной) сигнал снимается с выхода 11, к которому обычно подключается Фильтр (не показан) для восстановления огибающей входного сигнала. Фильтр в общем случае может отсутствовать, например в случае, когда на выходе линии задержки устанавливается аналого-циФровой преобразователь.Для работы линии задержки на шины управления 12, 13 и 14 подают от внешнего блока управления (не показан) тактовые импульсы (Фиг. 2) где частота следования тактовых импульсов равна1,г. Входной сигнал с входа 1 через усилитель 2 поступает на разомкнутый ключ 3, При замыкании ключа 3 сигналом с шины 12 к выходу усилителя 2 подключается запоминающий конденсатор 4, который быстро заряжается до амплитуды входного сигнала за счет наличия замкнутой обратной связи черезусилитель 6 первой ячейки 5-1, который в режиме заряда запоминающего конденсатора 4 работает как повторитель напряжения. Как только напряжение на запоминающем конденсаторе 4 станет равным входному, т,е. на обоих входах усилителя 2 напряжение станет равным друг другу, усилитель 2 прекратит заряд запоминающего конденсатора 4, Затем ключ 3 сигналом с шины 12 будет разомкнут, после чего сигналом с шины 14 переключатель 7 будет переведен в противоположное состояние, в результате чего усилитель 6 из режима повторителя будет переведен в режим компаратора, а его инвертирующий вход будет подключен через переключатель к выходу усилителя 6 последующей ячейки, укоторого в это же время за счет переключения переключателя 7 последующей ячейки сигналом с шины 14 выходокажется соединенным с инвертцрующимвходом, т.е. усилитель 6 последующейячейки будет переведен своим переключателем 7 в режим повторителя напряжения. После этого сигналом с шины 1013 будет замкнут ключ 8, который подключит запоминающий конденсатор 9к выходу усилителя 6, который быстрозарядит запоминающий конденсатор донапряжения на запоминающем конденсаторе 4 за счет наличия обратной связи через усилитель 6 последующейячейки. После этого сначала сигналом с шины 13 разомкнется ключ 8 через время(фиг. 2), затем сигналом с шины 14 будут возвращены переключатели 7. Через время, равноеь после прихода первого импульса2управления по шине 12, цикл повторится. Все ключи и переключатели работают синхронно (Фиг. 1 и Фиг. 2).В итоге время задержки линии задержки составит интервалТ = -- ь2 2(2)30при нечетном числе запоминающих конденсаторов, где о - число запоминающих конденсаторов. Если число запоминающих конденсаторов четное,тоТ = (-" - 1). +. (3)2Изменением частоты следов ия импуль сов управления по шинам 12 - 14 можно менять общее время задержки припостоянном числе ячеек линии задержки.Пр имуществами линии задержкипо сравнению с известной являются 45 малое затухание, так как каждый запоминающий конденсатор заряжается дополной амплитуды напряжения на предыдущем конденсаторе или входе линиизадержки и высокое быстродействие, 50т,е. большая максимальная частотатактовых импульсов, обусловленнаямалым временем заряда запоминающихконденсаторов.55Эти преимущества объясняются наличием переключателей, которые позволяют каждый усилитель, кроме первого и последнего, использовать в двух режимах работы - в режиме ком1102022 тор при заряде оказывается включеннымв замкнутое следящее устройство выборки и запоминания. Составитель А. ТитовРедактор Н. Яцола Техред М,Надь Корректор Г. Решетн ираж 862Государственного елам изобретений и Москва, Ж, Раув аз 4782/43 Т НИИПИд, 4/5 11303 кая наб ектная, 4 лиал ППП "Патент", г. Ужгород паратора напряжения.или в режиме повторителя напряжения, в результатечего каждый запоминающий конденсаПодписикомитета СССРоткрытий

Смотреть

Заявка

3456004, 22.06.1982

РЕУТА ВИКТОР ПАВЛОВИЧ

МПК / Метки

МПК: H03H 7/30

Метки: задержки, линия

Опубликовано: 07.07.1984

Код ссылки

<a href="https://patents.su/4-1102022-liniya-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Линия задержки</a>

Похожие патенты