Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 09) 01) УДАРСПЗЕНН ДЕЛАМ ИЗОБ МИТЕТ СС ТЕНИЙ И ОТКРЫТСАНИЕ ИЗОБРЕТ АВТОРСКОМУ СВИДЕТЕЛЬСТ(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ по авт.св.В 868763,о т л и ч а ю щ е е с я тем, что,с целью расширения функциональныхвоэможностей, в него введены блокхранения контрольных кодов, регистрконтрольного кода, блок свертки,блок аналиэа, первый и второй программируемые источники тока, причемпервые входы первого программируемого источника тока соединены с второй группой выходов регистра теста,второй вход - с первымвходом второго программируемого источника тока и вторым выходом счетчика, выходыс эажимами для подключения выходов .контролируемого логического блока, третий вход - с вторым входом второго программируемого источника тоКа и с выходом блока анализа, первые входы которого соединены с выходами регистра контрольного кода, вторые входы - с выходами бЛока свертки, первая и вторая группы входов которого соединены с первой и второй группами выходов регистра теста со-. ответственно, первый вход регистра контрольного хода соединен с вторым выходом блока управления, вторые входы - с выходами блока хранения контрольных кодов, вход которогосоединен с первым выходом блоха уп равления,выход второго программируе мого источника тока соединен с зажимом для подключения вывода "Пита ние" контролируемого логического блока. Я40 Изобретение относится к контрольно-измерительной технике и может быть использовано для программирования и контроля логических блоков, средств цифровой и вычислительной техники.По основному авт.св. 9 868763 из вестно устройство дпя контроля логи ческих блоков, содержащее блок управления, блок памяти, соединенный входом с первым выходом блока управления, а выходами - с первыми входами блока записи, второй вход которого соединен с вторым выходом блока управления, регистр теста, выходы которого соединены соответст венно с первыми входами элементов сравнения и первыми входами элементов коммутации, вторые входы которых соединены с третьими выходами блока управления, третьи - с зажимами для 20 подключения с выводов контролируемого логического блока и с вторыми входами соответствующих элементов сравнения, выходы которых соединены с входами блока управления, ге нератор импульсов, триггер, счетчик, дешифратор, первый элемент И и по числу входов регистра теста - вто" рые элементы И, первые входы которых соединены с соответствующими выходами, блока записи, вторые вхо-. ды - с соответствующими выходами дешифратора, выходы - с входами регистра теста, первые входы дешифратора подключены к первым выходам счетчика, второй выход которого соединен с третьими входами элементов сравнения и первым входом триггера, второй вход которого соедннен с первым выходом блока управления, третий вход - с четвертым выходом блока управления, а выход - с первым входом первого элемента И, второй вход которого подключен к выходу генератора импульсов, а выход - к входу счетчика и второму 45 входу дешифратора 1 .Недостатком известного устройства является невозможность программирования и контроля на одной аппаратуре блоков, построенных на микро схемах полупроводниковых запоминающих устройств с однократным электрическим программированием. Цель изобретения - расширение функциональных возможностей устройства.Поставленная цель достигаетсятем, что в устройство для контроля логических блоков введены блок хранения контрольных кодов, регистр 60 контрольного кода, блок свертки, блок анализа, первый и второй программируемые источники тока, причем первые входы первого программируемо го источника тока соединены с вас рой группой выходов регистра теста, второй вход - с.первым входом второго программируемого источника то" ка и вторым входом счетчика, выходы - с зажимами для подключения выходов контролируемого логического блока, третий вход - с вторым входом второго программируемого источника тока и с выходом блока анализа, первые входы которого соединены с выходами регистра контрольного кода, вторые входы - с выходами блока свертки, первая и вторая группы входов которого соединены с первой и второй группами выходов регистра теста соответственно, первый вход регистра контрольного кода соединен с вторым выходом блока управления, вторые входы - с выходами блока хранения контрольных кодов, вход которого соединен с первым выходом блока управления, выход второго программируемого источника тока соединен с зажимом для подключения вывода "Питание", контролируемого логического блока.На чертеже приведена блок-схема предлагаемого устройства.Устройство для контроля логических блоков содержит логический блок 1 блок 2 управления, блок 3 памяти, блок 4 записи, регистр 5 теста, элементы б сравнения, элементы 7 коммутации, генератор 8 импульсов, триггер 9, первый элемент И 10, счетчик 11, дешифратор 12, вторые элементы И 13, блок 14 хранения контрольных кодов, регистр 15 контрольного кода, блок 16 свертки, блок 17 анализа, первый 18 и второй 19 программируемые источники тока При этом вход блока 3 памяти соединен с первым выходом блока 2 управления, а выходы - с первыми входами блока 4 записи, второй аход. которого соединен с вторым входом блока 2 управления, первая и вторая группы выходов регистра 5 теста соединены соответственно с первыми входами элементов 6 сравнения и первыми входами элементов 7 коммутации, вторые входы которых соединены с третьими выходами блока 2 управления, третьи - с выводами логического блока 1 и с вторыми входами соответствующих элементов сравнения, выходы которых соединены с входами блока 2 управления, первые входы вторых элементов И 13 соединены с соответствующими выходами блока 4 записи информации, вторые входы - с соответствующими выходами дешифратора, выходы - с входами регистра теста 5, первые входы дешифратора 12 подключены.к первым входам счетчика 11, второй выход которого соединен с третьими входами элементов б сравнения и первым входам три гера 9, второй вход которого соеДинен с первым выходом блока 2 управления, третий вход - с четвертым выходом блока 2 управления, а выход с первым входом первого элемента И 10, второй вход которого подключен к выходу генератора 8 импульсов, а выход - к входу счетчика 11 и второму входу дешифратора, первые входы первого программируемого источника 18 тока соединены с второй группой выходов регистра теста 5, имитирующих выходную информацию контролируемого блока 1, второй вход - с первым входом второго программируемого источника 19 тока и вторым выходом счетчика 11, выхо ды - с выходами контролируемого блока 1, третий вход - с вторым вхо дом второго программируемого источника 19 тока и выходом блока 17 анализа, первые входы которого соединены с выходами регистра 15 контрольного кода, вторые входы - с выходами блока 16 свертки, первая и вторая группы входов которого соединены с первой и второй группы выходов регистра теста 5 соответст- венно, первый вход регистра 15 контрольного кода подключен к второму выходу блока 2 управления, вто. рые входы - к выходам блока 14 хра нения контрольных кодов, вход которого соединен с первым выходом блока 2 управления, выход второго программируемого источника 19 тока соединен с выводом "Питание" контролируемого логического блока.Устройство работает следующим образом.Контролируемый логический блок 1 имеет и выводов для подключения, каждый из которых может быть входом или выходом. Разделение выводов на входы и выходы осуществляют элементы 7, соединяя выходы регистра 5 с входами блока 1 или отключая выходы регистра 5 от выходов блока 1 по сигналам блока 2 управления. Блок 3 памяти содержит слова представляющие собой совокупность "1" и "0", соответствующие при программировании требуемым входным наборам, а при контроле - входным наборам и эталонным выходным реакциям блока 1. Программирование блоков на БИС ППЗУ осуществляется подачей адреса с регистра 5 через замкнутые элементы 7 коммутации на входы .блока 1 и информации о программе с регистра 5 через первый программируемый источник 18 тока на выводы блока 1, являющиеся его выходами. Одновременно на выход "Питание" блока 1 подается сигнал с второго програьмируемого источника 19 тока, Сигналы впервом 18 и втором 19 программируемых источниках тока формируются потребуемой длительности, форме иамплитуде.Контроль правильности запрограммированной информации осуществляется путем сравнения на элементах бвыходной реакции эталонного блока,записанной в блоке 3 памяти, с ре О акцией на выходах блока 1, нри этомэлементы 7 коммутации, этих каналовотключают выходы регистра 5 бт выходов блока 1.Перед началом программирования 15 блок 2 выдает команду, по которойустанавливает триггер 9 в нулевоесостояние, и этим запрещает прохождение импульсов с генератора 8 через элемент И 10 на счетчик 11. Этаже команда выбирает в блоке 3 первый адрес и соответствующую ему информацию программируемого слова, ав блоке 14 хранения контролькчх кодов - соответствующий первому словуконтрольный код, Одновременно сэтим блок 2 переводит элементы 7 вположения, соответствующие входамили выходам блока 1. По сигналу"Записьф блок 2 выводит первое слово из блока 3 памяти в блок 4 ииз блока 14 - контрольный код в регистр .15 контрольного кода. Информа.ция первого слова с выхода блока 4поступает на первые входы элементовИ 13, которые закрыты по вторым 35 входам сигналами с дешифратора 12.Затем по сигналу "Ввод" блок 2устанавливает триггер 9 в единичноесостояние, открывая элемент И 10 для 4 п прохождения пачки импульсов с генератора 8 на счетный вход счетчика.11 и стробирующий вход дешифратора12, В результате дешифратор 12 насвоих выходах поочередно один за 45 другим выдает импульсные сигналы,которые стробируют элементы И 13,и последовательно разряд за разрядом вводит информацию первого слОва из блока 4 через элементы И 13в регистр 5 теста, с выходов которого информация поступает на выводыпрограммируемого блока 1 и элементов -6 сравнения,.Передний фронт импульса переполне.ния счетчика 11 устанавливает триг гер 9 в нулевое положение, прекращая прохождение импульсов через элемент И 10, и производит запуск формирователей сигналов программирования в первом 18 и втором 19 програм Щ мируемых источниках тока в том случае, если с блока 17 анализа наблоки 18 и 19 пРиходит сигнал разрешения, который является результатомравенства контрольного кода с регистра 15 и информации с выходов1078365 Составитель Н.ПомякшеваТехред Т.Маточка Корректор А.Тяско ФРедактор .А. Шандор Заказ 952/39 Тираж 711Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5 афилиал ППП фПатентф, г. ужгород, ул. Проектная, 4 блока 16, осуществляющего свертку информации регистра 5.В случае отсутствия сигнала раз . решения с блока 17 анализа блоки 18 и 19 блокируются и программирования данного слова не происходит. По окончании импульса переполнения.(по его заднему фронту), когда программирование слова завершилось, ,осуществляется анализ результата программирования путем сравнения на эрементах 6 с эталонной информацией. В случае, если выходная эталонная информация регистра 5 совпадает с реакцией блока 1 во всех разрядах, элеМенты 6 через блок 2 управления выводят из блоков 3 и 14 следующие слова и т.д., пока блок 1 не будет запрограммирован и проверен полностью. При несравненйи хотя бы на одном из элементов 6 блок 2 не выдает на блоки 3 и 14 сигнала, предназначенного для вывода очередногослова, останавливая этим проверку.Останов может быть связан либос неисправностью блока 1 неправиль-но запрограммирована информациялибо с ошибками вывода программы иэблоков.З - 5. Блоки 1417 защищают блок 1 от ложного программирования в случае ошибок второго типа.Таким образом, введение:блоков 10 14 - 19 позволяет расширить функциональные возможности устройства вчасти использования его для програм.мирования блоков построенных наВИС ППЗУ с однократным электричес ким программированием, и их контроля.Экономия достигается за счет по-.вышения производительности при программировании путем использованияавтоматизированной аппаратуры и совмещения задач программирования иконтроля на единой аппаратуре,
СмотретьЗаявка
3526214, 20.12.1982
ПРЕДПРИЯТИЕ ПЯ А-1586
НИКОЛАЕВ ЕЛИЗАР ИЛЬИЧ, ТИТОВ АНДРЕЙ ГЕЛЬЕВИЧ, ХРАПКО ЕФИМ ЗИНЬДЕЛЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: блоков, логических
Опубликовано: 07.03.1984
Код ссылки
<a href="https://patents.su/4-1078365-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для измерения динамических параметров электронных блоков
Следующий патент: Устройство для измерения амплитуды переменного магнитного поля
Случайный патент: Способ изготовления тормозных: деталей