Устройство для защиты от импульсных помех

Номер патента: 1075396

Авторы: Платонов, Сокирко, Сорокин, Тарасов, Чумаков

ZIP архив

Текст

80 СОЮЗ СОВЕТСКИХЮцаЮВНешиРЕСПУБЛИК Н 03 К 5/ ПИСАНИЕ ИЗОБРЕТЕНИЯАВТОРСКОМУ СВИДЕТЕЛЬСТВУ ИЛИ,м л.9 7.8)Р 3979684,идетельство СССР Ь 1/00, 22,08.7 ДЛЯ 3одержВ-В-тр т л ицелью в нег ИЛИ,АЩИТЦ Оащее элеиггер, чаюповышен о введе элемент Тмент шины щ еияныИ-НЕ,ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54)(57) УСТРОРСТВОИМПУЛЬСНУХ ПОМЕХ, сИ, линию задержки,входных сигналов, ое с я тем, что, спомехозащищенностии входных элементов и выходных элементов И; и элемент входы которого подключены к и шина входных сигналов и первым входам и входных элементов ИЛИ, а выход - к первому входу элемента И-НЕ, подключенного своим выходом к единичному входу В-В-триггера, нулевой вход которого соединен с вторымвходом элемента И-НЕ и вторым выходом линии задержки, прямой выход Н-триггера соединен с первым входом элемента И, а инверсный выход - с входом линии задержки, первый выход которой соединен с вторьвю входом элемента И, выход которого подключен к вторым входам и выходных элементов И, при этом выход и первый вход и элементов И 19 подключены соответственно к второмувходу и выходу и элементов ИЛИ.Изобретение относится к импульс=- ной технике и может быть использовано, в частности, в аппаратуре приема информации для защиты от импульсных . помех.Известно устройство подавления 5 узкополосных .помех, содержащее после-довательно соединенный фильтр, пере- множитель и вычислитель, другой вход которого является входом устройства 11 . 10Однако это устройство вносит искажение в сигнал и имеет низкую эффективность работы, так как не обеспечиваег защиту от импульсных помех, длительность которых меньше длительности 5 инФормационных сигналов.Наиболее близким к изобретению по технической сущности является устройство для защиты от импульсных помех, содержащее подключенный к шине входного сигнала вентиль управления (элемент И), к одному из входов управления которого подключен выход В-Б-триггера блокировки, на другой вход управления которого поданы тактовые импуль. сы, а выход вентиля управления через линию задержки подключен к одному из входов выходного вентиля, и последова тельно соединенные инвертор и вентиль сброса, при этом информационный вход вентиля управления соединен с входом 30 инвертора, выход которого подключен к другому входу выходного вентиля, иа вход управления которого поданы такто. вые импульсы, а выход вентиля сброс подключен к установочным входам эле мента задержки и триггера блокировки, к входу которого подключен дополнительный выход линии задержки 2.Недостатком таких устройств является низкая помехозащищенность. 40Цель изобретения - повышение помехозащищенности.Поставленная цель достигается тем, что в устройство для защиты от импульсных прмех, содержащее элемент И, линию задержки, В-Б-триггер, шины " входных сигналов, введены и входных элементов ИЛИ, элемент И-НЕ, и вы.ходных элементов И и элемент ИЛИ, вхо ды которого подключены к п шинам входных сигналов и первым входам п вход.йых элементов ИЛИ, а выход - к первому входу элемента И-НЕ, подключенного своим выходом к единичному входу В-Б-триггера, нулевой вход которо. 55 го соединен с вторым входом элемента И-НЕ и вторым выходом линии задержки, прямой выход В-Б-триггера соединен с первым входом элемента И, а инверсный выход - с входом линии задержки, пер вый выход которой соединен с вторым входом элемента И, выход которого под ключен к вторым входам и выходных элементов И, при этом выход и первый вход иэлементов И подключены соответственб 5 но к второму входу и выходу и элемейтов ИЛИ.На чертеже приведена принципиальная электрическая схема устройства для защиты от импульсных помех.Устройство для защиты от импульсных помех содержит п входных элементов ИЛИ 1-1-.1 п,п выходных элементов И 2-1-;2-п, элемент ИЛИ 3, элемент И-НЕ 4, В-Б-триггер 5, линию б задержки и элемент И 7. Выходы п,входных элементов ИЛИ 1-1-,1-и подключены к первым входам и выходных элементов И 2-1-,2-п , а выход элемента ИЛИ 3 через элемент И-НЕ 4, В-Б-триггер 5, линию б задержки и элемент И 7 соединен с вторыми входами п выходных элементов И 2-1-:2-п , выходы которых соединены соответственно с первыми входами п входных элементов ИЛИ 1-1-1-п.ФУстройство для защиты от импульс,ных помех работает следующим образом.В исходном состоянии при отсутствии информационных сигналов на всех первых входах каждого из входных элементов ИЛИ 1-1-1-и установлен низкий уровень, и на выходе каждого из них устанавливается также низкий, уровень, который подается на первые входы соответствующих выходных элементов И 2-1-;2-и, вторые входы которых закрыты низким уровнем. Тот же низкий уровень подается с выхода элемента ИЛИ 3 на первый вход элемента И-НЕ 4, на второй вход которого и на нулевой вход В-Б-триггера 5 подается через второй выход линии 6 задержки высокий уровень с нулевого выхода В-Б-триггера 5.В результате на выходе элемента И-НЕ 4 устанавливается высокий уровень, который и подается на единичный вход триггера 5. Низкий же уровень с единичного выхода В-Б-триггера 5 подается на первый вход Формирующего элемента И 7, на второй вход которого с первого выхода линии б задержки подается высокий уровень, поступающий с нулевого выхода В-Б-триггера 5. В результате, низкий уровень с выхода элемента И 7 закрывает вторые входы выходных элементов И 2-1-,2-и, Если же, при включении питания и при отсутствии информационных сигналов на первых цходах входных элементов ИЛИ 1-1-:1-и В-триггер 5 окажется.в состоянии "1", то низкий уровень с его нулевого выхода через второй выход линии б задержки поступит на нулевой вход В-Б-триггера 5 и установит его в исходное состояние "О", не изменив высокого уровня на выходе элемента И-НЕ 4, а значит и на единичном входе В-Б-триггера 5, так как на первом входе элемента И-НЕ 4 поддерживается в исходном состоянии низкий уровень, подаваемый с выхода,элемента ИЛИ 3 при отсутствии входных информационных сигналов. Сигналы, подаваемые на каждый иэ и входных элементов ИЛИ 1-,1 ф 1-п разнесены по времени или синфазны, что определяется спецификой интерФейсов вы-5 числительных систем.Как только на первый вход одного из и входных элементов ИЛИ 1-1-;1 и поступит информационный сигнал положительной полярности с помехой в 10 виде отраженного сигнала, следующего за информационным сигналом или в виде перекрестной помехи, то этот сигнал с выхода входного элемента ИЛИ 1-1 поступит на первый вход соответ ствующего ему выходного элемента И 2-1 и, кроме того, через элемент ИЛИ 3 вышеуказанный сигнал .будет подан на первый вход элемента И-НЕ 4, на второй вход которого подается в 2 О исходном состоянии с второго выхода линии б задержки высокий уровень от нулевого выхода Н-Н-триггера 5. В результате, на выходе элемента И-НЕ 4 появится сигнал отрицательной полярности, который, будучи поданным на единичный вход В-триггера 5, установит его в состояние ф 1". Витоге, на первом входе формирующего элемента И 7 появится высокий уровень с единичного выхода Н-Б-триггера 5, ЗО а на втором входе Формирующего элемента И 7 в течение времени, равного требуемой длительности информационного сигнала, удерживается высокий уровень за счет задержки передачи низ 35 кого уровня с нулевого выхода Н-. 8- триггера 5 в линии б задержки. В результате. совпадения двух высоких уровней на входах формирующего элемента И 7, на его выходе появится импульсный сигнал положительной полярности, который подается на все вторые входы выходных элементов И 2-1-.2-и. Если на первом входе выходного элемента И 2 д имеется информационный импульсный сигнал положительной полярности, у коТорого Ю пределах нормы имеются фпровалыф напряжения, то в итоге на выходе соответствующего выходного элемента И 2-1 появится импульс положительной полярности, который, будучи поданным по цепи обратной связи йа второй вход со ответствующего ему входного элемента ИЛИ 1-, сформирует иа выходе выходного элемента И 2-1 импульсный сигнал строго определенной длительности,беэ разрывов и провалов напряжения.После окончания прохождения информационного .сигнала через выходной элемент И 2-1 через время, равное 0,5 Т, где Твц" Минимальный период следования информациоиных сигналов, на втором вьасоде линии б задерж ки появится низкий потенциал, который установит-Н-триггер 5 и все элементы устройства в исходное состо" яние, и через элемент И-НЕ 4 заблокирует. на вторую половину периода времени равную 0,5 Тповторную уста 1 новку В-триггера 5 в состоявие ф 1 ф от любых помех, которые могут появить. ся на первом входе любого из в входного элемента ИЛИ 1- 1 т 1-в. Устройство позволяет устранить влиянив помех для всех шин передачи сигналов.1075396 Составитель Н,Маркинедактор В.Иванова Техред С,Легеза Корректор А.Знмокосов,Ф каз 4/5 ктная,4 лиал ППП фПатент", г.ужгород 5/49 Тираж 8 б 2ВЙИИПИ Государственногопо делам изобретений3035, Москва,.Ж, Раушс Подписноомитета СССРоткрытийкая наб., д.

Смотреть

Заявка

3317449, 10.07.1981

ПРЕДПРИЯТИЕ ПЯ Г-4677

ТАРАСОВ ЛЕВ АНАТОЛЬЕВИЧ, ПЛАТОНОВ ЕВГЕНИЙ ГЕННАДЬЕВИЧ, СОРОКИН АДОЛЬФ АНДРЕЕВИЧ, СОКИРКО ВЛАДИМИР ВАСИЛЬЕВИЧ, ЧУМАКОВ ВАЛЕРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H03K 5/22

Метки: защиты, импульсных, помех

Опубликовано: 23.02.1984

Код ссылки

<a href="https://patents.su/4-1075396-ustrojjstvo-dlya-zashhity-ot-impulsnykh-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для защиты от импульсных помех</a>

Похожие патенты