Преобразователь код-мощность
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 6 05 Р 1/66/ 3 К 13 02 САНИЕ ИЗОБРЕТ У ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМ,Ф СВИДЕТ(56) 1. Патент СНА 9 1361452, кл. 323-19, 1972.2. Авторское свидетельство СССР В 714381, кл. С 05 Г 1/66, 1978. (54)(57) ПРЕОБРАЗОВАТЕЛЬ КОЦ в МОЩНОСТЬ, содержащий источник переменного напряжения, выход которого .через управляемый вентиль соединен с нагрузкой и через делитель напряжения - с входом первого. нуль- органа и входом амплитудного детектора, двоичный вычитающий счетчик, установочный вход которого подключен к выходу первого нуль-органа и первому управляющему входу управляемого вентиля, блок сравнения кодов, выход которого соединен с вторым управляющим входом управляемого вентиля, а выходы - с одноименными выходами двоичного вычитающего счетчика и выходами .регистра памяти, генератор импульсов, выход которого подключен к счетному входу двоичного вычитающего счетчика, интегратор, выход которого подключен к входу второго нуль-органа, и двоичный суммирующий счетчик, о .т л и ч а ю щ и й с я тем, что, с целью повышения надежности, в него введены квадратор напряжения, два ключа, источник опорного напряжения, делитель частоты, матрица памяти, элемент И, два Ь -триггера и преобразователь код-интервал времени, выход которого подключен к 8 -входу первого триггера, 1-входу второго триггера и установочному входу двоичного суммирующего счетчика, счетный вход преобра. зователя код-интервал времени подключен к первому входу элемента И и к второму выходу генератора импульсов, а синхронизирующий вход подключен к синхронизирующему входу регистра памяти,-входу второго триггера и к выходу делителя частоты, вход которого соединен с выходом первого нуль-органа, причем в выход амплитудного детектора через соединенные последовательно квадратор напряжения и первый ключсоединен с первым входом интегратора, второйвход которого через второй ключ соединен с выходом источника опор- Я ного напряжения, при этом управляющий вход первого ключа соединен с выходом второго триггера, а управляющий вход второго ключа - с выходом первого триггера и с вторым входом элемента И, выход которого соединен со счетным входом двоичного суммирующего счетчика, выходы которого соединены с адресными входами матрицы памяти, выходы которой подключены к одноименным входам регистра памяти, выход второго нуль-органа подключен к %-входу первого триггера.10 5 20 25 30 35 40 45 50 Изобретение относится к импульсной технике и может быть использовано при построении цифровых систем управления технологическими процессами.Известен преобразователь кодмощность, работа которого основана на периодическом сравнении управляющего напряжения с выходным напряжением генератора пилообразного напряжения и на отпирании управляемого вентиля, включенного последовательно с источником переменного напряжения и нагрузкой на время, в течение которого выходное напряжение генератора пилообразного напряжения превьпаает управляющее напряжение 11,.Недостатком данного устройства является невысокая стабильность выходного сигнала в зависимости от изменений амплитуды напряжения, питающего нагрузку.Наиболее близким к предлагаемому является преобразователь код-мощ ность, содержащий источник переменного напряжения, выход которого через управляемый вентиль соединен с нагрузкой и через делитель на- пряжения с входом первого нуль-органа и входом амплитудного детектора, двоичный вычитающий счетчик, установочный вход которого подключен к выходу первого нуль- органа и первому управляющему входу управляемого вентиля, блок сравнения кодов, выход которого соединен с вторым управляющим входом . управляемого вентиля, а входы - с одноименными выходами двоичного вычитающего счетчика и выходами регистра памяти, генератор импульсов, выход которого подключен к счетному входу двоичного вычитающего счетчика, интегратор, выход которого подключен к входу второго нуль-органа, и двоичный суммирующий счетчик 2 З.Недостатком известного устройства является невысокая стабильность выходного сигнала при изменении амплитудного значения напряжения, питающего нагрузку, что снижает надежность его работы. Цель изобретения - повышениенадежности. Поставленная цель достигается тем, что.в преобразователь кодмощность, содержащий источник переменного напряжения, выход которого через управляемый вентиль соеди-, нен с нагрузкой и через делитель 60 напряжения - с входом первого нуль- органа и входом амплитудного детектора, двоичный вычитающий счетчик, установочный вход которого подключен к выходу первого нуль-ор гана и первому управляющему входууправляемого вентиля, блок сравнения кодов, выход которого соединенс вторым управляющим входом управляемого вентиля, а входы - с одноименными выходами двоичного вычитающего счетчика и выходами регистра памяти, генератор импульсов,выход которого подключен к счетному входу двоичного вычитающегосчетчика, интегратор, выход которого подключен к входу второго нульоргана, и двоичный суммирующийсчетчик, введены квадратор напряжения, два ключа, источник опорного напряжения, делитель частоты,матрица памяти, элемент И, два 3 -триггера и преобразователь код-интервал времени, выход которого подключен к 5 -входу первого триггера,1-входу второго триггера и установочному входу двоичного суммирующего счетчика, счетный вход преобразователя код-интервал времениподключен к первому входу элемента Ии к второму выходу генератора импульсов, а синхронизирующий входподключен к синхронизирующемувходу регистра памяти, 3 -входу второго триггера и к выходу делителячастоты, вход которого соединен с выходом первого нуль-органа, причемвыход амплитудного детектора черезсоединенные последовательно квадратор напряжения и первый ключ соединен с первым входом интегратора,второй вход которого через второйключ соединен с выходом источникаопорного напряжения, при этом управляющий вход первого ключа соединен с выходом второго триггера,а управляющий вход второго ключа - с выходом первого триггера ис вторым входом элемента И, выходкоторого соединен со счетным входомдвоичного суммирующего счетчика,выходы которого соединены с адресными входами матрицы памяти, выходы которой подключены к одноименным входам регистра памяти, выходвторого нуль-органа подключен к-входу первого триггера,На чертеже приведена Функционарьгная схема преобразователя код-мощность1Преобразователь код-мощность содержит источник 1 переменного напряжения, соединенный с управляемымвентилем 2, выход которого подключен к нагрузке 3, делитель 4 напряжения, вход которого соединен систочником 1 переменного напряжения, а выход - с нуль-органом 5 ис амплитудным детектором 6, двоичный вычитающий счетчик 7, соединен- .ный с входами блока 8 сравнения кодов, другие входы которого подклю(5) 45 50 чены к выходам регистра 9 памяти, ,генератор 10 импульсов, интегратор ;11, выход которого подключен к входу нуль-органа 12, двоичный суммирующий счетчик 13, выходы которого соединены с входами матрицы 14 памя. ти, квадратор 15 напряжения, ключи 16 и 17, источник 18 опорного напряжения, преобразователь 19 код-интервал времени, выход которого соединен с соответствующими входами 13 -триггеров 20 и 21, элемент И 22 и делитель 23 частоты.Преобразователь работает следующим образом.С выхода источника 1 переменного напряжения снимается напряжениеОМ = Оэ" г )2 зЪ(1) где О и Т - значение ампдитудыи периода напряжения О Ь ) .Это напряжение поступает на вход управляемого вентиля 2 и через делитель 4 напряжения с коэффициентом передачи К на входы нуль-органа 5 и амплитудного детектора 6. С выхода нуль-органа 5 снимается последовательность импульсов, появляющихся в моменты перехода напряжения Очерез нуль. На выходе. делителя 23 частоты через каждые К импульсов с выхода нуль-органа 5 появляется импульс, который запускает преобразователь 19 кодинтервал времени, записывает в регистр 9 памяти состояние выходов матрицы 14 памяти и перебрасывает 8-триггер 21. Сигнал с выхода З-триггера 21 открывает ключ 17, подключая тем самым напряжениеОв с выхода источника 18 опорного напряжения к входу интегратора 11, второй вход интегратора 11 отключен от выХода квадратора 15 напряжения ключом 16. При этом выходное напряжение интегратора 11 начинает меняться от нуля до значенияравного О(2) где О, - напряжение на выходе источника 18 опорного напряжения;55О, - нижнее допустимое значениеамплитуды напряжения О (1);постоянная интегрированияинтегратора 11;+ - время интегрирования.Входной управляющий вход йв по ступает на входы преобразователя 19 код-интервал времени. Через время 1 после прихода импульса запуска, поступающего с выхода делителя 23 частоты, на выходе преобразователя 1965 код-интервал времени появляется импульс, который перебрасывает Ф- триггеры 20 и 21, размыкая при этом ключ 17, обнуляя двоичный суммирующий счетчик 13 и замыкая ключ 16, подключая тем самым выход квадратора 16 напряжения к входу интегратора 11.. Время ; определится выражением где 1 - частота импульсов выходагенератора 10 импульсов.При этом сигнал с выхода 18 - триггера 20 разрешит прохождение импульсов частотойс выхода генератора 10 импульсов через элемент И 22 на счетный вход двоичного суммирующего счетчика 13, а также напряжение К О, с выхода амплитудного детектора 6 поступает на вход квадратора 15 напряжения. Напряжение К- О 1 с его выхода подается через ключ 16 на вход интегратора 11. Напряжение на выходе интегратора 11 изменится от значения О до нуля за время . равноеОо(4) При достижении нуля напряжением на выходе интегратора 11 на выходе нуль-органа 12 появится импульс; который перебросит йЬ,-триггер 20 в исходное положение, запретив темсамым прохождение импульсов частотой 1 через элемент И 22 на счетный вход двоичного суммирующего счетчика 13. При этом за веемя й в счетчике 13 накопится код Нвч, рав- ный Учитывая выражения (2), (3), (4) и (5) очевидно, что:О(Чвх у ЙвсКод Мвк., поступает на адресные входы матрицы 14 памяти, устанавливая на ее выходах код Мв., определяемый заранее решением трансцендентного уравненияЙвс.а2 Ъ Ивт.а Мв-- ЯЬу где и - количество двоичных разрядов кодов йц., в , М .,Следующим импульсом с выхода делителя 23 частоты код йв записывает.ся в регистр 9 памяти, а вышеописанная часть Функциональной схемыпреобразователя начинает новый подобный цикл работы. Далее преобразование кода в мощность происходит следующим образом1070530 Таким образом, достигается линейная зависимость выходного сигнала (мощности) от значения входного сигнала (й,4 и независимость мощности от значения амплитуды напряжения, питающего нагрузку (ИС), что повышает надежность работы устройства. Заказ 11630/ ираж 842 Подписно НИИ г. Ужгород Проектная, 4 лиал ППП фПат Импульсами с выхода нуль-органа 5 первом управляющем входе управлядвоичный вычитающий счетчик 7 -ус- емого вентиля 2 (этот импульс затанавливается в состояние,соответ- крывает управляемый вентиль 2) опствующее коду 2"-1, где О - количест- ределяется какво разрядов счетчика 7. На счетный Те, Кват.вход вычитающего счетчика .7 с вы 5 2 2"хода генератора 10 импульсов посту- а значение средней за период Т мощпают импульсы с периодом ности, выделенной на нагрузке 3,выразится какБлок 8 сравнения кодов осуществ фР Т )йРф" р )ляет сравнение кода, соответствую- "фщего текущему состоянию вычитающего,счетчика 7 импульсов и кода й,учитывая выражения (б) и (8), знапоступающего на блок 8 сравнения 15 чение средней мощности будет равкодов с выходов регистра 9 памя- ноти. В момент равенства укаэанных ко- д Оси йьхдов импульс с выхода блока 8 срав- ср (9)нения кодов поступает на второйуправляющий вход управляемого вентиля 2 и открывает его. Переменноенапряжение О, ) подключается кнагрузке 3 с сопротивлением, . Приэтом длительность интервала времениот момента появления импульса навыходе блока 8 сравнения кодов домомента появления импульса на
СмотретьЗаявка
3498917, 28.09.1982
ПРЕДПРИЯТИЕ ПЯ В-8495
ЗАБОРНЯ АЛЕКСАНДР ВИКТОРОВИЧ, ИВАНОВ ВАДИМ ИВАНОВИЧ, МОРОЗОВ АНДРЕЙ ЕЛИЗАРОВИЧ, МУХИН БОРИС СЕРГЕЕВИЧ
МПК / Метки
МПК: G05F 1/66
Метки: код-мощность
Опубликовано: 30.01.1984
Код ссылки
<a href="https://patents.su/4-1070530-preobrazovatel-kod-moshhnost.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь код-мощность</a>
Предыдущий патент: Ограничитель тока
Следующий патент: Генератор функций уолша
Случайный патент: Всесоюзная jпатннтно-1хн: пгса