Устройство для контроля дискретных объектов

Номер патента: 1026143

Авторы: Аникеев, Долгов

ZIP архив

Текст

10 л регистра,е соответ- .ения, груп-.о сумматораоединена с И ООУД 4 фсГвенный кОмитет сссР ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИЙ ОАНИЕ ИЗОБТОРСИОМУ СВИДЕТЕЛЬСВ(56) 1. Авторское свидетельство СССР М 607218, кл. С 06 Е 11/00, 1978.2. Авторское свидетельство СССР М 721830, кл. 6 06 Р 11/ОО, 1980 прототий).54) 57) УСГРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ ОВЬБКРОВ, содержащее блок памяти, блок ввода, блок управления, блок сравнения, причем группа выходов блоха ввода подключена к группе инФормационных входов блока памяти, управляющий вход которого связан с первьи выходом блока управления, второй выход которого соединен с входом блока ввода, первая группа информацион- .ных выходов блока памяти подключена к первой группе соответствующйх входов блока сравнения, первыи . выход которого является контрольным выходом устройства, а второй выход связан с входом блока управле. -ния, вторая группа информационныхвыходов блока памяти соединена сгруппой соответствующих входов контролируемого блока, о т л и ч а ю щ е е"с я тем, что, с целью повышениябыстродействия, в устройство введены комбинационный сумматор с циклическим переносом и регистр, причем перваягруппа информационных входов .комбинационного сумматора с циклическим переносом подключена к группе выходовконтролируемого блока, вторая группаинформационных входов комбинацйонного ,сумматора с циклическим переносомсвязана с группой выходов подключенных квторой групп ствующихвходов блока сравн па выходов комбинационног с циклическим переносом с группой входов регистра,Изобретение относится к вычисли.- ,тельной технике, в частности к автоматизированным системам контроля цифровых устройств, и может быть использовано для контроля цифровых устройсв 5в процессе их производства й эксплуа"тации.Известно устройство для контроляцифровых блоков, содержащее блок ввода, блок памяти, коммутатор, блоксравнения, блок управления и схему Оиндикации неисправности 11.Недостатком устройства являетсябольшой расход памяти на хранеиие теС;тов и эталонов, а также неэозможностьобеспечения контроля цифровых блоков, 35работающих с высоким реальным быстро.действием.Наиболее близким по техническойсущности к предлагаемому являетсяустройство для контроля дискретныхобъектов, содержащее блок ввода, блокпамяти, блок сравнения, блок управления, коммутаторы и многовходовьй элемент ИЛИ,1Первый выход блока ввода связан спервым входом блока памяти, второйвход которого подключен к первомувыходу блока управления. Второй вы,ход блока управления соединен с первым входом блока сравнения, а второй .ЗОэысод блока ввода связан с первымвходом блока управления, третий выходкоторого подключен к входу блока вво"да. Первый выход блока памяти подсоединен к второму входу блока сравненияВторой выход блока памяти пбдеоединенк первому входу первого коькутатора,к второму входу которого. подключенчетвертый выход блока управления.Выход первого коммутатора связан с .первым входом многовходоэого элемеи Ота ИДИ, к второму входу которого подключен первый выход второго коимутатора. Второй выход второго коммута"тора связан с третьим входом блокауправления. Первый вход второго комчу 35татора подсоединен к пятого входу.блока управления. Выход блока сравнения подключен к второму входу блокауправления, Выход миоговходоэого элемента ИЛИ и второй вход второго комму татора являются соответственно выхо- .дом и входом, устройства. В таком устройстве по сигналу блока управленияиз блока памяти через коммутатор имногоэходовый элемент ИЛИ выдаютсятестовые наборы на контролируемыйобъект. Реакции контролируемого объекта на тестовые наборы через коммутатор подаются иа блок сравнения, гдесравниваются с эталонными реакциями,поступающими из блока памяти. Сигнал 60сравнения или несравнения выходныхреакций с эталонными поступает в блокуправления 23.1( недостаткам этого устройстваследует отнести большой объект блока у 5 памяти для хранения тестовых набррови эталонных реакций, а также невозможность обеспечения контроля цифровых блоков, работающих с высоким реальным быстродействием из-за наличиядвух обращений,к блоку памяти затестом и эталоном, а также из-за задержки сигналов в целях коммутации,Цель изобретения - повьхаение быстродействия устройства,Поставленная цель достигается тем,что в устройство для контроля дискрет-.ных объектов, содержащее блок памяти, блоК ввода, блок управления, блоксравнейия, причем группа выходов блока ввода подключена к группе информационных входов блока памяти, урравлякйций вход которого связан с первьмвыхОдом блока управления, второй выход которого соединен с входом блокаавода, первая группа информационныхвыходов блока памяти подключена кпервой группе соответствующих эходовблока сравнения, первый выход которого является контрольным выходом устройства, а второй выход связан с вхо"дом блока уиравления, вторая группа,информационных выходов блока памяти,соединена с группой соответствующих .входов контролируемого блока, введе-,ны комбинационный сумматор с цикли-ческим переносом и регистр, причемпервая группа информационных входовкомбинационного сумматора с циклическим переносом подключена к группе выходов контролируемого блока, .втораягруппа информационные входоэ комбинацибнного сумматора с циклическим переносом связана с группой выходов.регистра, подключенных к второй группе соответствующих входов блока сравнения, группа выходов комбинационногосумматора с циклическим переносомсоединена с группой входоэ регистра.На Фиг.1 представлена структурнаясхема устройства для контроля дискрет.ных объектов, на фнг.2 - функциональна схема блока упоавлеиия,Устройство для контроля дискретных объектов содержит блок 1 ввода,блок 2 памяти, блох 3 управления,блок 4 сравнения, комбинационный сумматор 5 с циклическим переносом; регистр,б.Блок управления выполнен по схе-, ме управляющего автомата с фжесткойф логикой и содержит дэа С-И триггера7 и 8; генератор 9 импульсов, двоич-ный счетчик., 10, элемент 11, элемент.:ИЛИ 12, элемент НЕ 13. Выход генератора 9 импульсов подсоединен к С-входам триггеров 7 и 8 и. к первому входу элемента И 11. Входы К н Ъ триггера 7 соединены между собой и совместно с входом,ц триггера 8 явля" ются внешними входами бЛока 3 управления. Входы В триггеров 7 и 8а чик обнулен нулевым сигналоМ с др-вых выходов триггеров 7 и 8 через элемент ИЛИ 12), Счетчик 10 начинает считать и тестовая информадия, по- . ступающая с блока 1 ввода в блок 2 памяти, записывается в массив последовательных ячеек блока 2. После записи всех тестов сигнал "Прием" снимается, и триггр 7 устанавливает- ся в фО", устанавливается в фОф и, счетчик 10.Режим фПриемф заканчивается.В режиме фКонтроль" на вход. триггера 8 поступает единичный.импульсный сигнал, который устанавливает триггер 8 в ф 1 ф. Сигнал с прямого выхода триггера 8 через элементы 12:. и 11 разрешает подачу импульсов на счетный вход счетчика 10. Счетчик 10 начинает считать .и блок 2 .памяти вы дает тесты иа контролируемый (цифровойблок , После прохождения всех тео; тдв н сравнения контрольной суммы с эталонной блок 4 сравнения через элемент НЕ 13 устанавливает триггер 8 . в фО", счетчик 10.сбрасывается в фО" и режим "Контроль" заканчивается. Если контрольная и эталонная суммы не совпадают, то счетчик 10 выхо;,. дит.эа границу массива тестов, что соответствует отсутствию сигнала на контрольном выходе блока 4 сравнения и.является признаком наличия неисправности в контролируемом (цифровом) блоке 14.В устройстве в блоке памяти на один тестовый набор приходится одна эталонная реакция. Эта тестовая ин" формаци занимает в блоке памяти две ячейки, В предлагаемом устройстве хранятся только тестовые наборы и одну ячейку памяти занимает контрольная сумма. Следовательно, достигается с 6 кращение объема памятидля хране" ния тестовой информации в предлагаемом устройстве по сравнению с известным в два раза. Это ведет к сокраще-. нию трудоемкости изготовления и стоимости блока. памяти, Время цикла, т.е. время между двумя выборками тес-товыхнаборов из блока памяти в,известном устройстве составляет Ц Об %0 ю РВОкц сРОЬ , БЧФгде ц. - время цикла известногоустройства;" время обращения к блоку .памяти за тестовым наборомк1 " время срабатывания элементов коммутации,- время реакции контроли"фон руемого объекта на тестовый набор;" время срабатывания блокаФоз еравненияу 3 1026143связаны со своими инверсными выходами,а вход К триггера 8 подключен к выходу элемента НК 13, вход которогоявляетСя входом блока 3 управления,Прямые выходы триггеров 7 и 8 связаны с первым ивторым входами, соот- , 5ветственно элемента ИЛИ 12, выходкоторого подсоединен к входу к счет.чика 10 и второму входу элемента И 11,Выход элемента И 11 связан:со счетным входом счетчика 10. Выходы счет- Очика 10 являются вторым выходом бло.ка 3 управления и подключены к адресным шинам блока 2 памяти, Прямой выход триггера 7 подключен к входу блока 1 ввода. Кроме того, устройствосодержит контролируемый цифровойблок 14.устройство работает следующим образом.По сигналу с блока 3 управления через блок 1 ввода в блок 2 памяти поступает тестовая информация в видетестовых наборов, По,сигналу началаконтроля, выдаваемому с блока 3 управления, блок 2 памяти начинаетподавать тестовые наборы на контролируемый цифровой блок. Реакцни натестовые наборы. поступают на сумматор 5 с циклическим переносом, гдесуммируются с циклической суммой,полученной в предыдущих циклах, хра- ЗОнящейся в регистре 6 и получаемойиа сумматоре 5в исходном состоянии регистр 6 в фОф), После прохождения всех тестовых наборов блок 2памяти выдает на блок 4 сравнения 35эталонную. контрольную сумму, которая сравнивается с контрольной суммой, полученной в результате прохождения тестовых наборов и хранящейсяв регистре 6. Поскольку в блоке 2 памяти хранятся только тестовые наборыи не хранятся. эталонные реакции, этоприводит ксокращению объема блока 2памяти для хранения тестовых эталонов в два раза,45,По. результатам сравнения блок 4сравнения выдает сигнал исправностиили неисправности контролируемогоцифрового блока.Таким. образом, устройство работает в двух режимах в режиме приематестовых наборов и эталонной суммыи и режйме конроля. В соответствиис этими режимами и Функционируетблок 3 управления. Сигнал "Приемфпоступает на вход приема триггера 7и сохраняется на ВхЬде до тех цор,пока не примется в блок 2 памятився тестовая информация. Триггер:7устанавливается в единичное положе"ние и разрециет прохождение импульсов с выхода генератора 9 импульсовчерез элемент И 11 на счетный входсчетчика 10, а также выдачу тестовиз блока 1 ввода в блок 2 памятидо прихода сигнала ПРием счет, 65г ПодписноеевЪеаеюавюююавевюл.Прбектная,560/41 Тирак 706 ЗакаэЮЮЮЮЮ ВФВФ ПЮ "Па Р УжшрО Н- вим срйбазъаания: блокауправления, т.е. вржя необходимое на прием сигнала из 6 ма сравнения. и ВЪЩВчи сиГВВлй РВВР 6 жния в блок дайян йа выборку следщего жеето-, вого набора.Время цимла в прлаРажом усжро стве составляетВца ОФР" Рм 5 цх-ЯЬ где Ф; -. время срабатывания коМбифф национного сумматора с цик-,лическим переносои и гиок" Рйе. / 6143Жйжая чжОрм"6ак как снаеаажся и сржйиртси, кодн ьдинакоаой зримости, делаем вывод оа, мто Зж цикла предлагамоуе.йатэа . корче ареиенкцикла5 известного устройства на величи- НУ1 Таким обрйэом, предлагаемое устрой;аво ОЖспечйваетболев амсокоебыстродействие контроли цифровых блоКОЗ ЙО 4 РВВ ИВ НИЮ С МЭВ 6 СТНЬИК

Смотреть

Заявка

3412156, 16.03.1982

ПРЕДПРИЯТИЕ ПЯ В-8117

АНИКЕЕВ АЛЕКСАНДР ВЯЧЕСЛАВОВИЧ, ДОЛГОВ ВИТАЛИЙ ИОСИФОВИЧ

МПК / Метки

МПК: G06F 11/277

Метки: дискретных, объектов

Опубликовано: 30.06.1983

Код ссылки

<a href="https://patents.su/4-1026143-ustrojjstvo-dlya-kontrolya-diskretnykh-obektov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дискретных объектов</a>

Похожие патенты