Устройство для передачи и приема данных
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1098104
Авторы: Меркулов, Покровский, Садовникова, Трутце
Текст
7 1098 мента ИЛИ-НЕ, с первыми входами треть его и четвертого элементов ИЛИ-НЕ и с входом второго элемента НЕ, выход которого соединен с первым входом первого триггера, второй вход кото-5 рого соединен с первым выходом второго триггера и с вторым входом третьего элемента ИЛИ-НЕ, третий вход которого соединен с выходом первого элемента 2 И-ИЛИ, с первым входом третьего триггера и с входом третьего элемента НЕ, выход которого соединен с первым входом четвертого триггера и с вторым входом четвертого элемента ИЛИ-НЕ третий вход которого соедин15 нен с первым входом пятого триггера, с первым выходом первого триггера и с первым входом второго элемента И, выход которого соединен с первым входом первого элемента ИМИ, второй20 вход которого соединен с выходом третьего элемента И, первый вход которого соединен с первым выходом счетчика и с первым входом четвертого элемента И, второй вход которого соединен с вторым выходом счетчика, третий выход которого соединен с первым входом шестого триггера и с первым входом пятого элемента И, второй вход которого соединен с вторымЗО выходом первого триггера и с вторым входом пятого триггера, первый выход которого соединен с четвертым входом четвертого элемента ИЛИ-НЕ, выход которого соединен с вторым входом первого элемента ИЛИ-НЕ, с первым вхо 35 дом второго элемента ИЛИ и с вторым входом первого элемента И, третий вход которого соединен с выходом первого элемента И-НЕ, с вторым входом второго элемента И-НЕ, с первым и вто 4 О рым входами элемента 4 И-ИЛИ-НЕ и с входом четвертого элемента НЕ, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента НЕ и с третьим и четвертым входами элемента 4 И-ИЛИ-НЕ пятый и шестой входы которого соединены с входом пятого элемента НЕ и с первым входом четвертого элемента ИЛИ, 50 второй вход которого соединен с выходом шестого элемента НЕ, вход которого соединен с выходом второго элемента И-НЕ, с седьмым и восьмым входами элемента 4 И-ИЛИ-НЕ, с вторым 55 входом первого элемента И-НЕ и с четвертым входом первого элемента И, выход которого соединен с первым 1 О 4 8входом пятого элемента ИЛИ, выход которого соединен с первым входом второго триггера, второй вход которого соединен с выходом четвертого элемента И, с вторым входом второго элемента И и с третьим входом пятого триггера, второй выход которого соединен с первым входом шестого элемента ИЛИ, второй вход которогосоединен с первым выходом четвертого триггера второй выход которогосоединен с первым входом второго элемента ИЛИ-НЕ и с первым входом седьмого триггера, второй вход которого соединен с вторым входом второго элемента ИЛИ-НЕ и с первым выходом третьего триггера, второи выход которого соединен с вторым входом четвертого триггера, третий вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым входом третьего триггера и с выходом первого элемента ИЛИ, третий вход которого соединен с вторым входом пятого элемента ИЛИ. и с вторым входом шестого триггера, выход которого соединен с вторым входом третьего элемента И, первый вход первого элемента 2 И-ИЛИ соединен с выходом седьмого элемента НЕ, вход которого соединен с вторым входом первого элемента 2 И-ИЛИ, выход седьмого триггера подключен к первому входу второго элемента 2 И-ИЛИ, второй вход которого соединен с выходом восьмого элемента НЕ, вход которого соединен с третьим входом второго элемента 2 И-ИЛИ, выход пятого элемента И подключен к четвертому входу первого элемента ИЛИ, пятый вход которого соединен с выходом третьего элемента ИЛИ-НЕ, выход четвертого элемента ИЛИ соединен с третьим входом второго элемента И-НЕ, выход третьего элемента ИЛИ подключен к третьему входу первого элемента И-НЕ, выход шестого элемента ИЛИ соединен с третьим входом третьего триггера, причем вход пятого элемента НЕ, вход восьмого элемента НЕ, четвертый вход второго элемента 2 И-ИЛИ, второй вход пятого элемента ИЛИ, третий, второй и четвертый входы первого элемента 2 И-ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым шестым и седьмым входами блока преобразования код - информация, первым, вторым и третьим выходами которого являютсясоответственно выход второго элемен-.та ИЛИ-НЕ, выход шестого триггера ивыход второго элемента 2 И-ИЛИ,Регистр управления содержит блокэлементов И, блок элементов ИЛИ, блок5элементов НЕ, первый и второй блокиэлементов ИЛИ-НЕ, регистр, два элемента НЕ, элемент ИЛИ, элемент ИЛИ-НЕ,триггер и элемент И, выход которогосоединен с входом регистра, выходыкоторого соединены с первыми входамиблока элементов И, выходы которогосоединены с первыми входами блока эле -ментов ИЛИ, выходы которого соединеныс первыми входами первого блока элемей-тов ИЛИ-НЕ и с входами блока элементовНЕ,выходы которого соединены с первымивходами второго блока элементов ИЛИНЕ, вторые входы которого соединеныс вторыми входами первого блока элементов ИЛИ ви с первым входом эле -гамента И, выход первого элемента НЕсоединен с вторыми входами блокаэлементов И, с первым входом элементов ИЛИ-НЕ, и с первым входом эле 25мента ИЛИ, выход которого соединенс первым входом триггера, выход которого подключец к вторым входам блокаэлементов ИЛИ, выход второго элемента НЕ соедицсц с вторым входом элемента ИЛИ-НЕ, выход которого соединенЗас вторым входом триггера, причем второй вход элемента ИЛИ, вход второгоэлемента НЕ, первый вход элемента И,вход первого элемента НЕ, второйвход элемента И и соответствующие вхо ды регистра являются соответственнопервым, вторым, третьим, четвертым,пятым и соответствующими входами регистра управления, управляющими выходами которого являются выходы первогодкаи второго блоков элементов ИЛИ-НЕ.Блок преобразования информациякод содержит элемент И, элемент ИЛИ,элемент И-НЕ, и триггер, первый входкоторого соединен с выходом элемента И, первый. вход которого соединен свыходом элемента И-НЕ, входы которо"го соединены с соответствующими входами элемента ИЛИ, выход которого соединен с вторым входом элемента И, при чем второй вход триггера и входы элемента ИЛИ являются соответственнопервым, вторым и третьим входами блокапреобразования информация - код, выходом которого является выход триггера.55Дешифратор содержит элемент ЗИ-ИЛИдва элемента 4 И-ИЛИ, два элемента2 И-ИЛИ, девять элементов ИЛИ, двенадцать элементов И, элемент ИЛИ-НЕ, днаэлемента НЕ, четыре триггера и элемент дешифрации, первый выход которого соединен с первым входом первоготриггера, второй вход которого соединен с первым входом первого элемента И и с первым входом второго триггера, второй вход которого соединенс выходом первого элемента 1 У 1 И к спервым входом третьего триггера, вы -ход которого соединен с первым вхо -дом третьего элемента И, второй входкоторого соединен с вторым входомтретьего триггера, с первым входомпервого элемента 4 И-ИЛИ, с первымвходом первого элемента 2 И-ИЛИ, спервым входом второго элемента 2 И-ИЛИ,с первым входам второго элемента4 И-ИЛИ и с первым входом второгоэлемента ИЛИ, второй вход которогосоединен с вторым входом первого элемента 4 И-ИЛИ, с вторым входомвторого элемента 4 И-ИЛИ, с первым входом третьего элемента ИЛИ, с первымвходом четвертого элемента И, с нервым входом пятого элемента И, с первым входом шестого элемента И, спервым входом седьмого элемента И ис первым входом восьмого элемента И,выход которого соединен с первым входом четвертого элемента ИЛИ, второйвход которого соединен с первым входом перВого элемента ИЛИ и с выходомдевятого элемента И, первый входкоторого соединен с третьим и с чет -вертым входами первого элемента4 И-ИЛИ и с вторым выходом элементадешифрации, третий выход которогосоединен с первым входом элементаЗИ-,ИЛИ и с вторым и третьим входамивторого элемента 2 И-ИЛИ, четвертыйвход которого соединен с первымвходом пятого элемента ИЛИ, с вторымвходом седьмого элемента И, с пятыми шестым входами первого элемента4 И-ИЛИ, с третьим и четвертым входамивторого элемента 4 И-ИЛИ, с входомпервого элемента НЕ и с вторым входомэлемента ЗИ-ИЛИ, третий и четвертыйвходы которого соединены с четвертымвыходом элемента дешифрации, пятыйвыход которого соединен с пятым входом второго элемента 4 И-ИЛИ, шестойвход которого соединен с выходомпервого элемента НЕ, с пятым входомэлемента ЗИ-ИЛИ и с седьмым входомпервого элемента 4 И-ИЛИ, восьмой входкоторого соединен с седьмым входомвторого элемента 4 И-ИЛИ, с выходом10981второго элемента ИЛИ, с шестым и седьмым входами элемента ЗИ-ИЛИ и с первым входом элемента ИЛИ-НЕ, второй вход которого соединен с вторым входом девятого элемента И и с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым входом десятого элемента И и с выходом элемента ЗИ-ИЛИ, восьмой вход которого соединен с пятым входом второго элемента 2 И-ИЛИ, с вторым входом пятого элемента ИЛИ, с девятым входом первого элемента 4 И-ИЛИ, с восьмым входом второго элемента 4 И-ИЛИ, с вторым входом третьего элемента ИЛИ, с третьим входом элемента ИЛИНЕ, с вторым входом пятого элемента И-НЕ и с вторым входом первого элемента 2 И-ИЛИ, третий и четвертый входы которого соединены с выходом второго элемента И и с первым входом седьмого элемента ИЛИ, второй вход которого соединен с выходом восьмого элемента ИЛИ, первый вход которого соединен с выходом седьмого элемен 25 та И, шестой выход элемента дешифрации соединен с девятым входом второго элемента 4 И-ИЛИ и с десятым входом первого элемента 4 И-ИЛИ, одиннад - цатый вход которого соединен с седьмым выходом элемента дешифрадии и с десятым и одиннадцатым входами второго элемента 4 И-ИЛИ, выход первого элемента 4 И-ИЛИ соединен с вторым входом первого элемента ИЛИ, второй вход четвертого элемента И 35 соединен с первым и вторым входами четвертого триггера и с первым входом одиннадцатого элемента И, второй вход которого соединен с первым выходом четвертого триггера, третий 0 вход которого соединен с вторым входом десятого элемента И, третий вход которого соединен с выходом третьего элемента ИЛИ, выход первого триггера соединен с вторым входом первого элемента И, выход которого соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом двенадцатого элемента И, первьй, вход которого соединен с выходом пятого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с третьим входом девятого элемента ИЛИ, выход элемента ИЛИ-НЕ соединен с третьим входом первого триггера и с входом второго 55 элемента НЕ, выход которого соединен с вторым входом шестого элемента И, выход второго триггера соединен с 04 12вторым входом второго элемента И,причем третий вход седьмого элементаИ, первый вход второго элемента И,второй вход второго элемента ИЛИ, второй вход третьего элемента И, второйвход пятого элемента ИЛИ, первый входшестого элемента ИЛИ, третий входчетвертого триггера, вход первогоэлемента НЕ, второй вход четвертогоэлемента И, второй вход восьмогоэлемента ИЛИ и второй вход восьмогоэлемента И являются соответственнопервым, вторым, третьим четвертым пятым, шестым, седьмым, восьмым, девятым, десятым и одиннадцатым входами дешифратора, соответствующими входами которого являются входы элемен- та дешифрации, а выход четвертого элемента ИЛИ, выход шестого элемента ИЛИ, выход десятого элемента И, выход второго элемента 4 И-ИЛИ выход восьмого элемента ИЛИ, выход первого элемента 2 И-ИЛИ, выход седьмого элемента ИЛИ, выход второго элемента 2 И-ИЛИ, выход элемента ИЛИ-НЕ, выход четвертого элемента И, выход четвертого триггера, выход второго элемента И, выход первого элемента 4 И-ИЛИ, выход шестого элемента И, выход девятого элемента ИЛИ и выход пятого элемента И являются соответственно первым, вторым, третьим, четвертым, пятым, шестым, седьмым, восьмым, девятым, десятым, одиннадцатым. двенадцатым, тринадцатым, четырнадцатым, пятнадцатым и шестнадцатым выходами дешифратора.Блок формирования контрольного кода содержит блок элементов И, блок элементов ИЛИ и элемент НЕ, выход которого соединен с первыми входами блока элементов И, вход элемента НЕ соединен с первыми входами блока элементов ИЛИ, причем вход элемента НЕ и вторые входы блоков элементов И и элементов ИЛИ являются соответственно управляющим и соответствующими входами блока формирования контрольного кода, выходами которого являются выходы блоков элементов И и элементов ИЛИ. Блок управления режимами работы содержит два элемента НЕ, двенадцать элементов И, три элемента ИЛИ, двенадцать триггеров и счетчик, выходы которого соединены с входами первого элемента И, выход которого соединен с первым входом первого триггера109813второй вход которого соединен с первым входом второго триггера и с выходом первого элемента ИЛИ, первый вход которого соединен с первым входом второго элемента ИЛИ, с первыми входами третьего, четвертого, пятого, шестого, седьмого и восьмого триггеров, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которого через первый элемент НЕ соединен с вторым входом второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, с первым входом девятого триггера и с первым входом десятого триггера, второй вход которого соединен с вторым входом девятого триггера и с выходом пятого элемента И, первый вход которого соединен с выходом второго элемента НЕ, .вход которого соединен с первым входом шестого элемента И, второй вход которого соединен с вторым входом пятого элемента И и с первым выходом пятого триггера, второй вход которого соединен с вторым входом шестого триггера, третий вход которого соединен с выходом четвертого триггера, второй вход которого соединен с вторым входом третьего триггера, с первым входом одиннадцатого триггера и с выходом седьмого элемента И, первый вход которого соединен с первым выходом первого триггера и с вторым входом второго элемента ИЛИ, выход которого соединен с первым входом счетчика, второй вход которого соединен с выходом восьмого элемента И, первый вход которого соединен с первым выходом второго триггера, второй выход которого соединен с первыми входами девятого, десятого и одиннадцатого элементов И, вторые входы девятого и десятого элементов45 И подключены к выходу двенадцатого элемента И, первый. вход которого соединен .с первым выходом седьмого триггера и с вторым входом восьмого триггера, первый выход которого сое динен с первым входом четвертогоэлемента И,.второй вход которого соединен с вторым входом первого племен та ИЛИ, с вторым входом седьмого триггера и с третьим входом восьмого 55 триггера, второй выход которого соединен с вторым входом одиннадцатого элемента И, второй выход первого 1 О 414триггера соединен с вторым и с третьим входами одиннадцатого триггера, выход которого подключен к третьему входу третьего триггера, первый и второй выходы которого подключены соответственно к третьему входу четвертого триггера и к третьему входу пятого триггера, третий вход девятого элемента И соединен с вы ходом десятого триггера и с третьим входом девятого триггера, четвертый вход которого соединен с выходом шестого элемента И и с третьим входом десятого триггера, четвертый вход которого соединен с выходом девятого триггера и с третьим входом десятого элемента И, выход третьего элемента И соединен с первым входол двенадцатого триггера, второй вход которого соединен с выходом третьего элемента ИЛИ, второй выход седьмого триггера подключен к третьему входу седьмого триггера выход двенадцатого триггера соединен с вторым входом двенадцатого элемента И, причем второй вход седьмого элемента И, второй вход третьего элемента И, вход второго элемента НЕ, второй вход пятого триггера, второй вход первого элемента ИЛИ и первый вход второго элемента ИЛИ являются соответственно первым, вторым, третьим, четвертым, пятым, шестыми седьмым, входами блока управления режимами . работы, первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами которого являются соответственно выход десятого элемента И,выход девятого элемента И, выход одиннад" цатого элемента И, первый выход пер:вого триггера, выход шестого триггера, второй выход пятого триггера и ,второй выхоц первого триггера.Блок контроля содержит два элемента ИЛИ, два элемента И, восемь триггеров и два счетчика, выходы которых подключены соответственно к первому и второму входам первого элемента ИЛИ, третий вход которого соединен с выходом первого триггера, первый вход которого соединен с выходом второго триггера, второй вход которого соединен с выходом восьмого триггера, первый вход которого сое" динен с выходом второго элемента ИЛИ, первый вход которого соединен с первым выходом четвертого триггера, второй выход которого соединен с первым входом четвертого триггера, второй1098104 16передачей, блок 6 управления режимами работы, счетчик 7 циклов, дешифратор 8, блок 9 преобразования кодинформация, блок 10 преобразованияинформация - код, переключатели 1113, блок 14 и управления частотой,блок 15 формирования контрольногокода блок 16 входных переключателей,регистр 17 управления, блок 18 конт 1 О РОЛЯ фПереключатель содержит усилители19 и 20 ключевой элемент 21, элементИ 22 элемент НЕ 23. Блок управлениячастотой содержит элементы НЕ 24-26,элементы И-НЕ 27 и 28, элемент ИЛИ29, элементы 2 И-ИЛИ-НЕ 30 и 31, триггер 32, элемент И 33, счетчик 34.Блок преобразования код - информация содержит элементы 2 И-ИЛИ 35и 36, элементы НЕ 37-44, триггеры о 45-51, элементы И 52-56, элементыИ-НЕ 57 и 58, элементы ИЛИ 59-64,элементы ИЛИ-НЕ 65-68, счетчик 69,элемент 4 И-ИЛИ-НЕ 70.Регистр управления содержит блок71 элементов И, блок 72 элементов ИЛИ, о блок 73 элементов НЕ, блоки 74, 75элементов ИЛИ-НЕ, регистр 76, элементы НЕ 77 и 78, элемент ИЛИ 79,элемент ИЛИ-НЕ 80, триггер 81, элемент И 82.Блок преобразования информациякод содержит элемент И 83, элементИЛИ 84, элемент И-НЕ 85, триггер 86,Дешифратор содержит элемент ЗИ-ИЛИ 3587, элементы 4 И-ИЛИ 88 и 89, элеь; менты 2 И-ИЛИ 90 и 91, элементы ИЛИ92 - 100, элементы И 101-112, элемент ИЛИ-НЕ 113, элементы НЕ 114 и 40115, триггеры 116-119, элементыдешифрации 120.Блок формирования контрольногокода содержит блок 121 элементов И,блок 122 элементов ИЛИ,элемент НЕ 123,вход которого соединен с выходом первого элемента И и с вторым входом третьего триггера, третий вход которогосоединен с вторыми входами первогои второго триггеров, с первыми входами пятого, шестого и седьмого триггеров и с первым входом первого счетчика, второй вход которого соединенс вторым входом пятого триггеравыход которого соединен с вторымвходом шестого триггера, выход которого соединен с четвертым входомпервого элемента ИЛИ, пятый входкоторого соединен с выходом седьмоготриггера, второй вход которого соединен с выходом восьмого триггера,первый вход которого соединен с первым входом второго элемента И, выходкоторого подключен к первому входувторого счетчика, второй вхоц которого соединен с первым входом первогэлемента И, второй вход восьмоготриггера соединен с третьим входамчетвертого триггера, причем второйвход второго элемента И, первый входвосьмого триггера, первый входпервого счетчика, первый вход первогэлемента И, второй вхоц первого счетчика и второй вход второго элементаИ являются соответственно первым,вторым, третьим, четвертым, пятым,шестым, седьмым и восьмым входамиблока контроля, выходом . которогоявляется выход второго счетчика.На фиг. 1 изображена структурнаяэлектрическая схема предложенногоустройства; на фиг, 2 - переключателна фиг. 3 - блок управления частотойна фиг. 4 - блок преобразования кодинформация, на фиг. 5 - регистр управления; на фиг. 6 - блок преобразования информация - код; на фиг. 7дешифратор, на фиг. 8 - блок формирования контрольного кода; на фиг,9блок управления режимами работы; на45фиг. 10 - блок контроля, на фиг. 11блок контроля четности; на фиг. 12блок управления приемо-передачей, нафиг. 13 - сдвиговый регистр; нафиг. 14 - блок входных переключате-,лей; па фиг. 15 - блок формирования50контрольного сигнала четности,Предложенное устройство для передачи и приема данных содержит сцвиговый регистр 1, блок 2 формирования 55 контрольного сигнала четности, буферный регистр 3, блок 4 контроля ,четности, блок 5 управления приемоБлок управления режимами работысодержит элементы НЕ 124 и 125, эле.менты И 126-137, элементы ИЛИ 138140, триггеры 141-152, счетчик 153., Блок контроля содержит элементыИЛИ 154 и 155, элементы И 156 и 157триггеры 158-165, счетчики 166 и 167.Блок контроля четности содержиттриггеры 168 и 169, элемент И 170.Блок управления приемо-передачейсодержит триггеры 171-173, элементыНЕ 174 и 175, элементы И 176 и 17,элементы ИЛИ 178-180, элемент2 И-ИЛИ 181.Сдвиговый регистр содержит регистр 182, элемент ИЛИ 183, элемент,2 И-ИЛИ 184, элемент И 185, элементНЕ 186.Блок входных переключателей со 5держит переключающие элементы 187и 188.Блок формирования контрольногосигнала четности содержит триггеры189 и 190. 10Устройство работает следующимобразом.После включения питания на устройство поступает сигнал начальнойустановки, По этому сигналу в блокеб управления режимами работы (фиг,9)устанавливаются в единичное состояние триггеры 146, 143 и 150, формируя рабочий режим, устанавливаютв "0" триггер 147, формируя признак 2 дработы с внутренней синхронизацией,триггер 144, формируя признак работы с полноразрядным словом, и триггер 15 1, сбрасывая режим контроля.Также по сигналу начальной установки через элемент ИЛИ 138 устанавливаются в "0" триггеры 14 1 и 142,сбрасывая режим загрузки, через элемент ИЛИ 139 сбрасывается счетчик 153.30Если сигнал "Признак старшего"поступает на устройство уровнем "1",то в момент появления сигнала начальная установка срабатывает элемент И 131, устанавливая в "1" триг 35гер 152, определяя рабочее состояние устройства. Если сигнал "Признакстаршего" поступает на устройствоуровнем 0, то при появлении сигнала"Начальная установка"триггер 152по цепочке элемент НЕ 124, элемент И132, элемент ИЛИ 140 устанавливается в "О", определяя нерабочее состоя.ние устройства,Триггер 142 устанавливаясь в "О" 45 перебрасывает триггер 145 в " 1", а триггер 147, устанавливаясь в "0" при наличии ("1" состояние) признака "Прием/передача" на входе устройства приемо-передачи информации через 50 элемент И 130, перебрасывает в "0" триггер 148 и в "1" триггер 149, определяя режим передачи. Если признак приема/передачи поступает уровнем "0" то по цепи элемент НЕ 125, элемент И 55 129, триггеры 148 и 149 устанавливаются соответственно в " 1" и в "0"определяя режим приема. Таким образом, в результате выполнения начальной установки устройство устанавливается в режим работыс внешней синхронизацией, с полноразрядными словами. При этом в зависимости от уровней сигналов нПрием/передача и Признак старшего" устанавливается режим либо приема,либо передачи, либо рабочее, либонерабочее состояние устройства.Одновременно по сигналу "Начальнаяустановка" в дешифраторе 8 (фиг.7),на выходе элемента ИЛИ 100 формируется сигнал "Сброс" в блок 5 управления приемо-передачей, на выходеэлемента ИЛИ 99 формируется сигнал"Сброс" блока 9 преобразования кодинформация (фиг. 4) и на выходе элемента ИЛИ 97 формируется сигнал"Сброс счетчика".По сигналу "Сбросв блоке 5 управления приемо-передачей (фиг. 12)устанавливается в "О" триггер 173и формируются сигналы на выходахэлементов ИЛИ 178 и 179, сбрасывающие соответственно триггеры 17 1и 172.Уровень "1 с инверсного выходатриггера 172 поступает на блок 4контроля четности (фиг. 11) разрешая прохождение тактовых импульсов из блока 14 управления частотойчерез элемент И 170 на входы установки в "0" триггеров 168 и 169.Сигнал "Сброс" устанавливает в "0"триггер 51 в блоке 9 преобразователякод-информация (фиг. 4), а через элементы ИЛИ 62-64, б 1 - триггеры 48,46, 45,Устанавливаясь в "О" триггеры 46и 45 по цепочке элемент ИЛИ-НЕ 67,68 Формируют на выходе последнегоуровень 0, который на элементахИ-НЕ 58, 57, 4 И-ИЛИ в70, блокируетпрохождение тактовой частоты на счетчик 69, В свою очередь уровень "1"с выхода элемента НЕ 42 устанавливает счетчик 69 в "0",оУровень "1" с инверсного выхода триггера 48 устанавливает в "О" триггер 49, с инверсного выхода которого уровень "1" устанавливает в "0" триггер 50. Таким образом, весь блок 9 преобразования код - информация устанавливается в исходное состояние. Сигнал уровнем 110с выхода триггера 5 1 поступает в дешифратор 8 (Фиг, ) и блок 18 контроля (Фиг.10), устанавливая в "0" триггеры 116и 158 соответственно.По сигналу "Сброс счетчика" устанавливается в "0" счетчик 7 циклов,по которому элемент дешифрации 120(Фиг. 7) формирует .сигнал "1", поступающий на триггер 119 и устанавливающий его вОн по заднему фронту тактовой частоты. Вследствие того, чтона остальных выходах элемента дешифрации 120 присутствуют уровни "0"на выходе элемента 4 И-ИЛИ 89 вырабатывается сигнал "О"у поступающий черезэлемент ИЛИ 95 на триггеры 117 и118, которые по заднему фронту тактовой частоты устанавливаются в "0",На этом заканчивается этап начальной установки устройства, за нимследует выполнить этап загрузки, накотором устанавливается режим, в кото- ъором будет работать устройство, Существует четыре основных режима работы:с внешней синхронизацией с полно-разрядными словами; с внешней синхронизацией с укороченными словами;с внутренней синхронизацией с полноразрядными словами; с внутреннейсинхронизацией с укороченными словами еПри работе устройства с вддеддднейсинхронизацией циклы передачи и приема информации задаются извне признаком "Прием-передача",При внутренней синхронизации цик"лы передачи и приема следуют поочередно один за другим, Цикл передачи35или приема, с которого начинаетсяработа устройства, устанавливаетсяпо сигналу начальной установки и определяется признаком "Прием-переда 4 Оча".При работе с полноразрядными словами устройство принимает и передает 32 бита информации,В случае если устройство работает с укороченными словами, то оно передает 5 разрядов информации и ,принимает (32- Й ) разрядов информации, При этом количество передаваемых разрядов информации и их нахож-: 5 б дение в слове задается на этапе загрузки.Загрузочное слово, поступающее на устройство для приема и передачи данных содержит 34 разряда. Первый 5 разряд определяет режим синхронизации работы устройства: "1" - внутренняя синхронизация; "0" - внешняя сиддхронизация. Второй разряд определяет формат передаваемого слова: "0 - полноразрядное слово; 1 укороченное слово.Разряды 3-34 включительно определяют передаваемые ("1 ) или принимаемые ("0") разряды при работе с укороченными словами, Для включения режима загрузки необходимо подать сигнал "Загрузка".При этом устанавливается в "1" триггер 141 в блоке 6 управления режимами работы (Фиг.9), блокируя на элементах И 135 - 137 прохождение признаков Передача Прием, Контроль . Одновременно в дешифраторе 8 признак рабочего режима на выходе элемента ИЛИ 92 устанавливается в0 и ка выходе элемента ИЛИ-НЕ 113 Формируется (уров нем 1") признак нерабочего состояния устройства. По заднему фронту импульса тактовой частоты триггер 119 устанавливается в "0", разрешая прохождение тактовой частоты по цепи элемент И 102 элемент ИЛИ 97 на сброс счетчика 7 циклов. Так же признак нерабочего состояния эапрещает работу счетчика, в блоке 14 управления частотой устанавливает в "0" триггер 32.В блоке 6 управления режимами работы сигнал с прямого выхода триггера 14 1 разрешает прохождение тактовой частоты через элемент И 126 на вход счетчика 153.После прохождения трех импульсов тактовой частоты срабатывает элемент И 127, устанавливая в "1", триггер 142, Формирующий признак режима загрузки, Таким образом счетчик 153 осуществляет задержку формирования признака режима загрузки на три периода тактовой частоты по отношению к сигналу Загрузка, поступающему извне, что необходимо для установки счетчика 7 циклов в 0, если в момент подачи сигнала "Загрузка" уст" ройство находилось в рабочем состоянии. По сигналу с блока 6 управления режимами работы в дешифраторе 8 на вьдходе элемента ИЛИ 93 формирует - ся сигнал, поступающий в блок 5 управления приемо в передач (фиг, 12) и устанавливающий в "1" триггер 171, Сигнал с выхода триггера 171 разрешает прохождение тактовых импульсов с блока 14 управления частотой через элемент И 176 и далее через элемент 2 И-ИЛИ 181 на сдвиговый регистр 1.21 1098 Так же по сигналу загрузка в дешифраторе 8 сбрасывается признак нерабочего состояния устройства, разрешая тем самым работу счетчика 7 циклов и триггера 32 в блоке 14 управления частотой, в режиме Загрузка сигнал (уровнем О) с инверсного выхода триггера 142 поступает на магистральный переключатель 13, запрещая прохождение информации из устройства чеО рез ключевой элемент 21, и через элемент НЕ 23, разрешая прохождение информации от внешнего устройства через усилитель 19 и элемент И 22.Кроме того, сигнал Загрузка разрешает прохождение информации, поступающей с магистрального переключателя 13, через элемент 2 И-ИЛИ 36, блоки 9 преобразования код - информация на сдвиговый регистр 1, разре О шает прохождение информации через элемент И 82 регистра 17 управления (фиг, 5) и Формирует на выходе блока 74 элементов ИЛИ-НЕ и блока 75 элементов ИЛИ-НЕ (уровнем "0") сигналы г 5 управления блоком 76 входных переключателей, запрещая тем самым прохождение информации через переключающие элементы 187 и 188.1Уровень "0" с инверсного выхода триггера 142 поступает также на триггер 145, разрешая его установку "0". Уровень "1" с прямого выхода триг - гера 142 поступает на элемент И 128, разрешая прохождение через него так товой частоты иэ блока 14 управления частотой, и через элемент И 134 на сброс счетчика 153. По заднему фронту тактовой частоты триггер 145 устанавливается в "0". Кроме того, 40 тактовая частота, пройдя через элемент И 128, поступает на выход устройства для синхронизации подачи входной информации. Смена. разрядов входной информации происходит по заднему фронту тактовой частоты. По переднему фронту второго ймпульса тактовой частоты устанавливается в "О" триггер 146. По положительному перепаду, возникающему на инверсном выходе триггера 146, осуществляется запись первого разряда информации, поступающей с переключателя 13 .на триггер 147, если устройство работает в режиме с внешней синхронизацией,55 то триггер 147 устанавливается в "0", разрешая работу элементов и И 130 и И 129 и формируя сигнал уров 104 22нем 0", разрешающий прохождениепризнака "Прием-передачан через переключатель 12. Если устройство работает в режиме Передача признак ГПрием-передача поступает уровнем"1", устанавливая через элементИ 130 триггер 148 в "0", а триггер 149 в "1", определяя режим.-"Передача". Если признак "Прием-передача" поступает уровнем 0, то поцепи элемент НЕ 125, И 29 триггер148 устанавливается в " 1", а триггер 149 в "0", определяя режим "Прием".При работе устройства с внутренней синхронизацией триггер 147 устанавливается в "1", запрещая работуэлементов И 130 и И 129, и формируетсигнал "1", разрешающий прохождениепризнака режима работы иэ устройства через магистральный переключатель12 на внешние устройства. Вследствиетого, что работа элементов И 130 иИ 129 запрещена, триггеры 148 и149 начинают работать в режиме кольцевого регистра, переписывая друг вдруга "1", записанную в один изних на этапе начальной установки.При этом устройство работает поочередно в режиме приема и передачи.По третьему тактовому импульсу осуществляется запись "О" в триггер 143и аналогично описанному записьвторого разряда информации в триггер144. При этом в случае работы с полноразрядными словами в триггер 144записывается 0", формируя уровнем"1" сигнал на регистр 17 управления,Сигнал через элемент НЕ 77 запрещаетработу блока 71 элементов И блокиФ,руя прохождение через нее информациис регистра 76, и разрешает работуэлементов ИЛИ-НЕ 80 и ИЛИ 79, позволяя в зависимости от режима приемаили передачи устанавливать триггер81 в "1" или "О",При работе с укороченным словомтриггер 144 устанавливается в "1",формируя сигнал управления уровнем"0". По этому сигналу через элементНЕ 77 разрешается работа блока 71элементов И и через элемент ИЛИ 79устанавливается в "О" триггер 81.Кроме того информация, поступающая с магистрального переключателя 13, через элемент 2 И-ИЛИ 36 блока 9 преобразования код - информация поступает на сдвиговый регистр 1, работающей в режиме последовательной1098104 23записи информации, поступающей на первый вход сдвигового регистра 11 Одновременно импульсы тактовой частоты поступают на счетчик 7 циклов. По заднему фронту тридцать четвертого импульса тактовой частоты в сдвиговый регистр 1 записывается последний разряд информации, поступающей при загрузке. Вследствие того, что регистр содержит 32 разряда, в нем остаются записанйыми последние 32 разряда информации, поступающей на устройство. По переднему Фронту тридцать пятого импульса та.ктовой частоты счетчик 7 циклов устанавлива.-15 ется в состояние "35", по которому элементом дешифрации 120 формируется11 11 на четвертом выходе уровень В результате по цепи элемент И 1 0 1, элемент ИЛИ 9 8 Формируется сигнал " Запись в буферный регистр " , по которому информация и з сд вигов ог о регистра 1 переписывается в буфер ный регистр 3 , Так же по сигналу " хапис ь в б уф ер ный р егис тр 1 срабатывает эл е -, мент И 8 2 в регистре 1 7 управления , в результате ч его информация , с од ержашаяся в буферном регистре 3 з апис ываетс я в регистр 7 6 .Кроме того, уровень "1" с выхода элемента И 101 через элемент ИЛИ 9 э разрешает установку триггера 117 в "1", По заднему Фронту тактовой частоты Р триггер 117 устанавливается в "1", а по следующсму импульсу тактовой частоты срабатывает35 элемент И 111, Формируя импульс .сброса БУ в блок 16 управления режимами работы. Сигнал "Сброс БУ" через элемент ИЛИ 138 устанавливает в "0"40 триггеры 141 и 142, заканчивая тем самым режим загрузки, разрешая работу элементов И 135, 136, 137, Определяющих рабочее состояпие (передача или прием) устройства или состояние45 контроля, и запрещая Прохождение тактовой частоты через элемент И 128, Сигнал с второго вьгхода триггера 142 устанавливает в "1" триггер 145 и разрешает прохождение сигнала "Выход разрешения через усилитель 20 и клю.50 чевой элемент 21 переключателя 13 на следующее устройство для приема и передачи данных. Сигнал "Сброс БУ"пройдя через элемент ИЛИ 99, Формирует сигнал "Сброс преобразователя код - информация", который формирует на выходе элемента ИЛИ 97 сигнал "Сброс счетчика". На этом заканчивается этап загрузки, в результате которого в устрой"стве устанавливается один из возможных режимов работы.Рассмотрим работу "старшего" устройства в режиме передачи укороченного слова с внутренней синхронизацией.Первоначально триггер 152 (фиг. 9)блока 6 управления режимами работынаходится в "0", определяя нерабочее состояние устройства для передачи и приема. При этом триггеры 147,144, 150 и 149 находятся в состоя"нии "1", определяя тем самым режимпередачи укороченного слова с внутренней синхронизацией, в моментприхода сигнала "Разрешение" триггер 152 устанавливается в "1". Приэтом срабатывают элементы И 134и 135, формирующие сигнал "Передача"по которому в дешифраторе 8 (Фиг.7)по цепи элемент ИЛИ 92, элемент ИЛИНЕ 113 сбрасывается признак нерабочего состояния, разрешая работусчетчика 7 циклов и триггера 32в блоке 14 управления частотой"Передача" в дешифраторе 8 (фиг.7)срабатывают триггер 118 и элементИ 108, Формируя сигнал управления,разрешая прохождение информациииз устройства через усилитель 20 имагистральный ключевой элемент 21 навнешнее устройства,Б результате того, что в моментсброса сигнала "Нерабочее состояние"триггер 32 находится в состоянии "1"Формируя на выходе элемент 2 И-ИЛИ-НЕ30 уровень "1", счетчик 7 циклов отсчитывает первый импульс, по которому элемент дешифрации 120 вырабатывает сигнал, возбуждающий элемент2 И-ИЛИ 90 при наличии признаков"Старший" и "Передача", Формируясигнал управления блоком 14 управления частотой, Сигнал "1" в блоке14 управления частотой (фиг. 3) через элемент НЕ 24 разрешает работусчетчика 34 а также устанавливаетуровень 0" на выходе элементаИ-НЕ 27 Уровень Ъ" с выхода элемента И-НЕ 27 поступает на элементы ИЛИ 29, И-НЕ 28, И 33, запрещая работу триггера 32 в счетном режиме. Тактовые импульсы частоты через элемент НЕ 25 поступают на вход счетчика 34, После10981 прохождения трех тактовых импульсов на выходе счетчика 34 формируются сигналы, в результате чего срабатывает первое"И"элемента 2 И-ИЛИ-НЕ 30, Формируя на выходе элемента И-НЕ 27 уровеньВ момент прихода импульса тактовой частоты триггер 32 устанавливается в "0" формируя тактовую частоту для блока преобразования информация код. В момент окончания четвертого тактового импульса счетчик 34 устанавливается в "4", в результате чего сбрасываются сигналы на его выходах. На выходе элемента 2 И-ИЛИ-НЕ 31 снои и15 ва формируется сигнал 1 , устанавливающий на выходе элемента И-НЕ 27 уровень "0", запрещающий работу триггера 32 в счетном режиме.После прохождения шестого импульса тактовой частоты устанавливается уровнем "1" сигнал, в результате чего срабатывает второе "И" элемента 2 И-ИЛИ-НЕ 31, устанавливая на выходе уровень "0", разрешающий работу триггера 32 в счетном режиме. В момент прихода седьмого импульса тактовой частоты триггер 32 устанавливается в единичное состояние, таким образом, на его выходе формируется один пеЭО риод частоты, необходимый для передачи. синхроимпульса. В режиме "Передача" уровень "1" с элемента НЕ 26 разрешает.прохождение импульсов с выхода триггера 32 через элемент 2 И-ИЛИ-НЕ 30По заданному фронту импульса, сформированного на выходе элемента 2 ИИЛИ-НЕ 30, счетчик 7 циклов устанавливается в состояние "2", по которому элементом дешифрации 120 формируется сигнал на его четвертом выходе. В результате сигнал на выходе элемента 2 И-ИЛИ 90 устанавливается в "0", устанавливая уровень "1" на выходе элемента И-НЕ 27, поддерживая работу триггера 32 в счетном. режиме, вырабатывая на выходе последовательность тактовых импульсов.Пока счетчик 7 циклов находился в состоянии "1", тактовые импульсы на сдвиговый регистр 1 не поступали, так как триггер 171 находился в сос" тоянии "0" и блокировал прохождение тактовых импульсов через элемент И 176. При этом на выходе регистра 182 присутствовал уровень " 1", записанной в 33 разряде регистра 182. Вследствие того, что сигнал "Контрольный разряд" на выходе элемента 4 И-ИЛИ 88 04 26в дешифраторе 8 (фиг. 7) отсутствует сигнал из блока 5 управления приемо- передачей поступает на сдвиговый регистр 1 уровнем "О" и через элемент НЕ 186 (фиг. 13) уровнем "1" поступает на элемент 2 И-ИЛИ 184, разрешая прохождение информации с выхода регистра 182 через элемент 2 И-ИЛИ 184 на блок 10 преобразования информация - код.В блоке 10 преобразования информация - код (Фиг. 6) на элементах И-НЕ 85 ИЛИ 84, И 83 реализована функция сложения по модулю 2 информации, поступающей из сдвигового регистра 1 с тактовой частотой. Полученные сигналы по заднему фронту тактовой частоты записываются в триггер 86 . На выходе триггера 86 получается Фазоманипулированный код передаваемой информации, при котором "1" передается отрицательным перепадом, а "0" - положительным. Так как по первому импульсу блок 14 управления частотой выполняет деление поступающей на пего тактовой частоты на б, на выходе блока 10 преобразования информация - код формируется синхроимпульс, представляющий собой "1" в Фазоманипулированном коде и имеющий длительность в три раза большую чеминформационные сигналы. Информация с выхода блока 10 преобразования информации - код через магистральный переключатель 11 поступает на внешние устройства.По сигналу с четвертого выхода элемента дешифрации 120 (фиг. ) срабатывает элемент ЗИ-ИЛИ 87, формируя на своем выходе сигнал уровнемкоторый через элемент ИЛИ 93 поступает на триггер. 171 в блоке 5 управления приемо-передачей (фиг.12), устанавливая его в "1", При этом уровень "1" с выхода триггера 171 разрешает прохождение тактовых импульсов по цепочке элементы И 176, 2 И-ИЛИ 181 на сдвиговый регистр. 1. В регистра 182 начинает последовательно выдаваться информация, поступающая на блок 10 преобразования информация - код и на блок 2 формирования контрольного сигнала четности. В блоке 2 формирования контрольного сигнала четности информация поступает на соответствующие входы триггера 189, на тактовый вход которого поступают тактовые импульсы с выхода элемента И 185. В случае, если в мо 10981 режимами работы, пятый вход которого соединен с выходом второго переключателя и с третьим входом блока преобразования код - информация, чет - вертый вход которого соединен с седьмым выходом дешифратора, восьмой выход которого соединен с вторым входом блока управления частотой, третий вход которого с.оединен с вторым входом счетчика цикла и с девятым выходом дешифратора,.десятый выход которого соединен с четвертым входом блока управления частотой, пятый вход которого соединен с первым выходом блока преобразования код информация, второй выход которого соединен с девятым входом дешифратора и с пятым входом блока контроля, шестой вход которого, соединен с одиннадцатым выходом дешифратора, двенадцатый выход которого соединен с шестым входом блока управления режимами работы, седьмой вход которого соединен с десятым входом де 1 шгфратора, тринадцатый вьгход которого соединен с первым входом второго переключателя, второй вход которого соединен с седьмым выходом блока управления режимами работы, причем первый вход третьего переключателя соединен с пятым входом блока пре - образования код - информация и с выходом блока преобразования информация - код, третий вход которого соединен с дополнительным выходом сдвигового регистра, третий вход которого соединен с третьим выходом блока управления приемо-передачей, четвертый выход которого соединен с третьим входом блока контроля четности, выход которого соединен с одиннадцатым входом дешифратора и седьмым входом блока контроля,восьмой вход которого соединен с первым входом сдвигового регистра и с третьим выходом блока преобразования код - информация, шестой вход которого соединен с четырнадцатым выходом дешифратора, пятнадцатый выход которого соединен с третьим вхоцом счетчика цикла, выходы которого поцключены к соответствующим входам дешифратора, шестнадцатый выход которого соединен с управляющим входом блока формирования контрольного кода, соответствующие входы которого соединены с соответствующими выходами блока входных переключателей, соответствующие входы которого соединены(с выходами буферного регистра и ссоответствующими входами регистрауправлеция, управляющие выходы которого подключены к управляюшим входамблока входных переключателей, соответствующие выходы блока формирования контрольного кода подключены ксоответствующим входам регистра сдвига, четвертый вход которого соединенс пятым выходом блока управления при -емо-передачей, седьмой вход блока преобразования код - информация соеди -нен с выходам третьего переключателя,второй вхоц которого соединен с семцаццатым выходом дешифратора,2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что каждыйпереключатель содержит два усилителя,ключевой элемент, элемент И и эле -мент НЕ, выход которого соединен спервым входом элемента И, второй входкоторого соединен с выходом первогоусилителя, вход которого соединенс первым входом ключевого элемента,второй вход которого соединен с выходом второго усилителя, а управляющик вход ключевого элемента соединенс входом элемента НЕ, причем вхоцпервого усилителя, вход второго усилителя и вход элемента НЕ являютсявходами переключателя, выходом которого является вьгход элемента И.3. Устройство по п, 1, о т л и ч а ю щ е е с я тем, что блок управления частотой содержит три элемента НЕ, два элемента И-НЕ, элемент ИЛИ, два элемента 2 И-ИЛИ-НЕ, триггер, элемент И и счетчик, выходы которого подключены к соответствующим входам первого элемента 2 И-ИЛИ-НЕ, вь 1 ход которого соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с входом первого элемента НЕ, выход которого соединен с первым входом счетчика, второй вход которого соецинен с выходом второго элемента НЕ, вход которого соединен с первым входом триггера второй вход которого соединен с выходом элемента И, первый вход которого соединен с выходом второго элемента И-НЕ, первый вход которого соединен с выходом первого элемента И-НЕ и с первым входом элемента ИЛИ, второй вход которого соединен с вторым входом второгс элемента И-НЕ, с выходом триггера и с первым входом второго элемецта 2 И-ИЛИНЕ, второй вход которого соединен с27 1098 мент прихода заднего фронта тактового импульса на соответствующие входы триггера 189 подается уровень "1", то триггер меняет свое состояние, если "0" то он остается в прежнем состоянииПосле того как счетчик установится в состояние "34", на седьмом выходе элемента дешифрации 120 (Фиг. 7) появляется сигнал уровнем "1", в рез ул ьтат е чего сра батыва ет третье И элемента 4 И-ИЛИ 8 8 , вырабатываясигнал , по которому в блоке 5 управления приемо-передачей ( фиг . 1 2 ) уст ана влива ет в " 1 " триггер 1 7 3 и чер е з 1 5 элемент ИЛИ 1 8 0 поддерживает наего выходе уровень " 1 ", разрешающая прохожде ние тактовых импульсов через элемент 2 И-ИЛИ 1 8 1 . С второго выхода блока 5 управления приемо-передачей сигнал разрешает прохождение импульса тактовой частоты через элемент ИЛИ 1 8 3 сдви г ов ог о регистра 1 ( Фи г . 1 3 ) на первый разряд группы с оотв етствующих входов блока 2 формирования контрольного сигнала четкости . При этом в триггер 1 90 ( фи г , 1 5 ) переписывается информация и з триггера 1 8 9, рав ная " 1 ", если число переданных " 1 " информационного слова было нечетное и "0 ", если число переда нных " 1 " было четное, а триггер 1 8 9 обнуляется, кроме того, сигнал с второго выхода блока 5 управления приемо-передачей разрешает пр охожд ение информации с выхода триггера 1 9 О через элемент ИЛИ 1 8 3 сдви гов ог о регистра 1 (фиг , 1 3 ) и через элемент НЕ 1 86 запрещает прохождение информации с выхода регистра 1 8 2, таким образом, информационное слово по передаче 3 3 дополняется разрядом контроля по ч етности .После прохождения контрольного разряда счетчик 7 циклов ус та навливается в состояние 35,по которому признак контрольного разряда устанавливается в "0". При этом на выходе элемента ИЛИ 180 (фиг, 12) устанавливается уровень "0" запрещающий прохождение тактовой частоты через пер- о вое И элемента 2 И-ИЛИ 181 (фиг. 13) и формирующий признак параллельной записи в регистре 182, Уровень "0" с выхода элемента ИЛИ 180 (фиг. 12), просящя .через элемент НЕ 175, разре шая работу второго "И" элемента 2 И-ИЛИ 181 и через элемент ИЛИ 179, устанавливает в "0" триггер 171, блокируя прохождение тактовои частоты через элемент И 176,По состоянию счетчика "35" в дешифраторе 8 устанавливается уровень"1" на третьем выходе элемента дешифрации 120 (фиг, 7), по которомусрабатывает третье "И" элемента4 И-ИЛИ 89, формируя через переключатель 13 сигнал, разрешающий работуследующему устройству. Кроме того,сигнал "1" с выхода элемента 4 И-ИЛИ89 через элемент ИЛИ 95 (фиг. 7) поступает на второй вход триггера 118и на первый вход триггера 117. Уровень "0" с выхода триггера 118 запрещает работу элемента И 108, устанавливая на его выходе уровнем "0"сигнал управления переключателем 11,в результате чего запрещается работа магистрального ключевого элемента 21,По заднему Фронту тактовой частоты триггер 117 устанавливается всостояние Р 1, разрешая работу элемента И 111. Следующий импульс тактовой частоты, пройдя через элемент И,111, поступает на элемент 2 И-ИЛИ 91,,на выходе которого формируется импульс записи сдвигового регистра 1. Сигнал с выхода элемента И 111 через элемент ИЛИ 99 формирует сигнал сброса блока 9 преобразования код-информация, устанавливающий его в начальное состояние.Кроме того, сигнал сброса через элемент ИЛИ 97 поступает на сброс счетчикациклов, устанавливая его в "О". При этом сбрасывается в "0" сигнал на выходе элемента 4 И-ИЛИ 89,Сигнал записи в сдвиговый регистр 1 поступает в блок 5 управления приемо-передачей (фиг. 12) и, пройдя через элемент 2 И-ИЛИ 181, поступает на регистр 182 (фиг. 13), осуществляя параллельную запись информации, поступающей из блока 15 формирования контрольного кода. В результате того, что отсутствует режим "Контроль" на блок 15 формирования контрольного кода (фиг, 8) поступает управляющий сигнал уровнем "1", устанавливающий на выходах блока 122 элементов ИЛИ уровень "1", а на выходах блока 121 элементов И - уровень "0". В результате в регистр 182 записывается контрольный код вида 010101. По заднему фронту тактового импульса триггер 117 (фиг. 7) устанавливается в0", запрещая рабо 29 1098 ту элемента И 111. По заднему фронту сигнала с двенадцатого выхода дешиф- ратора 8 в блоке 6 управления режимами работы 1 (фиг. 9) триггер 150 устанавливается в "0", а триггер 151 - в "1" определяя режим контроля.В режиме контроля устройство для передачи и приема осуществляет передачу контрольного кода, записан О ного в регистр 182, через блок 10 преобразования информации - код, в блок 9 преобразования код - информация и сравнивает полученный результат с контрольным кодом. Передача информации осуществляется так же, как при передаче информации старшим устройством эа исключением того, что контрольная информация не выдается из устройства, так как в переключателе 11 ключевой элемент 21 находится в закрытом состоянии.ИнФормация с выхода блока 10 преобразования информация - код поступает в блок 9 преобразования код - ин 25 формация и вследствие того, что сигнал на выходе элемента И 105 в отсутствие режима приема равен О, пройдя через второе И элемента 2 И-ИЛИ 35, преобразуется из фаэоманипулированЗО ного в рядовой код и далее поступает на сдвиговый регистр 1, блок 4 контроля четности и блок 18 контроля.Прием информации начинается с расшифровки синхроимпульса. По переднему Фронту импульса устанавливается в "1" триггер 46 (фиг, 4), на информационный вход которого через элемент ИЛИ 63 подается уровень "1" с первого выхода триггера 45. При этом уровень 0" с выхода триггера 46 запрещает установку в "1" триггера 45 по заднему фронту входного им" пульса, Уровень "1" с первого выхода триггера 46 по цепочке элемент ИЛИ-НЕ 67, 68, элемент НЕ 42 поступает уровнем "0" на второй вход установки в "0" счетчика 69, разрешая тем самым его работу.По сигналу с выхода элемента ИЛИНЕ 68 срабатывают элементы И-НЕ 58, 57, разрешая работу схемы парафазной привязки, состоящий из элементов 4 И-ИЛИ-НЕ 70, И-НЕ 58, 57, ИЛИ 60, 59, НЕ 40,39, 38. Схема работает следующим образом. В отсутствие 55 сигнала разрешения на выходах элементов И-НЕ 58, 57 устанавливается уровень "1", в результате чего сра 104 30батывает первое "И" элемента 4 И-ИЛИНЕ 70, устанавливая на выходе уровень "0". Если в момент прихода сигнала разрешения (фиг. 4) на первом входе блока 9 преобразование код информация импульс отсутствует, то срабатывает элемент И-НЕ 58, так как по цепочке НЕ 40, ИЛИ 60 на него подается "1". Уровень "0" с выхода элемента И-НЕ 58 запрещает работу элемента И-НЕ 57 и по цепи элемент НЕ 39, элемент ИЛИ 60 поддерживает в "1" сигнал на выходе элемента 60. Уровень "1" с выхода элемента И-НЕ 5 разрешает прохождение через элемент 4 И-ИЛИ-НЕ 70 тактовой частоте, В результате на выходе последнего формируется последовательность тактовых импульсов частоты. Если в момент прихода сигнала с выхода элемента ИЛИ-НЕ 68 присутствует импульс тактовой частоты, то срабатывает элемент И-НЕ 58, так как через элемент ИЛИ 60 на него подается уровень"1". Уровень "0" с выхода элемента И.-НЕ 58 запрещает работу элемента И-НЕ 57 и по цепочке элемент НЕ 38, элемент ИЛИ 59.поддерживает уровень "1" на выходе. Уровень "1" с выхода элемента И-НЕ 58 разрешает прохождение через элемент 4 И-ИЛИ-НЕ 70 тактовой чистоты в результате чего на выходе его формируется последовательность тактовых импульсов.Таким образом, данная схема обеспечивает нестабильность привязки сигнала разрешения к тактовой частоте.При контроле в момент подачи сигнала разрешения импульс на тактовом входе блока 9 преобразования код нформация отсутствует, на выходе элемента 70 всегда Формируется последовательность тактовых импульсов.Тактовые импульсы поступают на счетчик 69 (Фиг. 4), После прохождения трех импульсов тактовой частоты появляются сигналы на первом и втором выходах счетчика 69, в результате чего срабатывает элемент И 53,. устанавливая в "1" триггер 48,Также по сигналу с выхода элемента И 53 срабатывает элемент И 55, устанавливая через элемент ИЛИ 64 триггер 46 в "О". При этом сбрасывается сигнал разрешения на парафазную привязку и устанавливается в "О" счетчик 69Таким образом, проводится анализ приема первого попу- периода синхроимпульса, равного3, где Т = 1 мкс. Блок 9 преобграэования код - информация готов к .приему следующего перепада входнойинформации. В момент прихода отрицательного перепада через элемент НЕ42 (фиг, 4) устанавливается в "1"триггер 45, При этом, как указано,формируется сигнал разрешения наэлементы ИЕ 57-58 и разрешается 10работа счетчика 69, В момент появления "0" на выходе элемента ИЛИ в67 формируется положительный фронтна выходе элемента НЕ 41, по которому триггер 49 устанавливается в "1" 15запрещая работу элемента И 55 и разрешая работу элемента И 56,После прохождения трех импульсовтактовой частоты, как указано Формируется сигнал на выходе элемента И 2 О53, по которому устанавливается в"1" триггер 50. По четвертому тактовому импульсу появляется единичный сигнал на третьем выходе счетчика69, по которому устанавливается в 25" 1" триггер 5 1, формируя признакрасшифровки синхроимпульса и срабатывает элемент И 56, устанавливая поцепочке элемент ИЛИ 64, ИЛИ б 1, триггер 45 в "0".ЗО Признак расшифровки синхроимпульса уровнем 1 с выхода триггера 51 разрешает работу элемента И 54, и, кроме того, поступая в дешифратор 8 и в блок 18 контроля, разреша ет работу триггеров 116 и 158.После расшифровки синхроимпульса начинается преобразование поступающего кода в информацию. В зависимости от приходящего фронта устанавливает О ся в "1" либо триггер 46, либо триггер 45. Сброс триггеров 45 и 46 происходит по второму тактовому импульсу сигналом, формируемым на выходе элемента И 54, При преобразовании входного кода в информацию положительный перепад соответствует "О", отрицательный - "1". В соответствии с этими сигналами с выходом триггеров 45 или 46 триггер 47 устанавлиО вается в "0" или "1". Информация с выхода триггера 47 поступает на первое "И" элемента 2 И-ИЛИ 36, на другой вход которого поступаетразрешающий уровень с выхода эле мента НЕ 43, на вход которого поступает уровнем "0". признак режима загрузки.Информация с выхода 2 И-ИЛИ 36 поступает на сдвигового регистра 1, контроля четности и на элементапервый входна блок 4блок 18 контроля.По второму импульсу тактовой час тоты с блока 14 управления частотой счетчик 7 циклов устанавливается в состояние "2". При этом в дешифраторе 8 (фиг, 7) появляется сигнал на четвертом выходе элемента дешифрации 120, по которому на цепочке элементов 3 И-ИЛИ 87, И 103 формируется сигнал на третьем выходе дешифратора 8, устанавливающий в "1" триггер 172 в блоке 5 управления приемо-передачей (Фиг. 12). На его инверсном выхопе формируется уровнем О сигнал уп - равления на блок 4 контроля четности, который запрещает работу элемента И 170 (фиг. 11), блокируя прохождение сигналов на входы установки в "0" триггеров 168 и 169, Если принятая информация равна 1, то триггер 168 работает в счетном режиме и по импульсу тактовой частоты Р изменяет свое состояние, Таким образом, поскольку в информационной последова - тельности вместе с разрядом контроля по четности количество "1" всегдачетное в случае правильного приемавсей информации, на выходе триггера168 устанавливается "0",Момент расшифровки синхроимпульса совпадает с задним фронтом импульса тактовой частоты. Первый разряд принимаемой информации равный 0 поступает в блоке 18 контроля на элемент ИЛИ 154 (фиг, 10), на второй вход которого поступает уровень "0 с выхода триггера 158, В результате на выходе элемента ИЛИ 154 устанавливается 0. В момент прихода переднего фронта импульса тактовой частоты устанавливается в "1" триггер 116 (Фиг. 7), разрешая прохождение тактовых импульсов частоты через элемент И 156 (фиг. 10) в блоке 18 контроля, Уровень "0" с выхода элемента ИЛИ 154 записывается в триггер 16 1. По заднему фронту тактового импульса частоты триггер 158 изменяет свое состояние и устанавливается в " 1", К моменту прихода переднего фронта следующего тактового импульса с блока 9 преобразования код - информация в блок 18 контроля поступает второй разряд контрольного кода рав33 1098 ный 1. При этом на выходе элементаИЛИ 154 опять установится "0",которыйпо переднему фронту тактового импульса запишется в триггер 161.Таким образом, если вся принятаяинформация является правильной, втриггер 16 1 всегда записывается"0", Если принятая информация в каком-либо разряде отличается отконтрольного кода, то при сравнении 1 Оэтих разрядов на выходе элемента ИЛИ154 установится уровень " ", котораяпо переднему фронту следующего так -тового импульса частоты Гзапишется в триггер 16 1, При этом "1" с выхода триггера 161 установит в "1"триггер 163, формирующий признакнесопадения разрядов принятого иконтрольного слова. После прохождения 34 импульсов тактовой частоты 2 Осчетчик 7 циклов устанавливаетсяв состояние "34", в результате чегопоявляется сигнал ца седьмом выходеэлемента дешифрации 120. На выходеэлемента 4 И-ИЛИ 88 Формируется признак контрольцого разряда, по которому в блоке 5 управления приемо-передачей в момент прихода тактовогоимпульса частоты с выхода элементаНЕ 174 по цепочке элемент И 177, эле-Зомент ИЛИ 179 устанавливается в "О"триггер 172. Формируется сигнал управления ца блок 4 контроля четности, по которому информация из триггера 168 переписывается в триггер169. Если количество "1" было четным,то в триггер 169 записывается "1".Уровень " 1" с выхода триггера 169поступает в блок 4 контроля, устанавливая в "0" триггер 160,После прохождения тридцать пятогоимпульса тактовой частоты счетчик 7циклов устанавливается в состояние"35". При этом появляется единичный сигнал на втором выходе элемента дешифрации 120, по которому срабатывает элемент 4 И-ИЛИ 89 и Формируются сигналы "Сброс БУ", "Сбросблока 9 преобразования код - информация", "Сброс счетчика" и "Запись 50в регистр". По сигналу цЗапись в регистр" происходит параллельная записьв регистр 182 информации, поступающейиз блока 15 формирования контрольногокода. Так как в режиме Контроль 55сигнал управления блоком 15 Формирования контрольного кода равен О,то разрешается работа блока 122 эле 104 34ментов ИЛИ и блока 121 элементов И(фиг. 8), на группе выходов которых формируется код, поступающий из блока16 входных переключателей. Поскольку в режиме работы с укороченным кодом сигнал с пятого выхода блока 6 управления режималя работы поступает уровнем "0" в регистр 17 управления, то на выходе элемента НЕ 77 (Фиг. 5) устанавливается единичный уровень, разрешающий работу блока 71 элементов И и через элементы Ю 1 И-НЕ 80, ИЛИ 79, устанавливающий триггер 8фю цв О, В результате код, записанный в режиме загрузки в регистр 76, появляется на выходах блока 72 элементов ИЛИ. На выходах элементов ИЛИ-НЕ блока 74 элементов ИЛИ-НЕ иблока 75 соответствующих разрядам регистра 76, в которых записаны"1", устанавливаются уровни "0"зе ци 1 соответственно, а на выходахэлементов ИЛИ-НЕ блока 74 элементовИЛИ-НЕ и блока 75 элементов ИЛИ-НЕ,соответствующих разрядам регистра 76,в которых записан 0, устанавливаются соответственно уровни "1 ц и 0".Уровни "0" и "1" на выходах блока74 элементов ИЛИ-НЕ, блока 75 соответственно, поступая в блок 16 входных переключателей, разрешают работу переключающих элементов 187 и запре щают работу переключающих элементов 188, переключая работу данного разряда в режим "Вход". Если на выходах блоков 74 и 75 элементов ИЛИ-НЕ и устанавливаются соответственно" 1" и "0", то разрешается работа переключающих элементов 188 и запрещается работа переключающих элементов 187, устанавливая данный разряд на работу в режиме Выход По сигналу "Сброс БУ" в блоке 6 управления режимами работы (фиг. 9) срабатывает элемент И 133, устанавливая ца выходе уровень "1, осуществляющий перепись "1" их триггера 148 в триггер 149 и перепись "0" из триггера 149 в триггер 148, устанавливая режим "Прием", и через элемент ИЛИ 140 осуществляющий сброс триггера 152, устанавливая устройство в нерабочее состояние.По заднему фронту сигнала "Сброс БУ" триггера 150 и 151 устанавливаются соответственно в "1" и в "0", задавая рабочий режим и сбрасывая режим контроля.35 10981В момент сброса режима Контрольв блоке 18 контроля (Фиг. 10) осуществляется запись информации из триггера 163 в триггер 164 и из триггера160 в триггер 162, Если при контроле5не сравнился один из разрядов контрольного кода, то в триггер 164 за-писывается "1" и на его выходе устанавливается единичный уровень, который через элемент ИЛИ 155 устанавливает сигнал 1 Отказ".Также в случае, если информация несравнилась на четность, то в триггер 162 записывается "1", котораячерез элемент ИЛИ 155 также устанавливает сигнал "Отказ". Далее устройство ожидает прихода сигнала 1 Разрегцение от предыдущего устройства дляпередачи и приема. После приходасигнала "Разрешение" триггер 152(фиг. 9) устанавливается в "1", определяя рабочее состояние устройства,При. этом по цепи элемент И 134 и 136формируется признак "Прием". Поэтому признаку в дешифраторе 8(Фиг. 7) срабатывает элемент ИЛИ 94,разрешая работу элемента И 103,а по цепи элемент ИЛИ 92, элементИЛИ-НЕ 113, элемент НЕ 115 элементИ 105 формируются сигналы управленияв блок 9 преобразования код - инфор 30мация (фиг. 4), разрешая прохождение информации с переключателя 11через элемент 2 И-ИЛИ 35.Работа. старшего устройства. в режиме приема начинается с расшифровки З 5синхроимпупьса. Расшифровка синхроимпупьса осуществляется так же, каки в режиме Контроль, Если посленачала расшифровки синхроимпульсаотрицательный перепад приходит доокончания первого этапа расшифровки т.е, триггер 48 находится в "0"то осуществляется сброс триггера 46по цепочке элемент ИЛИ-НЕ 65, элемент ИЛИ 64, в результате чего сбрасывается счетчик 69.Если после окончания первого этапа расгпифровки синхроимпульса (триггер 48 в состоянии " 1") и послеприхода отрицательного перепадаположительный перепад приходит доокончания второго этапа расшифровкисинхроимпульса, на выходе элемен-.та ИЛИ-НЕ 66 Формируется единичныйсигнал, который через элемент ИЛИНЕ 68 устанавливает "0" на элементы 58, 57 и сбрасывает счетчик 69,а через элемент ИЛИ 61 сбрасывает 04 36триггер 45. Одновременно срабатываетэлемент И 52, сбрасывая через элемент ИЛИ 62 триггер 48, уровеньс второго выхода которого устанавливает в "0" триггер 49, запрещаятем самым рабату элемента ИЛИ-НЕ 66.После расшифровки синхроимпульсав дешифраторе 8 (фиг, 7) срабатываетэлемент И 110, Формируя сигнал управления на блок 14 управления частотой, а по цепочке элементы И 109,107, ИЛИ 97 Формируется сигнал сброса счетчика 7 циклов.По сигналу управления в блоке 14управления частотой (фиг. 3) запрещается прохождение тактовых импульсов частотой с выхода триггера32 через элемент 2 И-ИЛИ-НЕ 30 и разрешается прохождение .тактовых импульсов, Формирующихся на выходеэлемента ИЛИ-НЕ 67 (Фиг, 4), черезэлемент 2 И-ИЛИ-НЕ 30,В момент прихода первого информационного перепада на выходе элемента ИЛИ-НЕ 67 формируется импульс,который, проходя через элемент2 И-ИЛИ-НЕ 30, вырабатывает сигнал,устанавливающий в дешифраторе 8(Фиг. 7) в "1" триггер 116, запрещая работу элемента И 109, По заднему фронту тактового импульса счетчик 7 циклов устанавливается впри этом появляется сигнал на второмвыходе элемента дешифрации 120,в результате Формируется единичныйсигнал на выходе элемента ЗИ-ИЛИ 87,по которому срабатывают элементыИЛИ 93 и И 103, Формируя сигналыуправления на блок 5 управления приемо-перецачей, по которым устанавли -ваются в "1" триггеры 171 и 172,разрешая прохождение тактовых импульсов на сдвиговый регистр 1 и на блок4 контроля четности, По тактовым импульсам, поступающим на сдвиговый регистр 1, информация с третьего выходаблока 10 преобразования информация-кодпоследовательно записывается в регистр182 (фиг,13), После прохождения 32импульсов тактовой частоты счетчик7 циклов устанавливается в состояние"3", вырабатывая уровень "1" на пятом выходе элемента дешифрации 120(Фиг.7), формируюший на выходе элемента 4 И-ИЛИ 88 признак контрольногоразряда, по которому сбрасываетсятриггер 172 в блоке 5 управления приемо-передачей (Фиг,12) . В блоке 4контроля четности информация с инРабота "младшего" устройства отличается от работы "старшего" тем, что н передаваемой и принимаемой младшими устройствами информации отсутствует сицхроимпульс. При этом н режиме Передача" в младшем устройстве ца элементе 2 И-ИЛИ 90 (фиг. ) блокируется формирование сигнала управления на блок 14 управления частотой. В момент прихода сигнала разрешения от предыдущего устройстна для приема и передачи данных устанавливается рабочее состояние и ре-, жим передачи. На счетчик 7 циклов поступает первый импульс и переводит счетчик в "1", Формируется сигнал на третьим выходе элемента дешифрации 120 (фиг. 7), по которому по цепочке ЗИ в И 87, ИЛИ 93 устанавливается в "1" триггер 171 в блоке 5 управления приемо-передачей (фиг.12) разрешая прохождение тактовой частоты через элементы И 176, 2 И-ИЛИ 18 1 37 10981версного выхода триггера 168 переписывается в триггер 169, Если информация принята без ошибок, т.е. триггер168 блока 4 контроля четности (фиг.11)остался в состоянии "0 то триггерФ5169 устанавливается в "1", возбуждаяэлемент И. 106 в дешифраторе 8 (фиг.7)формирующий сигнал записи в буферныйрегистр 3. По этому сигналу информация из сдвигового регистра 1 переписывается в буферный регистр 3 и далеечерез блок 16 входных переключателейвыдается на выход . Также по сигналус выхода триггера 160 блока 4 контроля четности устанавливается в цОцсчетчик 166 в блоке 18 контроля. После окончания тридцать второго тактового импульса происходит сброс триггеров 168 и 169 в блоке 4 контролячетности (фиг. 11). Яо тридцать третьгОему импульсу тактовой частоты формируется сигнал на шестом выходе элемента дешифрации 120 (фиг, 7), устанавливая на выходе элемента 4 И-ИЛИ89 уровень.-"1", формирующий сигналразрешения следующему устройствудля приема и передачи данных,а затем устройство переходит в режимконтроля.Если информация принята с ошибкой,т.е. триггер 168 блока 4 контроля30четности (фиг. 11) установился вто в момент появления признака "Контроль" содержимое счетчика 166 в блоке 18 контроля (фиг. 10) увеличивается на " 1". Если подряд в 8 циклахприема информация принимается с ошибкой, то на выходе счетчика 166 устанавливается уровень " 1, которыйчерез элемент ИЛИ 155 формируетсигнал "Отказ". 40Если при приеме информации син-.хроимпульс не расшифровался до момента установки признака "Контроль"то "1" из триггера 159 переписывается в триггер 165, формируя на 45выходе элемента ИЛИ 155 сигнал "Отказ", Если в цикле приема входнаяинформация перестает поступать наустройство, то перестают вырабатываться импульсы тактовой частоты на 50выходе элемента ИЛИ-НЕ 67 (фиг, 4)и по сигналам тактовой частоты, поступающим через элемент И 157 насчетчик 167, содержимое счетчиканачинает .увеличиваться, и в момент 55переполнения счетчика формируетсясигнал "Отказ". Одновременно на выходе блока 18 контроля устанавли 04 38вается сигнал, по которому и дешифраторе 8 (фиг. 7) срабатываетэлемент И 112, формируя через элемент И 108 сигнал начальной установки устройства.При работе старшего устройствав режиме с внутренней синхронизациейс полноразрядцыми словами в режимепередачи признакПередача" черезэлемент ИЛИ 79 устанавливает н "0"триггер 81. На выходах блока 72 элементов ИЛИ устанавливаются уровни"0", формируя на выходах блока 74элементов ИЛИ-НЕ уровень "1", а навыходах блока 75 элементов ИЛИ-НЕуровень 0", разрешая прохождениеинформации через переключающие элементы 187 н устройство для приемаи передачи данных,Если устройство работает н режиме"Прием", то признак "Прием поступаетчерез элемент НЕ 78 уровнем "0"ца элемент ИЛИ-НЕ 80, формируя наего выходе уровень "1", устанавливающий триггер 8 1 в состояние "1".На выходах блока 72 элементов ИЛИустанавливаются уровни "1", формирующие ца выходах блока 74 элементов ИЛИ-НЕ уровень "О", а ца выходах блока 75 элементов ИЛИ-НЕ уровень "1", разрешая выдачу принятойинформации из устройства для приемаи передачи данных через переключающие элементы 188 ца внешние устройства, 10981043940иа регистр 182 (фиг. 13) . Информацияв регистре 182 сдвигается на 1 разряд, в результате чего на выходерегистра появляется первый разрядпередаваемой информации. Далее переда-ча информации осуществляется так же,как и в старшем устройстве, за исключением того, что признак контроль. -ного разряда на вр.оде элемента 4 И-ИЛИ 88 (фиг. /) и сигнал разрешения для следующего устройства на выходе элемента 4 И-ИЛИ 89 формируются соответственно на 33 и 34 тактах тактовой частотыТаким образом повышается достоверность устройства,выходом третьего элемента НЕ, входкоторого соединен с третьим входомвторого элемента 2 И-ИЛИ-НЕ, выходэлемента ИЛИ подключен к второму входу элемента И, причем вход второгоэлемента НЕ, вход первого элементаНЕ, третий вход триггера, вход треть -его элемента НЕ и четвертый входвторого: элемента 2 И-ИЛИ-НЕ являютсясоответственно первым, вторым, третьим, четвертым и пятым входами блокауправления частотой, выходом которо -го является выход второго элемента2 И-ИЛИ-НЕ. 4. Устройство по o. 1, о т л и ч а ю щ е е с я тем, что блок преобразования код - информация содержит два элемента 2 И-ИЛИ, восемь элементов НЕ, семь триггеров, пять элементов И, два элемента И-НЕ, шесть элементов ИЛИ, четыре элемен - та ИЛИ-НЕ, счетчик и элемент 4 И-ИЛИНЕ, выход которого соединен с первым, входом счетчика, второй вход которого соединен с первым входом первого элемента И и с выходом первого элемента НЕ, вход которого соединен с первыми входами первого и второго элементов И-НЕ и с выходом первого элемента ИЛИ-НЕ, первый вход которого соединен с выходом второго элемента ИЛИ-НЕ, с первыми водами третьего и четвертого элементов ИЛИ-НЕ и с входом второго элемента НЕ, выход которого соединен с пер" вым входом первого триггера, второй вход которого соединен с первым выходом второго триггера и с вторым. входом третьего элемента ИЛИ-НЕ, третий вход которого соединен с выходом первого элемента 2 И-ИЛИ, с первым входом третьего триггера и с входом третьего элемента НЕ, выход которого соединен с первым входом четвертого триггера и с вторым входом четвертого элемента ИЛИ-НЕ, третий вход которого соединен с первым входом пятого триггера, с первым вы" ходом первого триггера и с первым входом второго элемента И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, первый вход которого соединен с первым выходом счетчика и с первым входом четвертого элемента И, второй вход которого соеди" нен с вторым выходом счетчика, третий выход которого соединен с первымвходом шестого триггера и с первымвходом пятого элемента И, второйвход которого соединен с вторым выходом первого триггера и с вторымвходом пятого триггера, первый выход которого соединен с четвертымвходом четвертого элемента ИЛИ-НЕ,выход которого соединен с вторымвходом первого элемента ИЛИ-НЕ, спервым входом второго элемента ИЛИи с вторым входом первого элемента И,третий вход которого соединен с выходом первого элемента И-НЕ, с вторымвходом второго элемента И-НЕ, с первым и вторым входами элемента 4 И-ИЛИНЕ и с входом четвертого элемента НЕ,выход которого соединен с первымвходом третьего элемента ИЛИ, второйвход которого соединен с выходом пятого элемента НЕ и с третьим и четвертым входами элемента 4 И-ИЛИ-НЕ, пятыйи шестой входы которого соединены свходом пятого элемента НЕ и с первымвходом четвертого элемента ИЛИ, второй вход которого соединен с выходомшестого элемента НЕ, вход которогосоединен с выходом второго элементаИ-НЕ, с седьмым и восьмым входамиэлемента 4 И-ИЛИ-НЕ, с вторым входомпервого элемента И-НЕ и с четвертымвходом первого элемента И, выходкоторого соединен с первым входомпятого элемента ИЛИ, выход которогосоединен с первым входом второготриггера второй вход которого соединен с выходом четвертого элемента И,с вторым входом второго элемента Ии с третьим входом пятого триггера,второй выход которого соединен с первым входом шестого элемента ИЛИ, второй вход которого соединен с первымвыходом четвертого триггера, второйвыход которого соединен с первымвходом второго элемента ИЛИ-НЕ и спервым входом седьмого триггера, второй вход которого соединен с вторымвходом второго элемента ИЛИ-НЕ и спервым выходом третьего триггера, второй выход которого соединен с вторымвходом четвертого триггера, третийвход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым входом третьего триггера и с выходом первого элемента ИЛИ, третий вход которого соединен с вторым входом пятого элемента ИЛИ и с вторым входом шестого триггера, выход которого соединен с вто1098104 Тираж 635 Поцдисн Филнал ППП "Патентф, г.Убого ИПИ Заказ 422 Риг. Я10981рым входом третьего элемента И, первый вход первого элемента 2 И-ИЛИ соединен с выходом седьмого элемента НЕ,вход которого соединен с вторым входом первого элемента 2 И-ИЛИ, выходседьмого триггера подключен к первомувходу второго элемента 2 И-ИЛИ, второйвход которого соединен с выходомвосьмого элемента НЕ, вход которогосоединен с третьим входом второго элеэлемента 2 И-ИЛИ, выход пятого элемента И подключен к четвертому входупервого элемента ИЛИ, пятый вход которого соединен с выходом третьегоэлемента ИЛИ-НЕ, выход четвертогоэлемента ИЛИ соединен с третьим входом второго элемента И - НЕ, выход третьего элемента ИЛИ подключен к третьемувходу первого элемента И-НЕ, выходшестого элемента ИЛИ соединен с третьим входом третьего триггера, причемвход пятого элемента НЕ, вход восьмого элемента НЕ, четвертый входвторого элемента 2 И-ИЛИ, второй входпятого элемента ИЛИ, третий, второйи четвертый входы первого элемента2 И-ИЛИ являются соответственно первым, вторым, третьим., четвертым,пятым, шестым и седьмым входами блокапреобразования код - информация, пер -вым, вторым и третьим выходами которого являются соответственно выходвторого элемента ИЛИ-НЕ, выход шестого триггера и выход второго элемента 2 И-ИЛИ. 5. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что регистр управления содержит блок элементов И, блок элементов ИЛИ, блок элементов НЕ, первый и второй блоки элементов ИЛИ-НЕ, регистр, два элемента НЕ, элемент ИЛИ, элемент ИЛИ-НЕ, триггер и элемент И, выход которого соединен с входом регистра, выходы которого соединены с первыми входами блока элементов И, выходы которого соединены с первыми входами блока элементов ИЛИ, выходы которого соединены с первыми входами первого блока элементов ИЛИ-НЕ и с входами блока элементов НЕ, выходы которого соединены с первыми входами второго блока элементов ИЛИ-НЕ, вторые входы которого соединены с вторыми вхоцами первого блока элементов ИЛИ-НЕ и с первым входом элемента И, выход первого элемента НЕ.соединен с вторыми входами блока элементов И, с 04первым входом элемента ИЛИ-НЕ и спервым входом элемента ИЛИ, выходкоторого соединен с первым входомтриггера, выход которого подключенк вторым входам блока -элементов ИЛИ,выход второго элемента НЕ соединенс вторым входом элемента ИЛИ-НЕ, выход которого соединен с вторым входом триггера, причем второй входэлемента ИЛИ, вход второго элемента НЕ, первый вход элемента И, входпервого элемента НЕ, второй входэлемента И и соответствующие входырегистра являются соответственнопервым, вторым, третьим, четвертым,пятым и соответствующими входамирегистра управления, управляющимивыходами которого являются выходыпервого и второго блоков элементовИЛИ-НЕ.6, Устройство по и, 1, о т л ич а ю щ е е с я тем, что блокпреобразования информация - код содержит элемент И, элемент ИЛИ, элемент И-НЕ и триггер, первый вход которого соединен с выходом элементаИ, первый вход которого соединен с выходом элемента И - НЕ, входы которогосоединены с соотве;ствующими входамиэлемента ИЛИ, выход которого соединен с вторым входом элемента И, причем второй вход триггера и входы элемента ИЛИ являются соответственнопервым, вторым и третьим входами блока преобразования информация - код,выходом которого является выход триггера,7. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что дешифратор содержит элемент 3 И-ИЛИ, два элемента 4 И-ИЛИ, два элемента 2 И-ИЛИ, девять элементов ИЛИ, двенадцать элементов И, элемент ИЛИ-НЕ, два элемента НЕ, четыре триггера и элемент дешифрации, первый выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым входом первого элемента И с первым входом второго элемента И и с первым входом второго триггера, второй вход которого соединен с выходом первого элемента ИЛИ и с первым входом третьего триггера, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторым входом третьего триггера, с первым входом первого элемента 4 И-ИЛИ, спервым входом первогоэлемента 2 И-ИЛИс первым входом второго элемента2 И-ИЛИ, с первым входом второгоэлемента. 4 И-ИЛИ и с первым входомвторого элемента ИЛИ, второй входкоторого соединен с вторым входомпервого элемента 4 И-ИЛИ, с вторымвходом второго элемента 4 И-ИЛИ, спервым входом третьего элемента ИЛИ,с первым входом четвертого элементаИ, с первым входом пятого элемента И, с первым входом шестого элемента И, с первым входом седьмогоэлемента И и с первым .входом восьмого элемента И, выход которого соединен с первым входом четвертогоэлемента ИЛИ, второй вход которогосоединен с первым входом первогоэлемента ИЛИ и с выходом девятогоэлемента И, первый вход которогосоединен с третьим и с четвертымвходами первого элемента 4 И-ИЛИ и свторым выходом элемента дешифрации,третий выход которого соединен спервым входом элемента ЗИ-ИЛИ и свторым и третьим входами второгоэлемента 2 И-ИЛИ, четвертый вход которого соединен с первым входом пятого элемента ИЛИ, с вторым входомседьмого элемента 1" с пятым и шестым входами первого элемента 4 И-ИЛИ,с третьим и четвертым входами второго элемента 4 И-ИЛИ, с входом первого элемента НЕ и с вторым входомэлемента ЗИ-ИЛИ, третий и четвертыйвходы которого соединены с четвертымвыходом элемента дешифрации, пятыйвыход которого соединен с пятымвходом второго элемента 4 И-ИЛИ; шестой вход которого соединен с выходом первого элемента НЕ, с пятым входом элемента ЗИ-ИЛИ и с седьмым входом первого элемента 4 И-ИЛИ, восьмой вход которого соединен с седьмым входом второго элемента 4 И-ИЛИ,с выходом второго элемента ИЛИ, сшестым и седьмым входами элементаЗИ-ИЛИ и с первым входом элементаИЛИ-НЕ, . второй вход которого соеди-нен с вторым входом девятого элемента И с первым входом шестого элемента ИЛИ, второй вход которогосоединен с первым входом десятогоэлемента И и с выходом элементаЗИ-ИЛИ, восьмой вход которого соединен с пятым входом второго элемента 2 И-ИЛИ, с вторым входом пятогоэлемента ИЛИ, с девятым входомпервого элемента 4 И-ИЛИ, с восьмым входом второго элемента 4 И-ИЛИ, свторым входом третьего элемента ИЛИ,с третьим входом элемента ИЛИ-НЕ,с вторым входом пятого элемента И-НЕи с вторым входом первого элемента2 И в И, третий и четвертый входыкоторого соединены с выходом второгоэлемента И и с первым входом седьмогоэлемента ИЛИ, второй вход которогосоединен с выходом восьмого элементаИЛИ, первый вход которого соединенс выходом седьмого элемента И, шестойвыход элемента дешифрации соединенс девятым входом второго элемента4 И-ИЛИ и с десятым входом первогоэлемента 4 И в И, одиннадцатый входкоторого соединен с седьмым выходомэлемента дешфрации и с десятым иодиннадцатыьа входами второго элемента 4 И-ИЛИ, выход первого элемента 4 И в И соединен с вторым входомпервого элемента ИЛИ, второй входчетвертого элемента И соединен спервым и вторым входам четвертого триггера и с первым входом сдиннадцатого элемента И, второй входкоторого соединен с первым выходомчетвертого триггера, третий вход которого соединен с вторым входом десятого элемента И, третий вход которогосоединен с выходом третьего элементаИЛИ, выход первого триггера соединенс вторым входом первого элемента И,вьход которого соединен с первымвходом девятого элемента ИЛИ, второйвход которого соединен с выходом двенадцатого элемента Ипервый входкоторого соединен с выходом пятогоэлемента ИЛИ, выход седьмого элемента ИЛИ соединен с третьим входомдевятого элемента 11 ЛИ, выход элемента ИЛИ-НЕ соединен с третьим входом первого триггера и с вхоцом второго элемента НЕ, выход которого соединен с вторым входом шес,того элемента И, выход второго триггера соединен с вторым входом второго элемента И, причем третий вход седьмогоэлемента И, первый вход второгоэлемента И, второй вход второго элемента ИЛИ, второй вход третьего элемента И, второй вход пятого элементаИЛИ, первый вход шестого элементаИЛИ, третий вход четвертого триггера,вход первого элемента НЕ, второйвход четвертого элемента И, второйвход восьмого элемента ИЛИ и второйвход восьмого элемента И являютсясоответственно первым, вторым, треть10 им, четвертым, пятым, шестым, седьмым восьмым, девятым, десятым и одиннадцатым входами дешифратора, соответствующими входами которого являются входы элемента дешифрации, а выход четвертого элемента ИЛИ, выход шестого элемента ИЛИ, выход десятого элемента И, выход второго элемента 4 ИИЛИ, выход восьмого элемента ИЛИ, выход первого элемента 2 И-ИЛИ, выход седьмого элемента ИЛИ, выход второго элемента 2 И-ИЛИ, выход элемента ИЛИ-НЕ, выход четвертого элемента И, выход четвертого триггера выход второго элемента И, выход первого элемента 4 И-ИЛИ, выход шестого элемента И, выход девятого элемента ИЛИ и выход пятого элемента И являются соответственно первым, вторым, третьим, четвертым, пятым, шестым, седьмым, восьмым , девятым, десятым, одиннадцатым, двенадцатым, тринадцатым, четырнадцатым, пятнадцатым и шестнадцатым выходами дешифратора.8, Устройство по п, 1, о т л и ч а ю щ е е с я тем, чта, блок формирования контрольного кода содер-,. жит блок элементов И, блок элементов ИЛИ и элемент НЕ, выход которого соединен с первыми входами блока элементов И, вход элемента НЕ соединен с первыми входами блока элементов ИЛИ, причем вход элемента НЕ и вторые входы блоков элементов И и элементов ИЛИ являются соответственца управляюцим и соответствующимивходами блока формирования контрольного кода, выходами которого являются выходы блоков элементов И и элементов ИЛИ,9, Устройство па и, 1, о т л ич а ю щ е е.с я тем, чта, блокуправления режимами работы соцержитдва элемента НЕ, двенадцать элементов И, три элемента ИЛИ, двенадцать триггеров и счетчик, выходыкоторага соединены с входами первогоэлемента И, выход котарага соединенс первым входом первого триггера,второй вход которого соединен с гервым входом второго триггера и с выходом первого элемента ИЛИ, первыйвход которого соединен с первым входом второго элемента ИЛИ, с первымивходами третьего, четвертсга, пятого,шестого, седьмого и восьмого триггеров с первым входом второго элемец -та И и с первым входом третьего элемента И, второй вход которого через 98104первый элемент НЕ соединен с вторымвходом второго элемента И, выходкоторого соединен с первым входомтретьего элемента ИЛИ, второй входкоторого соединен с выходом четвертого элемента И, с первым входом девятого триггера и с первым входомдесятого триггера, второй вход которого соединен с вторым входом девятого триггера и с выходом пятого элемента И, первый вход которого соеди нец с выходом второго элемента НЕ,вход которого соединен с первым входом шестого элемента И, второй входкоторого соединен с вторым входомпятого элемента И и с первым выходомпятого триггера, второй вход которогосоединен с вторым входам шестоготриггера, третий вход которого соединен с выходом четвертого триггера,второй вход которого соединен с вторым входом третьего триггера, с первым входом одиннадцатого триггера и свыходом седьмого элемента И, первыйвход которого соединен с первым выходом первого триггера и с вторым входам второго элемента ИЛИ, выход которого соединен с первым входом счетчика, второй вход которого соединенс выходом восьмого элемента И, первый вход которого соедицен с первымвыходом второго триггера, второйвыход которого соединен с первымивходами девятого, десятого и одиннадцатого элементов И, вторые входыдевятого и десятого элементов И подключены к выходу двенадцатого элемента И, первый вход которого соединенс первым выходом седьмого триггераи с вторым входом восьмого триггера,первый выход котороГо соединен с первым входом четвертого элемента И,второй вход которого соединен с вторым входом первого элемента ИЛИ, с вторым входом седьмого триггера и с третьим входом восьмого триггера, второйвыход которого соединен с вторымвходом одиннадцатого элемента И, второй выход первого триггера соединен. с вторым и с третьим входами одинцадцатога триггера, выход которого подключен к третьему входу третьеготриггера, первый и второй выходы которого подключены соответственно ктретьему входу четвертого триггераи к третьему входу пятого триггера,третий вход девятого элемента Исоединен с выходом десятого триггераи с третьим входом девятого тригге109810 А ра, четвертый вход которого соединенс выходом шестого элемента И и стретьим входом десятого триггера,четвертый вход которого соединен свыходом девятого триггера и с третьим входом десятого элемента И, выходтретьего элемента И соединен с первымвходом двенадцатого триггера, второйвход которого соединен с выходомтретьего элемента ИЛИ, второй выходседьмого триггера подключен к третьему входу седьмого триггера, выходдвенадцатого триггера соединен с вторым входом двенадцатогО элемента И,причем второй вход седьмого элемента И, второй вход третьего элементаИ, вход второго элемента НЕ, второйвход пятого триггера, второй входпервого элемента ИЛИ и первый входвторого элемента ИЛИ являются соответственно первым, вторым, третьим,четвертым, пятым, шестым и седьмымвходами блока управления режимамиработы, первым, вторым, третьим,четвертым, пятым, шестым и седьмымвыходами которого являются соответственно выход десятого элемента И,выход девятого элемента И, выхододиннадцатого элемента И, первыйвыход первого триггера, выход шестого триггера, второй выход пятоготриггера и второй выход первоготриггера. 10. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что блок контроля содержит два элемента ИЛИ, два элемента И, восемь триггеров и два счетчика, выходы которых подключены соответственно к первому и второму входам первого элемента ИЛИ, третий вход которого соединен с выходом первого триггера, первый 1Изобретение относится к техникесвязи и может быть использовано ввычислительных системах для передачиинформации по каналам связи Известно устройство для передачиИнФормации, содержащее сдвиговый ре; вход которого соединен с выходомвторого триггера, второй вход которого соединен с выходом восьмоготриггера, первый вход которого соеди-.нен с выходом второго элемента ИЛИ,первый вход которого соединен с первым выходом четвертого триггера,второй выход которого соединен с первым входом четвертого триггера, вто -рой вход которого соединен с выходом первого элемента И и с вторым входом третьего триггера, третий вход которого соединен с вторыми входами первого и второго триггеров, с первыливходами пятого, шестого и седьмого триггеров и с первым входом первого счетчика, второй вход которого соединен с вторым входом пятого триггера, выход которогс соедпнеп с вторымвходом шестого триггера, выход которого соединен с четвертым входомпервого элемента ИЛИ, пятый вход которого соединен с выходом седьмоготриггера, второй вход которого соединен с выходом восьмого триггера,первый вход котсрсго соединен с первым входом второго элемента И, выходкоторого подключен к первому .входувторого счетчика, второй вход которо-.го соединен с первым входом первогоэлемента И, второй вход восьмоготриггера соединен с третьим входомчетвертого триггера, причем второйвход второго элемента И, первьпвход восьмого триггера, первый входпервого счетчика, первый вход первогоэлемента И, второй вход первого счетчика и второй вход второго элементаИ являются соответственно первым,вторым, третьим, четвертьп, пятыл.пестым, седьмым и восьмым входалпблока контроля, выходом которого является выход второго счетчика,гистр, входы которого соединены с магистралью данных, а выход сдвиговогсрегистра подключен к линии связи,счетчик циклов, соединенный с блокамуправления, соответствующий выходкоторого соединен с соответствующилвходом регистра сдвига 1 1, 10983Однако это устройство отличается низкой помехозащищенностью.Наиболее близким по технической сущности к изобретению является устройство для передачи и приема данных, содержащее блок формирования контрольного сигнала четкости, который соединен со сдвиговым регистром, первый вход которого соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемо- передачей, второй выход которого соединен с вторым входом сдвигового регистра, соответствующие выходы которого соединены с соответствую- шими входами буферного регистра,Недостатком этого устройства является низкая достоверность передачи данных.Цель изобретения - повышение достоверностиЦель достигается тем, что в устройство для передачи и приема данных, содержащее блок формирования контрольного сигнала четности, который соединен со сдвиговым регистром, первый вход которого соединен с первым входом блока контроля четности, второй вход которого соединен с первым выходом блока управления приемо- передачей, второй выход которого соединен со вт, вым входом сдвигового регистра, соотв.тствующие выходы которого соединены с соответствующими входами буферного регистра, введены З 5 блок управления режимами работы, счет чик циклов, дешифратор, блок преобразования код - информация, блок преобразования информация - код, три переключателя, блок управления часто-ф той, блок формирования контрольного кода, блок входных переключателей, регистр управления и блок контроля, выход которого соединен с первым входом дешифратора, второй вход которого 5 соединен с первым входом блока управления режимами работы, с первым входом блока управления частотой, с первым входом блока преобразования код - информация, с первым входом50 блока преобразования информация - код и с первым входом блока контроля, второй вход которого соединен с первым входом регистра управления, с первым входом первого переключателя, с пер вым выходом блока управления режимами работы и с третьим входом дешифратора, четвертый вход которого 3044соединен с вторым входом регистрауправления и с вторым выходом блокауправления режимами работы, третийвыход которого соединен с третьимвходом блока контроля и с пятымвходом дешифратора, шестой входкоторого соединен с вторым входомблока преобразования код - информация, с третьим входом регистра управления и с четвертым выходом блока управления режимами работы,пятый выход которого соединен с четвертым входом регистра управления,пятый вход которого соединен с управляющим входом буферного регистраи с первым выходом дешифратора, второй, третий, четвертый, пять 1 й и шестой выходы, которого подключены ксоответствующим входам блока управления приемо-передачей, управляющийвход которого соединен с вторымвходом блока преобразования инфор -мация - код, с выходом блока управления частотой, с первым входомсчетчика цикла, с вторым входом блока управления режимами работы, счетвертым входом блока контроля ис седьмым входом дешифратора, восьмой вход которого соединен с третьимвходом блока управления режимамиработы, шестой выход которого соеди 1нен с вторым входом первого переключателя, выход которого соединенс четвертым входом блока управлениярежимами работы, пятый вход которогосоединен с выходом второго переключателя и с третьим входом блокапреобразования код - информация, четвертый вход которого соединен с седьмым выходом цешифратора, восьмойвыход которого соединен с вторым входом блока управления частотой, третийвход которого соединен с вторым входом счетчика цикла и с девятым выходом дешифратора, десятый выход которого соединен с четвертым входом блокауправления частотой, пятый вход которого соединен с первым выходом блока преобразования код - информация,второй выход которого соединен сдевятым входом дешифратора и с пятымвходом блока контроля, шестой вход,которого соединен с одиннадцатым выходом дешифратора, двенадцатый выходкоторого соединен с шестым входомблока управления режимами работы,седьмой вход которого соединен с десятым входом дешифратора, тринадцатыйвыход которого соединен с первымвходом второго переключателя, второй вход которого соединен с седьмым выходом блока управления режимами работы, причем первый вход третьего переключателя соединен с пятым входом 5 блока преобразования код - информация и с выходом блока преобразования информация - код, третий вход которо - го соединен с дополнительным выходом сдвигового регистра, третий вход 10 которого соединен с третьим выходом блока управления приемо-передачей, четвертый выход которого соединен с третьим входом блока контроля четности, выход которого соединен с один в 15 надцатым входом дешифратора и с седьмым входом блока контроля, восьмой вход которого соединен с первым входом сдвиговаго регистра и с третьим выходом блока преобразования код - ин - 20 формация, шестой вход которого соединен с четырнадцатым выходом дешифратора; пятнадцатый выход которого соединен с третьим входом счетчика цикла, выходы которого подключены к 25 соответствующим входам дешифратора, шестнадцатый выход которого соединен с управляющим входом блока формирования контрольного кода, соответствующие входы которого соединены с со-З 0 ответствующими выходами. блока входных переключателей, соответствующие входы которого соединены с выходами буферного регистра и с соответствующими входами регистра управления, управляющие выходы которого подключены к управляющим входам блока входных переключателей, соответствующие выходы блока Формирования контрольного кода подключены к соответствующим входам 40 регистра сдвига, четвертый вход которого соединен с пятым выходом блока управления приемо-передачей, седьмой вход блока преобразования код - информация соединен с выходом третьего45 переключателя, второй вход которого соединен с семнадцатым выходом дешифратора.Каждый переключатель содержит два усилителя, ключевой элемент, элемент И и элемент НЕ, выход которо 50 го соединен с первым входом элемента И, второй вход которого соединен с выходом первого усилителя, вход которого соединен с первым входом ключевого элемента, второй вход кото 55 рого соединен с выходом второго усилителя, а управляющий вход ключевого элемента соединен с входом элемента НЕ, причем вход первогоусилителя, вход втОрого усилителяи вход элемента НЕ, являются входами переключателя, выходом которогоявляется выход элемента И,Блок управления частотой содержиттри элемента НЕ, два элемента И-НЕ,1элемент ИЛИ, два элемента 2 И-ИЛИ-НЕ,триггер, элемент И и счетчик, выходкоторого подключен к соответствующимвходам первого элемента 2 И-ИЛИ-НЕ,выход которого соединен с первымвходом первого элемента И-НЕ, второйвход которого соединен с входомпервого элемента НЕ, выход которогосоединен с первым входам счетчика,второй вхоц которого соединен с выходом второго элемента НЕ, вход которого соединен с первым входом триггера, второй вход которого соединен свыходом элемента И, первый вход которого соединен с выходом второго элемента И-НЕ, первый вход которого соединен с выходам первого элементаИ-НЕ и с первым входом элемента ИЛИ,второй вход которого соединен с вторым входом второго элемента И-НЕ,с выходом триггера и с первым входомвторого элемента 2 И-ИЛИ-НЕ, второйвход которого соединен с выходомтретьего элемента НЕ, вход которогосоединен с третьим входом второгоэлемента 2 И-ИЛИ в , выход элементаИЛИ подключен к второму входу элемента И, причем вход второго элемента НЕ, вход первого элемента НЕ,третий вход триггеравход третьегоэлемента НЕ и четвертый вход второго элемента 2 И-ИЛИ-НЕ являются саответственна первым, вторым, третьим, четвертым .и пятым входами бпока управления частотой, выходом которого является выход второго элемента 2 И-ИЛИ-НЕ.Блок преобразования код - информация содержит два элемента 2 И-ИЛИ, восемь элементов НЕ, семь триггеров, пять элементов И, два элемента И-НЕ, шесть элементов ИЛИ, четыре элемейта ИЛИ-НЕ, счетчик и элемент 4 И-ИЛИ-НЕ, выход которого соединен с первым входом счетчика, второй вход которого соединен с первым входом первого элемента И и с выходом первого элемента НЕ, вход которого соединен с первыми входами первого и второго элементов И-НЕ и с выходом первого элемента ИЛИ-НЕ, первый вход которого соединен с выходом второго зле
СмотретьЗаявка
3388934, 18.01.1982
ПРЕДПРИЯТИЕ ПЯ Р-6429
САДОВНИКОВА АНТОНИНА ИННОКЕНТЬЕВНА, МЕРКУЛОВ ВЛАДИСЛАВ АФАНАСЬЕВИЧ, ПОКРОВСКИЙ ВИКТОР МИХАЙЛОВИЧ, ТРУТЦЕ ФЕДОР ЮРЬЕВИЧ
МПК / Метки
МПК: H04L 25/38
Метки: данных, передачи, приема
Опубликовано: 15.06.1984
Код ссылки
<a href="https://patents.su/33-1098104-ustrojjstvo-dlya-peredachi-i-priema-dannykh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема данных</a>
Предыдущий патент: Устройство для вычисления отношения частот последовательностей импульсов
Следующий патент: Индуктор для плавки металла во взвешенном состоянии
Случайный патент: Устройство для управления приводами подъма груза и стрелы крана-трубоукладчика