Номер патента: 940314

Авторы: Горохов, Ильин

ZIP архив

Текст

(53) УДК 621.373, .3 (088,8) Дата опубликования описания 30.06.82(54) ДЕЛИТЕЛЬ ЧАСТОТЫ Изобретение относится к импульсной технике.Известен делитель часкоты, содержащий элемент ЗАПРЕТ, блок элементов И, два регистра, сумматор, элементы ИЛИ, элемент задержки, триггер 11 .Однако данный делитель не обпвдвет достаточным быстродействием,Наиболее близким по технической сущности к предлагаемому является делитель, который содержит элемент запрета, вентили, регистр числителя, регистр знаменателя, элемент ИЛИ, суммю тор, триггер, элемент задержки, регистр рвзностиу дополнительный триггщЬ допол 15 нительный элемент.запрета, Выходы реР 5, И ти подключены к входам венжлей. Выходы вентилей связаны со входами эле, мента ИЛИ, выход которого связан с м входом сумматора, Один вход сумматора.подключен ко входу .:регистра разности,второй выход связан со входами триггера и дополнительного триггера. Другой 2вход триггера связан с выходом алемента задержки. Прямой выход триггера и инверсный выход дополнительного триттерв связаны со входами элемента запрета. Инверсный выход триггера и прямой вы-, ход дополнительного триггера подключены к входам дополнительного элемента запрета. Остальные входы алемента запрета и дополнительного алементв запрета связаны со входом элемента задержки, а их выходы подключены ко входам дополнительного алемента ИЛИ 2.Однако известный делитель не обладает достаточной точностью.Цель изобретения - увеличение точности.Поставленная цель достигается тем, что в делитель частоты, содержащий три регистра, выходы которых соединены с информационными входами первого коммутатора, в первые входы двух. из которых соединен со входыми шинами, первый сумматор и триггер, введены второй коммутатор и второй сумматор, 3 9403входы которого соединены с входнымишинами, первый выход подключен к первому входу третьего регистра, в второй выход соединен с первым входомтриггера, второй вход которого соединен с вторыми входами регистров и шиной сигнала управления, а выход тригге-ра соединен с первыми входами управления первого и второго коммутаторов,вторые входы управления которых сое вдинены с выходом первого сумматора,вход которого соединен с выходом первого коммутатора, причем информационныйвход второго коммутатора соединен синформационной входной шиной.154На чертеже показана .структурная схема предлагаемого делителя.Делитель частоты содержит коммутаторы 1 и 2, сумматоры 3 и 4, регистры5 - 7 и триггер 8, На информационнуювходную шину 9 подается делимый сигнал,на входные шины 10 и 11 - кодовый сигнал установки коэффициента деления, внашину 12 - сигнал управления,Коэффициент деления частоты задается соотношением двух чисел Р и О,которые поступают по шинам 10 и 11,Данные числа могут иметь как целочисленное, твк и рациональное значение.Перед началом процесса деления частоты или перед изменением коэффициентаделения нв сумматоре 4 производитсяоперация вычитания Р - Ц = й, цельюкоторой является определение разности,в также определение наибольшего из чисел Р или Ц по знаку числа К . После35окончания выполнения данной операциипо сигналу, поступающему по шине 12,полученный результат К записывается врегистр 7, знак числав триггер 8,40числа Р и несоответственно в регистры5 и 6, После этого процесс делениячастоты производят на новый коэффициентделения по каждому импульсу входнойчастоты. При этом сумматор 3 выполня 45ет следующие операции (при Р 9):Р г.-); Рп-ц)-ч=Р 122 ц,СР 2.- И)93 Ц =Р 2.-4 Ц =М,Возникающая при таком влгоритме процесса деления ошибка не превьшиет единицы или одного младшего размера.Деление числа Р на два в устройстве производится с целью увеличения точнос ти процесса, так квк в этом случае ошиб ка не превышает 1/2 или половины млвднн го разряда, Для проведения дв 1 пп 1 х операций числа Р/2 и Я через комиутв 14 1тор 1 подаются на вход сумматора 3, причем операция деления нв двв числа, заданного в двоичном коде, производится путем сдвига в сторону младших разрядов, что производится при передаче числа Р через коммутатор 1, После выполнения каждой операции вычитания оценивается знак полученного результата Х,. Если Х 1 ъО, то продолжается, операция вычитания,числа Ц . Если Х,;сО то импульс Входной частоты с шины 9 пропускает через коммутатор 2, и нв сумматоре 3 выполняется действиеР 2 - 1 Ц )+КДалее процесс продолжается аналогичным образом и после прохождения количества импульсов входной частоты, численно равного И нв сумматоре 4 выполняется действиегде Ь - количество импульсов нв выходе делителя;И - количество импульсов нв входе делителя;- число, полученное нв выходеостсумматора.Преобразуем данное выражениеР ( ост-РФюlИ со ИЯ ЮРЦ мТаким образом, соотношение количества импульсов на входе и количества импульсов нв выходе делителя частоты равно соотношению двух заданных чисел Р и 6, определяющих коэффициент деления частоты.В случае, если РтЯ, операция деления частоты производится аналогичным образом, По сигналу, поступающему с триггера 8, запоминается знак числа К, в данном случае - К, через коммутатор 1 на сумматор 3 подаюгся слагаемые для проведения необходимых операций,Формула изобретенияДелитель частоты, содержащий три регистра, выходы которых соединены с 1 о- формационными входами первого коммутатора, в первые входы двух из которых соединены со входными шинами, первый сумматор и триггер, о т л и ч а ю - щ и й с я тем, что, с целью увеличенияСоставитель Г. КоролевРедактор Н, Чубелко Техред Т.фанта. КорректорА. 11 зятко Подписное енного комитета ССС й и открытий Раушская наб., д. 487/78 Тираж 95ВНИИПИ Государствподелам иэобретени 13035, Москва, Жакаэ 4 лиал ППП Патент, г. Ужгород, ул. Проект 5 940314 6точности,. в него введены второй комму- с выходом первого коммутатора, причемтатор и второй сумматор, входы которо- информационный вход второго коммутатого соединены с входными шинами, пер- ра соединен с информационной входнойвый выход подключен к первому входу шиной.третьего регистра, а второй выход соединен с первым входом триггера, второй Источники информации,вход которого соединен со вторыми вхо- принятые во внимание при экспертизедами регистров и шиной сигнала управ, Авторское свидетельство СССРления, а выход триггера соединен с-пер- М 595863, кл. Н 03 К 23/00,выми входами управления первого и вто 23.12.75,рого коммутаторов, вторые входы управ. Авторское свидетельство СССРленни которых соединены с выходом пер- % 683026, кл. Н 03 К 23/00,вого аумматора, вход которого соединен 14,10.76.

Смотреть

Заявка

3219602, 17.12.1980

ПРЕДПРИЯТИЕ ПЯ В-2655

ИЛЬИН АНАТОЛИЙ АЛЕКСАНДРОВИЧ, ГОРОХОВ ВЛАДИСЛАВ ИВАНОВИЧ

МПК / Метки

МПК: H03K 23/02

Метки: делитель, частоты

Опубликовано: 30.06.1982

Код ссылки

<a href="https://patents.su/3-940314-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Делитель частоты</a>

Похожие патенты