Формирователь синхронизирующей последовательности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 906015
Авторы: Брезинский, Никулин
Текст
ОЛ ИСАНИЕ ИЗОБРЕТЕНИЯ Союз СоветсиикСоциалистичвсникРвспублик д 1 906015 ТОР СКОМУ СВИДЕТЕЛЬСТВУ(51)М, Кл.Н 044 7/О Н 041, 7/О Рееудерстеаеый кенае СССР ао делан нзебретенкк и открытейша игнала линиейослеаовательмпульсов отсуте апя их опозшение точи и блок нало-ательно соеципериода счетчик жения признаков ризна после ня середины периодер, а также второй ненные блок в правляюший т Изобретение относится к системамсинхронизации и предназначено аля фсрмирования синхрониэуюшей импульсной послецовательности, сохраняющей высокую стабильность периода в промежут. ках межцу отдельными оаиночными опорными сигналами.Известен формирователь синхронизируюшей послеаовательности, соцержаший последовательно соеаиненные генератор опорной частоты, приемник опорных сигналов и целитель частоты, аругой вход которого поаключен к выходу генератора опорной частоты, послеаовательно соеаиненные счетчик задержки и триггер, к цругому вхоцу которого поаключен выход приемника опорных сигналов, а также блок совпадения 1Однако в этомустройстве имеется определенная вероятность пропуска оаного иэ импульсов в выхоаной синхронизируюшей последовательности в момент прихода опорного внешнего сигнала. Длительность переходных процессов не аолжна превы ть величину зацержки с зааержкн. 1(роме того, в и ности синхрониэируюших и ствуют признаки, пригодны навания в определенные моменты времен5Цель изобретения - повь ости синхронизации.Цель цостигается тем, что в формирователь сннхрониэируюшей послеаова тель- ности, соаержаший последовательно соединенные генератор опорной частоты, приемник опорных сигналов. и целитель частоты, другой вхоа которого поаключен к выходу генератора опорной частоты, последовательно соединенные счетчик зааержки и триггер, к цругому вхоцу которого подключен выхоа приемника опорных сигналов, а также блок совпадения, введены последовательно соединенные аополнительный триггер, первый эле.лент Исчетчик 30з 9060элемент И, при этом выхоц целителя частоты подключен к другому входу первогоэлемента И и к первому входу второгоэлемента И, ко второму входу которогоподключен выход триггера, а выход второго элемента И подключен к первому5вхоцу счетчика эацержки, ко второму входу которого поцключен выхоц приемникаопорных сигналов, выход счетчика зацержки через блок наложения признаков поц 1 оключен к первому входу блока совпадения, ко второму вхоцу которого черезуправляющий триггер подключен соответствующий вход блока наложения признакови первый выход счетчика периода, второйвыход которого подключен ко входу блокавыделения середины периода, причем второй вход счетчика периоца поцключен кпервому входу цополнительного триггера, второй вхоц которого являетс, вхо 2 Оцом на чаль ной уст ановк и.На чертеже представлена структурнаяэлектрическая схема устройства.Формирователь синхронизируюшей послецовательности содержит генератор опор 25ной частоты 1, целитель 2 частоты, приемник опорных сигналов 3, триггер 4,цополнительный триггер 5, второй элементИ 6, первый элемент И 7, счетчик 8 задержки, счетчик 9 периоца, счетчик 10зопризнака, блок 11 наложения прйЬнаков,блок 12 выделения середины периоца,блок 13 совпадения и управляющий триггер 14.Устройство работает слецуюшим образом,35 154чик периода 9, переключает в противоположные состояния триггеры 4 и 5, запрещая проход тактовых импульсов с выхоца целителя 2 через элемент И 6 на тактовый вход счетчика 8 и разрешая проход этих импульсов через элемент И 7 на тактовый вход счетчика 9. Последний начинает циклическую работу, выдавая с выхода за каждый цикл работы один импульс синхронизируюшей последовательности, начиная со второго, с периодом, зацанным оператором или задаваемым автоматически. Циклическая работа счетчика 10 процолжается и после прихода нового опорного сигнала, который с помощью приемника 3 вновь переключает триггер 4 в состояние, разрешающее проход тактовых импульсов через элемент И 6. В результате некоторое время счетчики 8 и 9 работают оцновременно, но после отсчета заданного времени задержки, выходной сигнал счетчика 8 переключает триггер 4 в состояние, запрещающее проход через элемент И 6 тактовых импульсов, вследствие этого счетчик 8 останавливается. Одновременно выхоцной сигнал счетчика 8 поступает на вход блока 11 в качестве очерецного импульса синхронизации и сбрасывает в фО" счетчик 9, который начинает работу с исходного состояния, т.е. с новой поцкорректированной фазой. При отставании фазы импульсов выцаваемой синхронизируюшей последовательности по отношению к задержанному опорному сигналу (сигналу на выхоце счетчика 8) блок 13 совпадения разрешен управляющим триггером 14 для прохода синхронизируюшего сигнала с выхода блока 11 на выход устройства. При опережении фазы импульсов выдаваемой синхрониэируюшей последовательности по отношению к зацержанному опорному сигналу блок совпацения 13 за 1 решен управляющим триггером 14 цля прохопд синхрони зируюшего сигнала на 1/2 периода следования синхронизируюших импульсов от его середины цо конца. Этим устраняется возможность появления ложного импульса в выходной последовательности, Триггер 14 устанавливается в разрешенное состояние сигналом с выхоца счетчика 9,Сигнал начальной установки, поступаюший при первоначальном включении устройства на вход триггера 5, устанавливает его в состояние, запрещающее проходтактовой частоты через элемент И 7 навход счетчика 9. По первому с началаработы устройства опорному сигналу, поступившему на вход приемника 3, его выхоцной сигнал устанавливает триггер 4 в 45 состояние, разрешающее проход тактовой частоты через элемент И 6, и запускает цели тель 2, после чего так това я час тот а через элемент И 6 поступает на тактовый вхоц счетчика задержки 8, который начинает отсчитывать величину задержки, заданную оператором или задаваемую автоматически. После отсчета счетчиком 8 заданного времени зацержй сигнал с его выхоца подается на вхоц блока 11 в качест ве первого импульса синхронизируюше" серии, одновременно выходной сигнал счетчика 8 производит сброс в "0 счета в запрещающее состояние - сигналомс выхода блока выделения серединыпериода 12, Блок 11 наложения признак ов служит цля н алож ения м оцулируюш ейчастоты, в абираемой в этом блоке, нанекоторые вицеоим пульсы синхронизируюшей серии в целях обозначения гранин5 9060 использованных участков серии синхрониэируюших импульсов.Величина рвзмечаемых участков серн синхронизирующих импульсов устанавливается оператором в счетчике приз нака 10, который поцсчитывает количество выходных импульсов .,счетчика 9 и выдает в блок 11 сигнал цля наложения признака на очередной вицеоимпульс. Кроме этого,в блоке 11 происходит обьецинение в один канад синхроиизирующих импульсов, поступающих с выходов счетчиков 8 и 9.Использование новых элементов улуч швет характеристики устройства, устраняет принципиальную возможность пропусков и добавлений синхроннзирующих импульсов, обеспечивает наложение отличительных признаков нв определенные 20 импульсьь Это позволяет успешно использовать преддагаемое устройство цля синхронизации процессов при исследовании аналоговых сигналов сложной структуры, например речевого сигнала. 25формула изобретенияформирователь синхронизируюшей по- зо сдецовательности, содержащий последовательно соединенные генератор опорной частоты, приемник опорных сигналов и целитель частоты, другой вход которого подключен к выходу генератора опорной частоты, последовательно соециненные 15 6счетчик задержки и триггер, к другомувходу которого подключен выход приемника опорных сигналов, а также блок ссепацения, отличающийсятем,что, с целью повышения точности синхра;низации, ввецены последовательно соединенные дополнительный триггер, первый элемент И 7, счетчик периода, счетчикпризнака и блок наложения признаков, последовательно соединенные дополнительныйтриггер, первый элемент И, при этом выходцелителя частоты подключен к другому входу первого элемента И и к первому входу второго элемента И, к второму входукоторого подключен выход триггера, авыход второго элементе И поцключен кпервому входу счетчика задержки, к второму входу которого подключен выходприемника опорных сигналов, выход счетчика задержки через блок наложенияпризнаков подключен к первому входублока совпацения, к второму входу которого через управляющий триггер подключен соответствующий вход блока нало.гжения признаков и первый выхоц счетчикапериода, второй выход которого подключенк входу, блока выделения середины.приоца, причем второй вход счетчика периоцв подключен к первому входу дополнительного триггера, второй вход которого является входом начальной установки.Источники информации,принятые во внимание при экспертиз1. Авторское свидетельство СССРМ 498749, кд. Н 047/02, 1973
СмотретьЗаявка
2888640, 15.02.1980
ВОЙСКОВАЯ ЧАСТЬ 44388-РП
БРЕЗИНСКИЙ ВИКТОР ВАСИЛЬЕВИЧ, НИКУЛИН ВИКТОР МАТВЕЕВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: последовательности, синхронизирующей, формирователь
Опубликовано: 15.02.1982
Код ссылки
<a href="https://patents.su/3-906015-formirovatel-sinkhroniziruyushhejj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь синхронизирующей последовательности</a>
Предыдущий патент: Устройство для фазового пуска приемника
Следующий патент: Устройство тактовой синхронизации
Случайный патент: 403391