Устройство для передачи и приема дискретных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Ф О П Й С А-Н-.М Е ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(2 З) Приоритет -Опубликовано 050480 Бюллетень ь 1 о 13 Р 1 М Кг С 08 С 19/28 Государственный комитет СССР по делам изобретений и открытийДата опубликования описания 10,04.80(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНЫХ СИГНАЛОВИзобретение относится к устройствам передачи и приема дискретных сигналов, используемых на дуплексных ка-.налах связи в условиях воздействияпомех,Известно устройство 1 для пере;дачи и приема дискретных сигналов,используемое на дуплексных каналах.связи с различной величинойзапазды-вания в прохождении по ним сигналовдля повышения достоверности переда"чи информации в условиях воздействияканальных помех,В известном устройстве канал обратной связи используется для передачи сигналов запроса или квитанции опринятых кодовых комбинациях, что сни:жает скорость передачи информации,Наиболее близким по техническойсущности к изобретению является уст-.ройство (2) для передачи и приема дискретных сигналов, содержащее первыйпереключатель, выход .которого подключен ко входу кодирукщего блока и через первый накопитель-повторитель кпервому входу первого переключателя.Первый выход кодирующего блока соединен с первым входом первого блока сложения, второй выход - со входом второго элемента задержки, выходы которого соединены с первыми входами соответствующих блоков сравнения. Выходвторого блока сложения подключен ковторым входам блоков сравнения, выходыкоторых подключены ко входам соответствующих регистров и к первымвходам соответствукщих элементов управления, Выходы регистров соединенысо входами блоков памяти,выходы которых подключены ко вторым, входам соОтветствующих элементов управления,выходы которых соединены с первымивходами элемента памяти, первогосчетчика и с первыми выходами декодирующего блока и элемента памяти.Первый выход первого счетчика подключен к третьему входупервого переключателя, второй выход - к первому входу второго накопителя-повторителя,ко второму входу которого подключен.второй выход декодирующего блока.Третий вйход счетчика соединен совторьм входом элемента памяти, а третий выход декодирующего блока - совторым входом второго блока сложения.Выход первого блока сложения подключен к первому выходу устройства, выход второго накопйтеля-повторителя -о второму выходу устройства, а выход 1 врного блока задержки - ко второму ьхоДУ перного блока сложенияНедостатком известного устройства является-отсутствие контроля исправности функциональных блоков и узлов, что снижает надежность устройства.Целью изобретения является повыщение надежности устройства.Поставленная цель достигается тем, что н предложенное устройство введены второй и третий переключатели, второй и третий счетчики, блок управления, датчик, анализатор, триггер, коммутатор и третий элемент задержки, Выход датчика подключен к первому вхо, - ду второго переключателя, второй вход 5 которого соединен с первым входом устройства, а выход - со вторым входом первого переключателя. Выход блока управления подключен к третьему входу второго переключателя, к первым 2 О входам второго и третьего счетчиков, к первому входу триггера, к первому входу коммутатора, к первым входам анализатора и третьего переключателя, второй вход которого соединен с выходом первого блока сложения, а третий вход - кб вторым входам устройства, Выход третьего переключателя соединен с первыми входами декодирующего блока и второго блока слЬже- ния. Выход второго накопителя-повто"рителя подключен ко второму входу анализатора, выход которого соединен со вторым входом второго счетчика. Выходы элементов управления подключены ко второму входу триггера, третий вход которого соединен с выходом второго счетчика, Выход триггера подключей"ко"второму входу коммутатора ико ВтОрому входу третьего счетчика, выход которого соединен со входом бло ка управления. Третий выход декодирукщего блока подключенк третьему входу коммутатора. Выходы последнего соединены с соотнетствукщими входами третьего элемента задержки, выход которого подключен ко второму входу первого"элемента задержки.Структурная схема устройства показана на чертеже.Устройство содержит первый пере 50 ключатель 1, первый накопитель-повторитель 2, кодирующий блок 3, первый блок сложения 4, первый элемент задержки 5, первый счетчик 6, второй накопитель-повторитель 7, элемент па-, мяти 8, декодирующий блок 9, второй элемент задержки 10, второй блок сложения 11, блоки срав нения 12-14, ре-гистры 15-17, блоки памяти 18-20, элементы управления 21-23, датчик 24, анализатор 25 контрольной последовательности сигналов, второй 26 и третий 27 переключатели, блок управле -ния 28, второи 29 и третий 30 счетчики, третий элемент задержки 31, коммутатор 32 и триггер ЗЗ, первый вход 65 34, второй выход 35, второй вход 36, первый выход 37.Устройство работает следующим образом.Блок управления 28 сигналами со своих выходов определяет два режимаработы устройства: рабочий режим - передача и прием информационных сигналов по каналам связи, и контрольный режим - передача и анализ на приеме контрольной последовательности сигналов .В рабочем режиме сигналы с выхода блока управления 28 устанавлинают переключатели 26 и 27 и коммутатор 32 в положения, обеспечивающие подключение соответственно первого (информационного) входа 34 .устройства к первому входу переключателя 1, второго (канального) входа 36 устройства ко входу декодирующего блока 9 и первому входу блока сложения 11, второго ныхода декодирукщего блока 9 ко входу элемента задержки 5 через коммутатор 32 и элемент 31 без внесения дополительного запаздывания при прохождении сигналов по этому тракту. В этом режиме работа предложенного устройства аналогична работе известного устройства.При переходе в контрольный режимпо сигналам с выхода блока управления28 устанавливается в исходное положение триггер 33, счетчики 29, 30, изменяется положение переключателей 26, 27 и подключается анализатор 25 для анализа сигналов с вйхода накопителяпонторителя 7. Сигналы контрольной последователь, ности с выхода датчика 24 через переключатели 26 и 1 поступают в кодирующий блок 3 и накопительповторитель 2. В блоке 3 поступившие сигналы преобразуются в комбинации избыточного кода. Затем сигналы кодовой комбинации с выхода блока 3 через блок сложения 4, где производится сложение проверочных символов кодовой комбинации с проверочными символами, образованными декодирующим блоком 9, поступают через выход 37 устройства, переключатель 27 на. вход декодирукщего блока 9 и первый вход второго блока сложения 11. Декодирующий блок 9 по информационным символам этой комбинации формирует проверочным символы и выдает из с одного из своих выходов на второй входблока сложения 11 и через коммутатор 32, элементы задержки 31 и 5 на второй вход блока сложения 4. Элемент задержки 5 обеспечивает согласование новремени поступления сигналов на первой и второй входы блока 4. Так как в начальной стадии контрольного режима сигналы с выхода декодирукщего блока 9 прохбдят через блоки 32 и 31 на вход элемента 5 без запаздывания, то в блоке сложения 4 проверочные символы, сформированные блоком 9 поинформационным символам комбинации, поступившей на его вход в данный момент, складываются с проверочными символами следующей передаваемой комбинации. Поэтому сигналы с выхода блока сложения 11, являющиеся результатом сложения проверочных символов, поступивших вместе с комбинацией, и символов, сформированных декодирующим блоком 9, совпадают с контрольными символами, сформированными кодирующим блоком 3 и поступающими с первого выхода элемента задержки 10 навход блока сравнения 12. Входные сигналы на остальных блоках сравнения не совпадают один с другим. Если в это время открыт элемент управления, подсоединенный к выходу блока сравнения с несовпадающими входами то на входы счетчика 6 и элемента памяти 8 поступают сигналы ошибка, переводя устройство в режим запроса и пов О торения комбинаций. Сигналы ошибка поступают также на второй вход триггера 33, удерживая его в исходном положении. В этом случае на вход анализатора 25 входные сигналы не посту пают. Однако после появления нескольких сигналов совпадения на выходе блока сравнения 12 сигнал с выхода регистра 15 изменяет состояние блоков памяти 18-20, открывает элемент управ- ЗО ления 21, подключенный к блоку сравнения 12 и закрывает другие элементы управления. Сигнал ошибка с выхода элементов 21-23 не поступает. По окончании цикла запроса на вход анализато- З 5 ра 25 с выхода второго накопителя-повторителя 7 начинают поступать сигналы,Если поступившиена вход анализатора 25 сигналы соответствуют контрольной последовательности, то с выхода анализатора 25 на вход счетчика 40 29 начинают поступать сигналы, под воздействием которых счетчик 29 срабатывает и выдает сигнал на первый вход триггера 33, переводя триггер из исходного состояния (например,ну левого), в другое (единичное) .По сигналу с выхода триггера при переходе его в 1 единичное состояние срабатывает коммутатор 32 и подключает второй выход декодирующего бло О ка 9 ко второму входу элемента задержки 31, вводя тем самым дополнительную задержку в цепь прохождения проверочных символов из блока 9 в первый блок сложения на время, равное длительности передачи одной кодовой комбинации.В результате этого совпадение сигналов происходит уже не на входах блока сравнения 12, а на входах блока сравнения 13, один из входов которого подключен ко втоРому выходу эле" мента 10, Сигналы ошибка с выхода блока 12 через открытый элемент управления 21 поступают на второй вход триггера 33, переводя его в нулевое состояние, и на вход счетчи ка 6 и переводит устройство в режим запроса до тех пор, пока под воздействием сигналов совпадения.с выхода блока сравнения 13 через регистр 16 и блок памяти 19 не закрывается элемент управления 21, через который проходили сигналы ошибка, и не открывается элемент управления 22, подключенный к блоку сравнения 13 с совпадающими входными сигналами, т. е. пока не прекратится поступление на вход счетчика 6 сигналов ошибка. После выхода устройства из режима запроса на вход анализатора 25 опять начинают поступать сигналы контрольной последовательности.При правильном ее приеме анализатор 25 начинает выдавать на вход счетчика 29 сигналы, под воздействием которых счетчик 29 вырабатывает сигнал на переключение триггера 33, Сигнал с выхода триггера поступает на переключение коммутатора 32. Коммутатор 32 подключает сигналы проверочных символов с выхода декодирующего блока 9 на третий вход элемента задержки 31, увеличив тем самым задержку в прохождении снгналов с выхода блока 9 на вход блока 4 на время, равное длительности передачи одной комбинации, В результате с выхода элемента управления 22 начинают выдаваться сигналы ошибка, так как сигналы на входе блока сравнения 13 перестают совпадать один с другим, а совпадение входных сигналов происходит на входах блока сравнения 14В дальнейшем устройство работает аналогично.Полная проверка исправности действия всех узлов и блоков устройства завершается после установления такой величины задержки в элементе 31, когда совпадение входных сигналов происходит в блоке сравнения, подключенным к последнему выводу элемента задержки 10, Триггер 33 под воздействием сигналов с выхода счетчика 29 и с объединенного выхода элементов управления 21-23, поступающих на разные входы триггера, периодически изменяет свое состояние, обеспечивая управление коммутатосчетчиком, емкость которого выбрана рав ной числу выв одов с элемента задержки 10 или большей, чем это число. Появление сигнала с выхода счетчика 30 на входе блока управления 28 служит признаком окончания контрольной проверки работо-. способности устройства. При исправном действии всех узлов и блоков устройства время его контрольной проверки всегда одинаково.При появлении неисправности время контрольной проверки увеличивается. Поэтому производя измерение времени или подсчета, числа тактов работы устройства от момента переключения его в режим контроля и до момента поступления в блок управления 28 сигнала с выхода счетчика 30, можно судить о результате контрольной проверки устройства. Задержка в срабатывании счетчика 30 происходит при нарушении периодичности поступления на управляю щие входы триггера 33 сигналов фошибка и сигналов с выхода счетчика 29. Так при наличии неисправностей в тракте передачи информационных сигналов анализатор 25 контрольной последовательности сигналов не вырабатывает сигналы соответствия и не выдает их на вход счетчика 29. При .наличии не.исправностей, приводящих к йостоянному выделению сигналов ошибка, например при отказах кодирукщего или декодирунвцего блоков, блоков сложения, а также элементов задержки, блоков сравнения, регистров, блокбв памяти, при несогласованных задержках в прохождении сигналов через элемент 2 О 31 и через элемент 10 от его входа до выхода, подключенного через соотв ветствующий блок сравнения к открытому элементу управления, сигнала на входытретьего счетчика также посту пают, что приводит к задержке окончания контрольного режима и обнаружейию, таким образом, наличия неисйравности в устройствеПредложенное устройство позволяет ЭО проверить исправность действия практически всех узлов и блоков устройства, чтоповышает-его йадежность.формула изобретения Устройство для передачи и прйема дискретных сигналов, содержащеепервый переключатель, выход котороГО подключен ко входу кодируицего блока и через первый накопитель-повто Оритель к первому входу первого переключателя, первый выход кодирунхцегоблока соединен с первым входом первого блока сложения, второй выход кодирующего блока подключен ко входу 45второго элемента задержки, выходы которого соединены с первыми входамисоответствующих блоков срав не ния, выход второго блока- сложения-пбдКПЮЧенко вторым входам блоков сравнеййя, 5 Овыходь которых подключены ко входамсоответствующих регистров и к персвым входам соответствунщих элемейтовуправленря, выходы регистров соединены со входами блоков памяти, выходыкотрых подключены ко вторым входамсоответствукщих элементов управления,выходы которых соединены с первымйвходами элемента памяти, первогб счетчика и с первыми выходами декодирующего"блока и элемента памяти, первый 60выход первого счетчика подключен к Третьему входу первого переключателя,второй выход первого счетчика соединен с первым входом второго накопителя-повторителя, ко,второму входу которого подключен второй выход декодирукщего блока, третий выход счетчикасоединен со вторым входом элементапамяти, третий выход декодирующегоблока соединен со вторым входом второго блока сложения, выход первого блока сложения подключен к первому выходу устройства, выход второго накопителя-повторителя соединен со вторымвыходом устройства, выход первогоблока задержки подключен ко второмувходу первого блока сложения, о тл и ч а ю щ е е с я тем, что, с целью повышения надежности устройства,в него введены второй и третий переключатели второй и третий счетчики,флок управления, датчик, анализатор,триггер, коммутатор и третий элементзадержки, выход датчика подключен кпервому входу второго переключателя,второй вход которого соединен с первым в.одом устройства, а выход - совторым входом первого переключателя,выход блока управления подключен ктретьему входу второго переключателя,к первым входам второго и третьегосчетчиков, к первому входу триггера,к первому вхоДу коммутатора, к первымвходам анализатора и третьего переключателя, второй вход которого соединен с выходом первого блока сложения, а третий вход подключен ко второму входу устройства, выход третьегопереключателя соединен с первыми входами декодирующего блока и второгоблока сложения, выход второго накопителя-повторителя подключен ко второму входу анализатора, выход которогосоединен со вторым входом второгосчетчика, выходы элементов управленияподключены ко второму входу триггера, .третий вход которого соединен с выходом второго счетчика, выход триггерафподключен ко второму входу коммутатора, и ко второму входу третьегосчетчика,выход которого соединен со входом блока управления, третий выход декодирукщего блока подключен к третьемувходу коммутатора, выходы которого соединены с соответствующими входамитретьего элемента задержки, выход третьего элемента задержки подключен ковторому входу первого элемента задержки,Источ ники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 447745, кл. С 08 С 25/02, 26,03.73.2. Авторское свидетельство СССРФ 557403, кл. О 08 С 19/28, 13.10.75726560 Составитель Н. Лысенкотехред М,раткоКорректор Ю. Макаренко Редактор ех аказ 655/36 Подписное филиал ППП Патент, г. Ужгород, ул. Проектная ЦНИ п 035Тираж 682И Государственного делам изобретений и Москва,. Ж, Раушс митета. СССРткрытийя наб., д. 4/
СмотретьЗаявка
2533224, 10.10.1977
ПРЕДПРИЯТИЕ ПЯ Г-4812
СУЛИМОВ ЮРИЙ ВАСИЛЬЕВИЧ, ФОМИЧЕВ ФЕДОР ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: дискретных, передачи, приема, сигналов
Опубликовано: 05.04.1980
Код ссылки
<a href="https://patents.su/5-726560-ustrojjstvo-dlya-peredachi-i-priema-diskretnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи и приема дискретных сигналов</a>
Предыдущий патент: Телеметрическое устройство для контроля качества воды
Следующий патент: Устройство для передачи и приема дискретных сигналов
Случайный патент: Устройство для крепления прессштемпеля к опорной подушке