Следящий аналого-цифровой преобразователь

Номер патента: 864549

Авторы: Примиский, Цуканова

ZIP архив

Текст

Союз Советских Социалистических РеспубликОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ ц 864549 Г(51) М. Кл. Н ОЗ К 1 З/О 2 с присоединением заявки Йо -Государственный комитет СССР по делам изобретений и открытий(71) Заявитель 4) СЛЕДЯЩИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛ аннезовачетчик ния 1, цтель 2,Изобретение относится к вычислительной технике и может использоваться в различных измерительных цифровых приборах.По основному авт.св, Р 546099 известен следящий аналого-цифровой преобразователь, содержащий блок сравнения, один вход которого соединен с клеммой входного сигнала, а другой вход через цифроаналоговый преобразователь - с выходом основного реверсивного счетчика, один вход которого соединен с выходом блока сравнения, а другой вход - с выходом линии задержки, генератор импульсов, выход 15 которого соединен с входом линии задержки, триггер, первый вход которого соединен с выходом блока сравнения, второй вход - с выходом линии задержки, авыход подключен к первому 20 нходу логической схемы, второй вход которой соединен с выходом блока сравнения, а выход - к первому входу вспомогательного реверсивного счетчика, выходы которого через дешифратор25 соединен с третьим входом основного реверсивного счетчика, а второй вход - с выходом генератора импульсов 11.Недостатком преобразователя является невозможность фиксации амплитуд ного кода, соответствующего максимуму входного аналогового сигнала, а при работе аналогоцифровых преобразователей в различных измерительных комплексах часто возникает задача измерения и запоминания максимально полученного результата измерений, по которому можно судить о максимальном уровне входного аналогового сигнала за сиену, сутки и т.д.Цель изобретения - расширение функциональных возможностей за счет фиксации и запоминания максимального кода.Это достигается тем, что в следящий аналого-цифровой преобразователь введены регистр и дополнительный блок сравнения, при этом первый вход дополнительного блока сравнения соединен с выходом основного реверсивного счетчика и с первым входом регистра, второй вход которого соединен с выходом дополнительного блока сравнения, а выход - со вторым входом дополнительного блока сравнения.На чертеже приведена блок-схема устройства.Устройство содержит блок срифроаналоговый преобра основной реверсивный с1 при О - ОЪО1 о при О -О (а,вхОтвет Ч,;,(блока сравнения 1 на предыдущем такте запоминается с помощьютриггера 9. Ответы Ч и 9поступают на логическую схему 8, значениесигнала на выходе которой 1 = Ч"9.; +35.ЧФ;определяет направление счета вовспомогательном счетчике 5.при Г ) = 2 - вычитаниеСохранение значения Ф на двух иболее соседних тактах означает, чтокомпенсирующий сигнал отстает,отвходного .и в результате вызывает увеличение шага уравновешивания и =2 и( -4в противном случае шаг уравновешивания уменьшается и= 172 и . Послеопределения и; сигнал с гейератораимпульсов 7 через линию задержки 6поступает на основной реверсивныйсчетчик 3 и вызывает в зависимостиот Ф увеличение или уменьшение содержимого счетчика на единицу вовспомогательном разряде.Таким образом, в основном реверсивном счетчике 3 формируется код М(,соответствующий входному аналоговому сигналу О в . Этот код М поступает на первый вход дополнительногоблока сравнения 10 и вход регистра11, Так как в начальном состояниирегистр 11 находится в нуле, то нулевой код с его выхода поступает на ЗО 40 3, дешифратор 4, вспомогательный ре- версивный счетчик 5, линия задержки 6, генератор тактовых импульсов 7, логическая схема 8, триггер 9, дополнительный блок сравнения 10, регистр 11.Устройство работает следующим образом.Принимаем, что и = 3 и и = 9, где ии и - количество двоичных разрядов соответственно вспомогательного и основного реверсивных счетчиков. В начале работы на устройство поступает сигнал начальной установки, по которому во вспомогательный реверсивный счетчик 5 заносится код й = 111. Шаг уравновешивания и = 2 и, где7квант преобразования соответствует занесению +1 в старшийиз управляемых разрядов, в данном случае в седьмой. Оптимальный шаг уравновешивания выбирается при произвольном коде во 20 вспомогательном счетчике 5, поэтому ,начальная установка не является обязательной, но она ускоряет выход устройства на режим слежения.В результате сравнения сигналов р 5 О хи О, в произвольный момент времени с блок сравнения 1 вырабатывает сигнал второй вход дополнительного блока сравнения 10, который настроен таким образом, что если на его первом входе (со стороны основного реверсивного счетчика 3) код й больше, чем код на втором входе (с выхода регистра 11), то он выдает на свой выход сигнал "1", во всех остальных случаях - "0".При появлении "1" на выходе схемы дополнительного блока сравнения 10 и управляющем входе регистра 11 разрешается запись кода й с основного реверсивного счетчика 3 в регистр 11. При этом на обоих входах дополнительного блока сравнения 10 окажутся одинаковые коды, а на выходе сигнал - "0". Как только код с основного реверсивного счетчика 3 увеличится на значение хотя бы младшего разряда, допустим станет й , устройство работает описанным образом, т.е. на выходе схемы сравнения появится "1" и код запишется в регистр 11. Таким образом, в резистре 11.всегда записывается и хранится сколь .угодно долго значение максимального кода с основного реверсивного счетчика 3, соответствующее максимальной величине входного аналогового сигнала.Предлагаемое устройство позволяу расширить Функциональные возможности изобретения эа счет воэможности нахождения и запоминания максимального кода на выходе аналого-цифрового преобразователя.Расширяется также область использования изобретения в различных амплитудных измерителях и цифровых вольтметрах.формула изобретенияСледящий аналого-цифройой преобразователь по авт.св. У 546099, о тл и ч а ю щ и й с я тем, что, сцелью расширения Функциональных возможностей за счет фиксации и .запоминания максимального кода, введенырегистр и дополнительный блок сравнения, при этом первый вход дополнительного блока сравнения соединен свыходом основного реверсивного счетчика и с первым входом регистра,второй вход которого соединен с выходомдополнительного. блока сравнения, авыход - с вторым входом дополнительного блока сравненияИсточники инФормации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 546099, кл. Н 03 К 13/02, 1975864549 Составитель В.СолодоваРедактор М,Недолуженко Техред З.фанта Корректор Н.Швыдк Подписно Заказ филиал ППП "Патент", г.Ужгород, Ул.Проект 831/85 ВНИИПИ Гос по делам 13035, Моск

Смотреть

Заявка

2854244, 18.12.1979

ВСЕСОЮЗНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ АНАЛИТИЧЕСКОГО ПРИБОРОСТРОЕНИЯ

ЦУКАНОВА ЛАРИСА АНДРЕЕВНА, ПРИМИСКИЙ ВЛАДИСЛАВ ФИЛИППОВИЧ

МПК / Метки

МПК: H03K 13/02

Метки: аналого-цифровой, следящий

Опубликовано: 15.09.1981

Код ссылки

<a href="https://patents.su/3-864549-sledyashhijj-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Следящий аналого-цифровой преобразователь</a>

Похожие патенты