Преобразователь параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 860056
Авторы: Бяльский, Гехт, Новохатная
Текст
Союз Сфветснид Соцналистнчесннд РеспубликОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ оц 86 ОО 56(22) Заявлено 060879 (21) 2806.290/28-24 с присоединением заявки Нов(23) ПриоритетОпубликоваио 300881, Бюллетень Йо 32 Дата опубликования описания 300881(51).М Кл з С 06 Г 5/04 Государстаеииый комитет СССР оо делан изобретений и открытий(54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО КОДА В ПОСЛЕПОВАТЕЛЬНЫИ Изобретение относится к автоматикеи вычислительной технике и может найти применение в системах передачиданных по цифровым каналам для преобразования параллельного кода в после 5довательныйИзвестен преобразователь параллельного кода в последовательный, содержащий магнитострикционный звукопровод с передающими и приемной катушками, причем передающие катушки, количество которых равно числу двоичныхразрядов параллельного кода, соединены с Формирователем входного сигналапреобразователя и каждая из них соединена с ключом. который управляетсясигналом параллельного кода 11,Недостаток этого преобразователясостоит в тсм, что он способен осуществлять преобразование кода только одного Фиксированного формата(фиксированной длины кода),Наиболее близким к предлагаемомупо технической сущности и схемномурешению является преобразовательпараллельного кода в последовательный,содержащий регистр сдвига, деши"фратор нуля, входы которого соединены с выходами разрядов регистра сдвйга, эа исключением старшего, генера тор импульсов, управляющии вход которого соединен с выходом дешифратора нуля, а выход генератора импульсов соединен со входом сдвига регистра сдвига, выход старшего разрядарегистра сдвига является информационньм выходом преобразователя 21.Недостаток данного преобразователя состоит в невозможности преобразования чисел с различными Форматами (различньм числсм разрядов).Цель изобретения - расширениефункциональных возможностей, заключающихся в обеспечении возможностипреобразования кодов переменногоформата,Поставленная цель достигается тем,что в преобразователь параллельногокода в последовательный, содержащийрегистр сдвига, дешифратор нуля, входы которого соединены с выходами разрядов регистра сдвига, за исключением старшего, генератор импульсовуправляющий вход которого соединен свыходом дешифратора нуля, а выходгенератора импульсов соединен совходом сдвига регистра сдвига, выход старшего разряда регистра сдвига является информационным выходомпреобразователя, введен коммутатор, 860056управляющий вход которого соединенсо входом запуска преобразователяи входом запуска генератора импульсов, выходы коммутатора соединенысо входами разрядов регистра сдвига,информационные входы коммутатораявляются входами выбора форматапреобразователя.На чертеже приведена функциональная схема предлагаемого преобразователя,Схема преобразователя содержитгенератор 1 импульсов, дешифратор 2нуля, регистр 3 сдвига, входы 4 выбора формата, коммутатор 5, вход б запуска преобразователя, информационные входы 7, выход 8 преобразонателя.Коммутатор выполнен на логических элементах И и осуществляет функцию коммутации сигнала запуска с входа 6 на любой из выбранных входов 20регистра 3 сдвига. Количество выходов коммутатора должно соответствовать количеству переменных Форматовкодов, которые преобразовывает данное устройство. Например, если в 25преобразователе используетсяразновидностей. форматов слав, то коммутатор 5 должен содержатьвыходов,т.е. каждому возможному формату кодасоответствует один выход. Максимальное количество форматов равно п,где и - количество разрядов регистра3 сдвига.Соединение выходных шин коммутатора соразрядами регистра 3 сдвигапроизводится таким образом, что выход коммутатора 5, соответствующийданному формату преобразуемого кода,соединяется с таким разрядом регистра 3 сдвига, который предшествуетпервому разряду преобразуемого кода. 49Например, если преобразуемый параллельный код содержит М разрядов, тосоответствующий ему выход комм 1 татора 5 подсоединен к 1+1-му разрядурегистра 3 сдвига (отсчет производится, начиная с и-го разряда).Управление коммутатором 5 производится по нходам выбора формата, Количество этих входов зависит от ноз -можного количества форматов. Например, если коммутатор управляется двоичным кодом, а количество Форматовравно 16, то необходимое количествовходов равно 4. Коммутатор может бытьпостроек как обычный дешифратор, который стробируется сигналом запуска, 55 довых элемента И. Кроме того,постро-ение коммутатора на элементах Иболее выгодно, чем наличие триггеров в счетном устройстве, с точкизрения помехоустойчивости и надежности,Преобразователь параллельного кода в последовательный, содержащий регистр сдвига, дешифратор нуля, входы Преооразователь работает следующим образом.Преобразуемый параллельный код вводится через вход 7 в разряды регистра 3 сдвига, Разряды преобразуемого кода и разряды регистра 3 сдвига совмещаются по и-му разряду, На вход 4 выбора формата подается код, соответствующий формату преобразования. Поступающий на вход б запуска импульс через выбранный входкоммутатора 5 записывает "1" в соответствующий разряд регистра 3 сдвига, Нри этом дешифратор 2 нуля снимает запрещающий потенциал с генератора 1 импульсов, так как содержимое 1-; 1 -1 -ых разрядов регистра 3сдвига уже не является нулевьм. Одновременно с входа б запуска поступает на генератор 1 импульс, которыйначинает продвижение кода. по регистру 3 сдвига. Сдвиг продолжается дотех пор, пока (1 -;и -1) -ые разряды регистра 3 сдвига не обнулятся. Зтопроизойдет тогда, когда весь записанный в регистр 3 сдвига параллельный код не будет выдан с И -го разряда на выход 8. С дешифратора 2 нуляна генератор 1. импульсов подаемсязапрещающий потенциал и генератор 1прекращает продвижение кода по регистру 3 сднига. Ввиду этого "1", характеризующая формат кода и сдвинутаяв 11-ый разряд, на выход не подается. Так как преобразователь после ны"дачи последнего разряда затормаживается и .готов к преобразованию, онне требует специального сигнала динамического сброса. Первоначальныйсброс преобразователя осуществляется обычным путем,Для решения преобразования параллельного кода в последовательный наиболее очевидным является добавлениесчетчика, производящего отсчетколичества импульсов генератора импульсов, В этом случае увеличениеформата преобразуемого кода г требует увеличения числа разрядов 1 внешнего счетного устройства. Так, длядвоичного счетного устзойстна числоразрядов должно быть не менееК=Гор И.При этом, если число необходимыхФорматов преобразования, товыигрыш н оборудовании при применении коммутатора наиболее существенен. Так, для преобразования трехразличных форматов, максимальнаядлина одного из которых 256 разрядов, требуется счетное устройстно,имеющее 8 разрядов. В то же время длярешения этой задачи с помощью предлагаемого преобразователя коммутаторможет содержать всего три вбсьмивхоФормула изобретения860056 У 9 Ч Составитель М.Аршавскиедактор А.Лежнина Техред А, Бабинец то ос 7548/73 тираж 745 Подл ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб дилиад ППП "Патент", г. Ужгород, ул. Проектная, 4 которого соединены с выходами разрядов регистра сдвига, за исключениемстаршего, генератор импульсов, управляющий вход которого соединен свыходом дешифратора нуля, а выходгенератора импульсов соединен со входом сдвига регистра сдвига, выходстаршего разряда регистра сдвига является информационньм выходом преобразователя, о т л и ч а ю щ и й с ятем,что,с целью расширения функциональных возможностей, э аключающихся в обеспечении возможности преобразованйякодов переменного формата, в неговведенкоммутатор, управляющий вход которого соединен со входом запускапреобразователя и входом запускагенератора импульсов выходы коммутатора соединены со входами разрядоврегистра сдвига, ийформационные входы коммутатора являются входами выбора формата преобразователя. Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР 9 278216, кл. О 06 Г. 5/04, 19702. Авторское свидетельство СССР 9 217712, кл. 6 06 Г 5/04, 1968 (прототип)
СмотретьЗаявка
2806290, 06.08.1979
ПРЕДПРИЯТИЕ ПЯ А-7160
БЯЛЬСКИЙ АЛЕКСАНДР ЯКОВЛЕВИЧ, ГЕХТ ГРИГОРИЙ МОИСЕЕВИЧ, НОВОХАТНАЯ ЛЮДМИЛА ЕВГЕНЬЕВНА
МПК / Метки
МПК: G06F 5/04
Метки: кода, параллельного, последовательный
Опубликовано: 30.08.1981
Код ссылки
<a href="https://patents.su/3-860056-preobrazovatel-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь параллельного кода в последовательный</a>
Предыдущий патент: Преобразователь двоично-десятичных чисел в коде 4, 2, 2, 1 в двоичные
Следующий патент: Устройство для перебора размещений
Случайный патент: Солнечный водоподъемник