Устройство для синхронизациипо циклам
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 815946
Автор: Хомич
Текст
Союз Советски иСоциалистическихРеспублик 1 ц 81 ИДЕТ ЕЛЬСТВУ АВТОВСКОМ(72) А втор изобретения д-ВТУЗ при Заводе ВЭМ и Фили политехнического института) УСТРОЙСТВО ДЛЯ Цел устойчие относится к устроиствам обормации и может использоватьх с импульсно-кодовой модулямах передачи дискретных сообИзобретеработки инфся в системацией, в систщений. ля синхронизации ервый и второй реразрядов которых ючены к первому второй вход которойства 1. Однако известное устройство имеет сравнительно низкую помехоустойчивость синхронизации при передаче информации по каналам связи с помехами, обусловленную не- выделением синхросигналов при искажении принятых синхроимпульсов. Действительно, в режиме поиска синхронизма детерминированные синхроимпульсы, принятые с ошибкой, ложно преобразуются в комбинации, соответствующие информационным пози- Ю циям цикла, что препятствует правильному накоплению синхросигналов в регистрах сдвига и, следовательно, выделению цикловой фазы дешифратором синхросигнала. Известно устройство дпо циклам, содержащее пгистры сдвига, выходычерез дешифратор подклвходу решающего блока,рого является входом ус изобретения - повышение помехоости синхронизации. Цель достигается тем, что в устройство для синхронизации по циклам, содержащее первый и второй регистры сдвига, выходы разрядов которых через дешифратор подключены к первому входу решающего блока, второй вход которого является входом устройства, введены блок сравнения, формирователь сигналов результата сравнения, блок коррекции и управляемый инвертор, при этом второй вход решающего блока и выход первого регистра через последовательно соединенные блок сравнения, формирователь сигналов результата сравнения и блок коррекции подключены к одному из входов управляемого инвертора, к двум другим входам которого подключены соответственно выход первого регистра сдвига и второй вход решающего блока, а выход управляемого инвертора подключен к входу первого регистра сдвига, выход формирователя сигналов результатов сравнения подключен к входу второго регистра сдвига, выход которого подключен к второму входу формирователя сигналов результата сравнения, к815946 формула изобретения третьему входу которого подключен другойвыход блока коррекции, к другому входукоторого подключен выход решающего блока.На чертеже представлена структурнаяэлектрическая схема предлагаемого устройства,Устройство для синхронизации по циклам содержит первый 1 и второй 2 регистры сдвига, дешифратор 3, решающий блок 4,блок 5 сравнения, формирователь 6 сигналов результата сравнения, блок 7 коррекции и управляемый инвертор 8,Устройство работает следующим образом.На вход устройства поступает последовательность двоичных знаков сообщения, в которой с определенной периодичностью следуют детерминированные синхроимпульсы,например единичные. На остальных информационных позициях цикла присутствуютинформационные знаки, которые появляются случайно.В режиме синхронизации принимаемыезнаки через управляемый инвертор 8 заносятся в первый регистр 1 сдвига с числомразрядов, равным длине цикла передачизнаков сообщения. В дальнейшем эти знакис выхода первого регистра сдвига сопоставляются в блоке 5 сравнения со знаками,поступающими на вход устройства из канала связи.Во втором регистре 2 сдвига проивводится накопление результатов. оценок для каждого сравниваемого двоичного знака следующим образом. При наличии совпадения знаков блок 5 сравнения вырабатывает единичные сигналы на формирователь 6 сигналов результата сравнения. Этот формирователь для каждого знака образует двоичное т-разрядное число, причем сигналы совпадения увеличивают значение сигналов результата сравнения, а сигналы несовпадения уменьшают значение сигналов результата сравнения, которые поступают с выхода второго регистра 2 сдвига. По результатам сравнения блок 7 коррекции с помощью управляемого инвертора 8 производит запись сигналов в первый регистр 1сдвига и установку значений результатовсравнения в формирователь 6 сигналов результата сравнения в соответствии со следующим алгоритмом.Если полученное значение результатасравнения превышает установленное пороговое значение, то в первый регистр 1 сдвигапереписывается сигнал с его выхода, а вовторой регист 2,сдвига - полученное значение результата сравйения,1 о 15 и 25 зо 35 4 О 45 5 О 4Ввиду того, что во втором регистре 2 сдвига на позициях синхроимпульсов в большинстве случаев имеется максимальное значение результата сравнения, то синхроимпульсы, искаженные в канале связи помехами, как правило,не приводят к стиранию единичных сигналов в первом регистре 1 сдвига. Однако если это и произойдет, то при последующих циклах правильного приема синхроимпульсов из канала связи единичный сигнал в первом регистре 1 сдвига восстанавливается.В результате повышается помехоустойчивость синхронизации.В блоке 7 коррекции пороговые значения для единичных сигналов, накопленных в первом регистре 1 сдвига, устанавливаются отличными от пороговых значений для нулевых сигналов. При этом оптимальные значения порогов выбираются, исходя из вероятностных характеристик как используемого канала связи, так и передаваемой информационной последовательности знаков.Это позволяет обеспечить более быструю очистку регистра сдвига от сигналов на информационных позициях при одновременном сохранении единичного сигнала на синхронной позиции.Дешифратор 3; подключенный к разрядам первого и второго регистров сдвига, производит выделение синхросигналов. В процессе дальнейшей работы рещающий блок 4 выносит решение о наличии или отсутствии синхронизма по циклам на основе сравнения входных синхроимпульсов и сигнала с выхода дешифратора 3. В режиме синхронизма по циклам сигнал с выхода решающего блока 4 не поступает. В случае обнаружения рассинхронизации или не выделения синхросигн алов устройство переводится в состояние поиска, когда в первый регистр 1 сдвига производится запись знаков из канала связи,а во второй регистр 2 сдвига - новых значений результата сравнения.В предлагаемом устройстве повышение помехоустойчивости синхронизации достигаетсв за счет более быстрой очистки регистра сдвига от сигналов на информационных позициях при одновременном сохранении или восстановлении синхросигналов на синхронной позиции цикла. При этом реализуется оптимальный алгоритм вынесения решения, исходя из вероятностных характеристик канала связи и статистических харак-. теристик передаваемой информационной последовательности.В том случае, когда значение результата сравнения становится равным или ниже порогового значения, в первый регистр 1 сдви: га записывается инверсное значение сигнала, а во второй регистр 2 сдвига - новоеисходное значение результата сравнения. Устройство для синхронизации по циклам, содержащее первый и второй регистры сдвига, выходы разрядов которых через дешифратор подключены к первому входу решающего блока, второй вход которого является815946 СостаТехред Тираж оГосударств ел ам изобре сква, Ж - 3 Патент, г витель Г. ЧелеА. Бойкас тор О. Билное дактор Л. Кекаа 762/91 Коррек М Подпи нного комитета ССС ений и открытий Раушская наб д. Ужгород, ул. Проект4/5ная, 4 входом устройства, отличающееся тем, что, с целью повышения помехоустойчивости синхронизации, введены блок сравнения, формирователь сигналов результата сравнения, блок коррекции и управляемый инвертор, при этом второй вход решающего блока и выход первого регистра через последовательно соединенные блок сравнения, формирователь сигналов результата сравнения и блок коррекции подключены к одному из входов управляемого инвертора, к двум другим входам которого подключены соответственно выход первого реп 4 стра сдвига и второй вход решающего блока, а выход управляемого инвертора подключен к входу первого регистра сдвига, выход формирователя сигналов результатов сравнения подключен к входу второго регистра сдвига,выход которого подключен к второму входу.5 формирователя сигналов результата сравнения, к третьему входу которого подключендругой выход блока коррекции, к другомувходу которого подключен выход решающего блока,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР510797, кл. Н 04 . 7/08, 1971.
СмотретьЗаявка
2767900, 14.05.1979
ПЕНЗЕНСКИЙ ЗАВОД-ВТУЗ ПРИ ЗАВОДЕВЭМ, ФИЛИАЛ ПЕНЗЕНСКОГО ПОЛИТЕХНИЧЕСКОГОИНСТИТУТА
ХОМИЧ ИГОРЬ ФРАНЦЕВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: синхронизациипо, циклам
Опубликовано: 23.03.1981
Код ссылки
<a href="https://patents.su/3-815946-ustrojjstvo-dlya-sinkhronizaciipo-ciklam.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизациипо циклам</a>
Предыдущий патент: Устройство для синхронизациисистем передачи информации
Следующий патент: Датчик испытательных комбинацийпараллельного кода
Случайный патент: Входной делитель