Запоминающее устройство с автономным контролем

Номер патента: 746743

Автор: Соколов

ZIP архив

Текст

1; 746743 Сфвз СфветскиаСфцмалкстическиаРеспубликЮ ыФК АВТОРСКОМУ СВИДЕТЕПЬСТВУ(51)М, Кл,6 11 С 29/00 ФЬвударствваай квмитвт СССР во аваам иввбретеинй и аткриткйИзобретение относится к запоминающим устройствам и предназначено для использования в микропрограммных устройствах управления.Известно запоминающее устройство, которое служит для хранения микроко 5 манд и содержит накопитель с зонами задержки, функции, адреса и управляющих сигналов 1.Недостатком этого устройства являетО ся невысокое быстродействие.Наиболее близким техническим решением к данному изобретению является запоминающее устройство, содержащее накопитель, подключенный к формирова 15 телю адреса, дешифратор и коммутаторы, входы которых соединены с одними из выходов накопителя, причем выходы деши фратора подключены к управляющим входам коммутаторов 21.В атом запоминающем устройстве не проверяется правильность передаваемой информации, что снижает надежность ,устройства. 2Целью изобретения является повышение надежности устройства.Поставленная цель достигается тем, что устройство содержит сумматор и схему сравнения, причем входы сумматора подключены соответственно к другим выходам накопителя и первому выходу формирователя адресов, а выходы - к одной из входов схемы сравнения, другие вхо аы которой соединены соответственно с выходами одного из коммутаторов и вторым выходом формирователя адреса, выход схемы сравнения подключен к выходу устройства и входу формирователя адреса.На чертеже представлена структурная схема запоминающего устройства с автономным контролем, служащего для хранения микрокоманд.Устройство содержит"накопитель 1, коммутаторы 2" - 2, дешифратор 3, формирователь 4 .адреса со входом 5, выходные шины 6, схему 7 сравнения, сумматор 8, шину 9 прерывания.3 ф 74Одни из выходов накопителя 1 соединены со входами коммутаторов 2" - 2и дешифратора 3. Другие выходы накопителя .1 и первый выход формирователя 4адреса подключены ко входам сумматора8, Выходы сумматора 8 соединены с одними из входов схемы 7 сравнения, дру-,гие входы которой соединены соответственно с выходами коммутатора 2 и вторым выходом формирователя 4 адресаВыход схемы сравнения подключен к шине 9, являющейся выходом устройства, ивкоду формирователя 4 адреса,Запоминающее устройство работаетследующим образом,В исходном состоянии на выходе схемы 7 сравнения вырабатывается сигнал,который указывает на правильность вы 1бираемой информации иэ накопителя 1для всех фаэ и для всех микрокоманд,используемых только в данной бперации,например в операции сложение"Наличиесигнала на выходе схемы 7 сравненияобеспечивает перезапись следующего кодаоперации, например умножения из блоковЦВМ, в счетчик формирователя 4 адреса,после чего обнуляется сумматор 8. Далееформирование всех следующих адресовдля введенного кода операции, например"умножение", происходит в формирователе 4 адреса (за счет подключения счетного входа счетчика к выходу генератора формирователя) при осуществленииблокировки входа для записи кода следующей операции, В накопителе 1 всоответствии с каждым из адресов, поступающим на его вход из формирователя 4адреса, формируются сигналы управления,сигналы коммутации фаз и сигналы контроля. Сигналы управления поступают свыходов накопителя 1 параллельно навсе соответствующие входы коммутаторов2" - 2 п, управляющий вход каждого изкоторых подключен к определенному выходу дешифратора 3, на входы которогоподаются сигналы коммутации с соответствующих выходов накопителя 1. Сигналы контроля (например, двоичный кодчисла единиц, записанных в выбираемомслове накопителя 1поступает на сумматор 8, который суммирует эти двоичные коды для всех микрокоманд - слов,выполняемой операции. В последней микрокоманде выполняемой операции на вы-(ходе коммутатора 2 формируются управляющие сигналы, необходимые для завершения выполняемой операции и одновременно формируется контрольная сумма50 тора, отличающееся тем,что, с целью повышения надежности уст 5 10 15 20 25 30 35 40 фединиц для всек слов (микрокоманд) вы полняемой операции, которая подается на одни входы схемы 7 сравнения, а на другие входы ее подается сумма двоичных кодов контроля с выходов сумматора 8. При равенстве кодов на входах схемы 7 сравнения на ее выходе вырабатывается сигнал, который указывает на правильность выбираемой информации из накопителя 1 при выполнении данной операции и который разрешает перезапись следующего кода операции, например, "деление", из блоков ЦВМ в счетчик формирователя 4 адреса, затем обнуляется сумматор 8, после чего цикл работы повторяется,При неравенстве кодов на входах схемы 7 сравнения ( при наличии последней микрокоманды выполняемой операции) на ее выходе вырабатывается сигнал прерывания, который обеспечивает программным способом отключение схемы 7 сравнения и выявление ошибки в передаваемой информациии.В предлагаемом запоминающем устройстве повышена достоверность передаваемой информации из накопителя за счет того, Что сумматор осуществляет подсчет единиц для всех микрокоманд (слов), используемых в выполняемой операции, а в конце операции (в последней микрокоманде выполняемой операции) осуществляется сравнение этой суммы с контрольным числом единиц для выполняемой операции, которое поступает с выхода г -го коммутатора, и только при равенстве кодов на входах схемы сравнения разрешается дальнейшая работа, а в противном случае, т. е, при неправильной передаче информации из накопителя, осуществляется блокировка ввода следующего кода операции. Формула изобретения Запоминающее устройство с автономным контролем, содержащее накопитель,подключенный к формирователю адреса,дешифратор и коммутаторы, входы которых соединены с одним из выходов наконителя, причем выходы дешифратора подключены к управляющим входам коммутаройства, она содержит сумматор и схемусравнения, причем входы сумматора подключены соответственно к другим выходам накопителя и первому выхбду фор5 746743 6мирователя адресов, а выходы - к одним Источники информации,из входов схемы сравнения, другие вхо- принятые во внимание при.экспертизеды которой соединены соответственно с 1, Блей Г. Микропрограммирование,выходами одного из коммутаторов, и вто- М., Мирф, 1973, с. 17.рым выходом формирователя адреса; вы-2. Авторское свидетельство СССРход схемы сравнения подключен к выходу % 490179, кл. 6 11 С 11/00, 1973 густройства и входу формирователя адреса. (прототип).аказ 4112/22 Тираж ЦНИИПИ Государствен по делам изобретен 113035, Москва, Ж, Р филиал ППП "Патент, г. Ужг662 Подписное ого комитета СССР й и открытийушская наб д, 4/5 Проектная,Ь Составитель В. Рудаков Редактор И. Ковальчук Техред А,Щепанская КорректорГ. Назаро

Смотреть

Заявка

2604746, 17.04.1978

ПРЕДПРИЯТИЕ ПЯ А-7162

СОКОЛОВ ИГОРЬ МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

Опубликовано: 05.07.1980

Код ссылки

<a href="https://patents.su/3-746743-zapominayushhee-ustrojjstvo-s-avtonomnym-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с автономным контролем</a>

Похожие патенты