Номер патента: 684739

Автор: Бондаренко

ZIP архив

Текст

г д5:,бл-; .,л ОПИСАНИИЗОБВЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублмк ц 1 684739 1) Дополнительное к авт. саид-ву(22)Заявлено с присоединен (23) ПриорнтеОпубликоДата оп 04.77 (21) 2470657/18-21м заявки МКл.3 К 13/24 Гасударственнйй навете СССР не делам надбретеннй н етнрмтнйано 05.09.79, Бюллетень бликования описания 15,09.7(72) Автор изобретенн Ю. Ф. Бондаренк 1) Заявите 4) ДЕШИФРАТОР чив но в дешнф яется низ. триггер соевыход элпам выхочерез второс друтимии второгопервого тртель подкл сигналов,яют разные Изобретение относится к области автоматикии телемеханики и может бьггь использовано дляпреобразования двоичной записи переданного сообщения в команду.Известны, дешифраторы кодовых интерваловвремени, содержащие генератор, блок управленияи преобразовательный блок (11.Недостатком этих дешифраторов явлкая помехоустойчивость,Кроме того, известны дешифраторы, содержащие источник сообщений, задающий генератор,блок управления и дискретную линию задержки,выполненную на базе счетчика импульсов и дели.теля частоты и соединенную с выходной матрицей (2). Недостатками этих устройств являются низкая помехоустойчивость, вызванная сбоями триггеро и помехами, действующими в цепях питания и шинах заземления, а также невозможность работы дешифратора, при декодированиикодовые интервалы которых составлвременные базы,Цель изобретения - повышение помехоустойости и расширение функциональных воэможстей дешифратора. Данная цель достигается тем, что раа тор, содержиций блок управления и задающий генератор, выход которого через соединенные последовательно делитель частоты и счетчик подключен к первым входам выходной матрицы, вторые входы которой соединены с входной ши. ной, введены элемент И - НЕ, одновибратор, ин. верторы, триггеры н резистивные делители, причем выход блока управления через соединенные последовательно первые резистивный делитель, инвертор и трютер, подключены ко входу эле. мента И - НЕ, другой вход которого через второйдинен с другим выходом счетчика, аемента И-НЕ, подключен к третьим вхо.дной матрицы, при этом входная шинаи инвертор и одновибратор соединенавходами делителя частоты, счетчикатрнгтера, кроме того другой входвтера через второй резистнвный дели.ючен к шине питания.Команда на изменение режима работы де.шифратора в виде положительного перепада напряжения поступает на едпвчньй вход тритгера1 через последовательно включенные резистивныйделитель 6 и инвертор 5. Прн этом триггер 1 оп.рокидывается и на его едиинчном выходе уста.навливается уровень логической единицы. Таккак второй вход элемента И - НЕ 3 соединен снулевым выходом триггера 13, то на соответствующих входах выходной матрицы 4 действуетнизкий, запрещающий уровень напряжения, который продолжает удерживаться и после выдачиодновибратором 10 разрешения на работу дели.теля частоты 11, счетчика 12 и триггера 13 вплотьдо момента переполнения счетчика 12,Таким образом, в течение всего первого цикла заполнения счетчика 12 дешифратор не декодиует нрннимаемые сигналы.После первого переполнения счетчика 12 оп.рокидывается трптер 13. На входе элементаИ - НЕ 3 уровень напряжения понижается до логического нуля. С этого момента счетчик 12 за.полняется импульсами вторично. В течение времени, равного полунвриоду колебаний тригге.ров 13, па выходе элемента И-НЕ 3 действуетФуровень напряжения, соответствующий логической единице, В течение этого времени дешифратордекодирует сигналы, кодовые интервалы которых составляют величину:T = го+ 1"Т,агде тп - кодовый интервал сигнала, декрдировавшийся дешифратором до поступления командыс блока унравлеиия 7;и - количество импульсов, отсчитанное счет.чиком 16 за цикл его работы;Т - период колебаний, действующих на входесчетчика 12.Таким образом, по команде с блока управле.нпя 7 можно декодировать сигналы, имеющиеразные времепье базы кодов,Формула изобретенияДешифратор, содержалий блок управления и задающий генератор, выход которого через соединенные последовательно делитель частоты и летчик, подключен к первым входам выходной матрицы, вторые входы которой соединены с входной шиной, отличающийся тем, что, с целью повышения помехоустойчивости и расширения функциональных возможностей, введены элемент И - НЕ, одновибратор, инверторы, трит геры и резисгивные делители, причем выход бло кр управления через соединенные последовательно первые резистивный делитель, инвертор и триггер, подключен ко ьходу элемента И-ИЕ, другой вход которого через второй трипер соелинен с другим выходом счетчика, а выход эле 3 68473На чертеже представлена блок схема децнфратора, где триггер 1 устанавливается в заданноесостояние с помощью резистивного делителя 2,Едиичный выход триггера 1 соединен со входомэлемента И - НЕ 3, выход которого связан совходами разрешения выходной матрицы 4. Единичный вход трипера 1 через включенные последовательно ннвертор 5 и реэистивный делитель 6соединен с блоком управления 7. Входная шина8 через инвертор 9 и одновибратор 10 подклоче Она ко входам делителя частоты 11, счетчика 12 итриггера 13 переполнения. Вход делителя 11 подключен к выходу задающего генератора 14;Дешифратор работает в двух режимах,В режиме декодировапя сообщении, кодовая 15база которых миимальна, с блока управления 7на резистивный делтпель 2 подается низкий (нулевой) уровень напряженил, что вызывает появление высокого уровня напряжения на входе триг.гера 1, который устанавливается в положепе, ха.20рактеризуемое логическим нулем на единичномвыходе, При этом на разрешающе входы вьтходной матрицы 4 действует уровень, соответствую.щнй логической единице, и одновременно первыйимпульс через пвертор 9 запускает одновибратор 10, с единичного выхода которого подаетсяимпульс, дительностыо больше максимальной базы используемьх кодов, разрешающий работуделителя частоты 11, счетчика 12 и триггера 13переполнения, которые нащгиают заполняться им- Зопульсами задающего генератора 14.Расшифровка принимаемых сяналов происходит в течение всего времени заполнения счетчика 12, после переполнения которого происходитопрокидывание тритера 13, однако изменениережима работы дешифратора не происходп из.залопиеского нуля, действующего на входе элемента И-НЕ 3.После окончания работы одновибратора 10 навходы делителя частоты 11, счетчика 12 и триг пгера 13, снова подается уровень напржкения, запрещающий работу этих устройств, и удерживает-ся вплоть до прихода следующеговидвоимпуль.Запрещение работы этх устройств в ннтерва.ле времени ожидания сигналов уменьшает вероятность сбоев триггеров от различных возмущающих факторов, увеличивает достоверность декодирования каждого сообщения, уменьшает временную ошибку, обусловленную несинхронностью Оимпульсов сигнала с импульсами задающего генератора, так как от сбоев триггеров дополни.тельного двоичного делителя частоты возможныфлуктуации периода колебаний, действующих навходе счетчика 12,В режиме декодирования сообщений с большей кодовой базой дешифратор работает следующим образом.Составитель А, ЗахароваРедактор Д; Мепураивили Техред М.Келемеш Корректор О. Билак Тираж 1060 Подписное ИНИИПИ Государственного комитета СССР по делам изобретений н открьпнй 113035, Москва, Ж - 35, Раушская наб д, 4/5Заказ 530654 Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4 5 684739 6мента И - НЕ, подключен к третьим входам вы Источники информации, принятые во вним.ходкой матрицы, при этом входная шина через ние при экспертизевторой инвертор и одновибратор соединена с 1. Авторское свидетельство СССР Мф 365039,другими входами делителя. частоты, счетчика и кл. Н 03 13/24, 04.06.70.второго триггера, кроме того другой вход нер 2. Глобус И. А. Двоичное кодирование в синвого,триггера через втором резистивный делитель хронных системах - Изд. Связь", М., 1972,

Смотреть

Заявка

2470657, 06.04.1977

ПРЕДПРИЯТИЕ ПЯ А-3646

БОНДАРЕНКО ЮРИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H03K 13/24

Метки: дешифратор

Опубликовано: 05.09.1979

Код ссылки

<a href="https://patents.su/3-684739-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>

Похожие патенты