Устройство синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИАНИЕ" ИЗОБРЕТЕНИЯ пщ 658762 Союз Советских Социалистических РеспубликК АВТОРО(ОМУ СВИДЕТЕЛЬСТВУ 61) Дополнительное к авт. свид-ву -22) Заявлено 06.05,7 (21) 2483054/18 с присоединением заявки-51) М. К 04 1. 7/02 Государственный комитет СССР ав делам нзавретеннй и открытий(53) УДК 621.394 .662.2 (088,8) Опубликовано 25.04.79 Бюллетень5 Дата опубликования описания РБ. ОФ. Р 5 Авторы язобретени(54) УСТРОИСТВО СИНХРОНИЗАЦИ Изобретение относится к передаче данных и может использоваться в различных радиотехнических устройствах.Известно устройство синхронизации, содержашее последовательно соединенные блок управления, делитель частоты, блок выделения зоны и первый усилитель, а также второй усреднитель, триггер, два ключа, фазовый дискриминатор и формирователь фронтов, выход которого подключен к другому входу блока выделения зоны 11.Однако в известном устройстве при кратковременных пропаданиях сигнала могут появиться ошибки синхронизации типа вставки и выпадения за счет безпорядочного переключения шага коррекции под действием шумов, что снижает помехоустойчивость устройства. Цель изобретения - повышение помехоустойчивости.Для этого в устройство синхронизации, содержашее последовательно соединенные блок управления, делитель частоты, блок выделения зоны и первый усреднитель, а также второй усреднитель, триггер, два ключа фазовый дискриминатор и формирователь фронтов, выход которого подключен к другому входу блока выделения зоны, введены последовательно соединенные блок когерентной свертки, анализатор, элемент ИЛИ, блок включения коррекции. и последовательно соединенные переключатель режимов работы и фазовый демодулятор, выходы которого соответственно подключены к входу формирователя фронтов и к другому входу анализатора, другой выход которого подключен к другому входу элемента ИЛИ, причем выход формирователя фронтов подключен к входу фазового дискриминатора, выходы которого, подключены через второй усреднитель к второму и третьему входам блока включения коррекции, а через первый и второй ключ - к четвертому и пятому входам блока включения коррекции, выходы которого подключены к входам блока управления, при этом выход делителя частоты подключен к другому входу фазового дискри С минатора, выходы первого усреднителя черезтриггер подключены соответственно к другим входам первого и второго ключей, причем другой выход блока когерентной сверткиподклгочец к выходу переключателя режцмов работы,На чертеже изобракена структурная электрическая схема предложенного устройства,Устройство содержит блок управления 1, делитель частоты 2, фазовый дискриминатор 3, усредцитель 4, блок 5 выделения зоны, усредцитель б, триггер , ключи 8 и 9, блок 10 включения коррекции формирователь фроцтов 11, элемент ИЛИ 12, фазовый демодулятор 13, анализатор 14, переключатель 15 и блок 16 когерентцой сверт.ки.Устройство работает следующим образом, Сигналы с выхода делителя частоты 2 и выхода формирователя фронтов 11 сравниваются по фазе в фазовом дискриминаторе 3. В случае расхождения фаз этих сигналов импульсы, характеризующие отставание или опережение фаз, поступают на входы усреднителя 4 (например, реверсивцый счетчик),Импульсы с выхода усреднителя 4 являются корректирующими и поступают через блок 10 включения коррекции в блок управления 1 подстройкой фазы, куда также могут поступать импульсы коррекции непосредственно с фазового дискриминатора 3 через ключи 8, 9 и блок 10 включения коррекции, Блок 10 включения коррекции реализует два шага коррекции. Коррекция фазы производится на каждом периоде низкочастотного сигнала с помощью фазового дискриминатора 3, триггера 7 и ключей 8 и 9 при большом шаге и несколько периодов при управлении с усреднителя 4 при малом шаге коррекции. Введение переменного шага коррекции позволяет быстро входить в синхронизм при наличии хорошего сигнала. Блок 5 без элемента ИЛИ 12 и анализатора 14 при наличии шумов в отсутствии сигнала на входе фазового дискриминатора 3 будет переключать систему коррекции случайным образом с одного шага коррекции на другой, что будет уводить фазу тактовых импульсов.Выбор нужного шага коррекции, т, е.переключение системы нз режима вхождения в синхронизм в режим поддержания синхронизма, осуществляется на основе анализа в блоке 5 выделения зоны расхождения фазы взаимного полокения импульсов, полученных из. фронтов сигнала с выхода фазового демодулятора 13 в формирователе фронтов 11 входного сигнала и опорного напряжения с выхода делителя частоты 2, Если импульсы, полученные цз фронтов сигнала, находятся вблизи фронтов меандра опорного напряжения, то усреднитель 6 (например, реверсивный сцетчик) опрокидывает триггер 7 в нулевое состояние, и ключи 8 и 9 заперты. Коррекционные импульсы в блок управления 1 подстройкой фазы поступают с выхода усреднителя 4. Если импульсы, полученные из фронтов сигнала, нахо 4дятся вблизи середины полупериода опорного напрякения, то усреднитель 6 переводит триггерв единичное состояние. Ключи 8 и 9 открываются, и коррекционные импульсы в блок уяравлеция 1 подстройкой фазы поступают с выхода фазового дискримица.тора 3. Элемецт ИЛИ 12 исключает гвообгце какую-либо коррекцию при отсутствии полезного сигнала. Отсутствие полезного сигнала оценивает анализатор 4 в зависимости от выбранного режима работы системы.16 Таким образом, при плохом качестве сигнала система коррекции фазы вьгклгочается, и фаза тактовых импульсов це изменится до тех пор, пока качество сигнала це достигнет удовлетворительного уровня, Допустигое время пропадания сигнала, когда не появляются ошибки синхронизации, определяется стабильностью задающих генераторов на передающем и приемном концах линии связи. При появлении сигнала большой шаг коррекции включится лишь только тогда, п когда расфазировка сигнала будет большеопределенного уровня. Этот режим обеспечивает наибольшую помехоустойчивостьприема при наличии флуктуационцого шума и замирании сигнала,23Включение системы коррекции осуществляется через элемент ИЛИ 12 анализатором 14.Блок 16 когерентной свертки сигнала осуществляет приведение многочастотного фазозо манипулированного сигнала к единой частоте и фазе и его свертку в одночастотцый сигнал, при этом в блоке формируется напряжение, величина которого связана с качеством обрабатываемого сигнала, Величина этого напряжения вычисляется в каскаде додетекторной оценки качества сигнала анализатора 14. При достижении определецной величины вырабатывается импульс, включающий систему коррекции.Использование новых элемецтов-блокавключения коррекции, каскадов оценки качества сигнала, блока когерегг 1 ной свертки сигнала и фазового детектора выгодно отличает предложенное устройство ог известного, так как уменьшается вероятность появления ошибок синхронизации типа вставки и вьггадеггия, повышается по мехоустойчивость и расширяется сфера применения устройства коррекции фазы. Форлцла изобретенияУстройство синхронизации, содержащее последовательно соединенные блок управления, делитель частоты, блок выделения зоны и первый усредцитель, а также второи усреднитель, триггер, два ключа, фазовыц дискриминатор и формирователь фронтов, выход которого подключен к другому входу блока выделения зоньц отлицшогцееся тем, что, с целью повыццциц помехоустоючивости,Ююяод птпкпюдых Составитель Е. ПогибловРедактор Л. Гельфман Техред О. Луговая Корректор М. ПожоЗаказ 2080/55 Тираж 774 ПодписноеОН КИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская иаб., д. 4/5филиал ППП Патент, г. Ужгород, ул. Проектная, 4 введены последовательно соединенные блок когерентной свертки, анализатор, элемент ИЛИ, блок включения коррекции и последо. вательно соединенные переключатель режимов работы и фазовый демодулятор, выходы которого соответственно подключены к входу формирователя фронтов и другому входу анализатора, другой выход которого подключен к другому входу элемента ИЛИ, причем выход формирователя фронтов подключен к входу фазового дискриминатора, выходы которого подключены через второй усредни а тель к второму и третьему входам блока включения коррекции, а через первый и второй ключ - к четвертому и пятому входам блока включения коррекции, выходы кото-, рого подключены к входам блока управления, при этом выход делителя частоты подключен к другому входу фазового дискриминатора, выходы первого усреднителя через триггер подключены соответственно к другим входам первого и второго ключей, причем другой выход блока когерентной свертки подкл 1 очен к входу переключателя режимов работы. Источники информации, принятые во внимание при экспертизе1. Лвторское свидетельство СССР320070, кл. Н 04 В 15/00, 1970.
СмотретьЗаявка
2483054, 06.05.1977
ВОЙСКОВАЯ ЧАСТЬ 44388 -Р1
ГОЛУБЕВ ЕВГЕНИЙ АРКАДЬЕВИЧ, БАРСУКОВ ВЯЧЕСЛАВ СЕРГЕЕВИЧ, МАШКИН ВЯЧЕСЛАВ ВИКТОРОВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: синхронизации
Опубликовано: 25.04.1979
Код ссылки
<a href="https://patents.su/3-658762-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>
Предыдущий патент: Преобразователь двоичного кода в биполярный код
Следующий патент: Устройство синхронизации
Случайный патент: Глубинное предохранительное устройство