Постоянное запоминающее устройсство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 637869
Авторы: Аль-Укейли, Вълков, Городний, Корнейчук, Миргородская
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯй АВТОРСКОМУ СВМДВТВЛЬСТВУ,. с и 1 ьисоединеиием заявки % ьи 1637869 Союз Советских Соцналмстмцескии Республик. ЪО 11 С 17 Приорит аоудвротввииый комитетСомтв Миииатров СССРао долам извбрвтвиийи отирмтий 15.12.7 О.Бюллетень 4 бликова 53) УДЫ 628,327 ,6(088,8) Дата опубликования описания 18.1 Г. Вълков, А. И. Городний, В. И. Кори С. И, Аль-Укейли и Н. П. Миргородс) Авторыиэобретеии кий ордена Ленина аоаитехнич 50-летии Великой Октябрьск инсти 71) Заавнтель сони адис ИНАКЗШЕЕ УС са6 Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах и приборах,Известны постоянные запоминающие устройства, одно из которых содержит числовые блоки с большим числом прошитых сердечников, характеризующихся низкой надежность о, большой потребляемой мощностью и большой неравномерностью нагрузки на адресные шины 11, Наиболее близким к изобретению техническим решением является постоянное запоминающее устройство, содержащее дешифратор адреса, подключенный к накопителю, выходы которого подключены к одним нз входов сумматоров по модулю два, блок местного управления и информационные шины 12, Это известное устройство характеризуется большим числом элементов связи, используемым при реализации накопителя, большой разряднос. тью накопителя н низкой надежностью.Целью изобретения является повышение надежности. В предлагаемом устройстве это достигается тем, что оно содержит регистры адреса, счетчик импульсов н элементы И, входы которых соединены с ннформационными шинами, с одними нз регистров адреса, подкльоченных к другим регистрам адреса и с одним из выходов блока местного уп.равления, другие выходы которого через соответствующие регистры адреса подключены к сумматорам по модулю два, а соответствующие входы и выходы блока местного управления через счетчик импульсов соеди.иены с выходами элементов И.На чертеже представлена блок. схемапредлагаемого устройства,Оно содержит дешифратор адреса 1, накопитель 2, выходы которого подключены к одним из входов сумматора 3 по модулю два, Одни из выходов блока 4 местного управления подключены к регистрам 5 адре, входы блока 4 соединены через счетчик импульсов с элементами И 7.Обычно накопитель ПЗУ в интегральномисполнении представляет собой матрицу, во всех точках пересечения адресных и разрядных шин которой есть элемент связи, т. е.2 О записаны единицы, В зависимости от конкретной информации, записанной в накопи.теле, в местах записи нулей элементы связи уььнчтожаютси. На практике при изготовлении матрицы возникают отказы типа сГенератор 0 или Генератор 1. Условный нулевой отказ имеет место при одинаковых направлениях возникшего дефекта . и записываемой информации (т, е, имеется отказ типа Генератор О и записввается5 О или отказ типа Генератор 1 и записывается 1) и единичный отказ при разных направлениях отказа и записываемого типа. Нулевые отказы в традиционных структурах ПЗУ не оказывак)т влияния, однако при наличии единичных отказов матрица бракуется, Для маскирования влияния единичных отказов необходимо проицвертировать значение записываемых в этих местах разрядов. Так как в предлагаемом устройстве есть возможность инвертировать ко-ды исходной информации по двум диагоналям, то можно маскировать отказы разного типа и тем самым использовать матрицы со значительными отказами. Исхолная инфор. мация преобразуется сначала с целью сок 2 О ращения числа элементов связи накопителя 2, потом исходя из возникших отказов использованной матрицы накопителя снова преобразуют информацию с целью маскирования возникающих отказов. В результате этих обработок информации получают такие коды чисел, ца которые возникшие отказы не влияют, и сокращается число единиц.На входы лешифратора 1 поступает код адреса, . по которому производится обращение к накопителю 2; на выходах накопите ля 2 получают преобразованный код; числа записаны цо этому адресу.В одних из регистров адреса, подключенных к выходам блока местного управления, записаны дополнительные разряды по первым и вторым диагоналям.Считанный кол из накопителя 2 поступает на входы сумматоров 3. На входы сумматоров необходимо подавать также значение тех дополнительных разрядов по первым и вторым диагоналям, которые использованы лв для преобразования кода этого числа, Для этой цели кол алреса, по которому производится считывание из накопителя 2, опре. деляет, какое число слвигов необходимо произвести в лругих регистрах а/1 реса 5.:1 апись информации в регистры 5 осуществляется по сигналу выдачи кола, цоступакццего из блока 4 местного управления. Одновременно с этим производится за. вись кода адреса через элементы И 7 в счетчик 6 импульсов, В регистрах алреса выполняются сдвиги соответственно вправо или влево до тех пор, пока код в счетчике 6 це станет равным О.Г 1 оследовательные операции сдвига в регистрах 5 и вычитание единицы в счетчике 6 осуществляются путем подачи сигналов из выходов блока 4 местного управления.После выполнения указанных операций на выходах регистра 5 получают коды дополнительных разрядов по первой и вто. рой диагоналям, которые были использованы при нреобразовации кода считанного числа. Эти колы суммируются в сумматоре 3 по модулю два со считанным из накопителя 2 кодом и на выходе получаем код,Формула изобретенияПостоянное запоминающее устройство, содержащее дешифратор адреса, подключенный к накопителю, выходы которого подключены к одним из входов сумматоров по модулю лва, блок местного управления и и нформа циОвцые шины, отличааиееся тем, что, с целью повышения надежности устройства, оцо содержит регистры адреса, счетчик импульсов и элементы И, входы которых соединены с информационными шинами, с одними из регистров адреса, подключенных к другим регистрам адреса, и с одним из выходов блока местного управления, другие, выходы которого через соответствующие регистры адреса подключены к сумматорам по модулю два, а соответствующие входы и выходы блока местного угравлеция через счетчик импульсов соединены с выходами элементов И.Источники информации, принятые во внимание при экспертизе:1. Авторское свидетельство СССР Ме 37616, кл. б 11 С 100, 1970.2. Авторское свидетельство СССР Мо 376808, кл, 6 1 С 17/00, 91.Редактор Л. ТюринЗаказ 724,42 эИНИИПИ Госуда по 3035, М э ПППСоставитель Л. АТехред О. Луговаираж 675 рственного комитета Со делам изобретений и осква, Ж.35, Раушска кПатентэ, г. Ужгородсьева Корректор А. Кравченко 11 олписное ета Министров Соткрытийя наб. д. 4/5ул. Прректная,
СмотретьЗаявка
2457292, 25.02.1977
КИЕВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. 50-ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ
ВЪЛКОВ КРАСИМЕР ГЕОРГИЕВ, ГОРОДНИЙ АЛЕКСАНДР ВАСИЛЬЕВИЧ, КОРНЕЙЧУК ВИКТОР ИВАНОВИЧ, АЛЬ-УКЕЙЛИ САЛЕХ ИРДЕШ, МИРГОРОДСКАЯ НАТАЛЬЯ ПЕТРОВНА
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное, устройсство
Опубликовано: 15.12.1978
Код ссылки
<a href="https://patents.su/3-637869-postoyannoe-zapominayushhee-ustrojjsstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройсство</a>
Предыдущий патент: Шифратор для трансформаторного постоянного запоминающего устройства
Следующий патент: Постоянное запоминающее устройство
Случайный патент: Дымовая труба