Запоминающее устройство с самоконтролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 618799
Авторы: Бандуровская, Городний, Корнейчук, Сосновчик
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскик Социапистичесии к Республик(51) М. Кл,22) Заявлено 29 д 1,76 (2 423573/18-24 29 00 явк с присоедииени Государственный комите Совета Министров ССС оо деяам изобретений и открытийиоритет 53) УДК 628.327 .66(088.8) 3) Опубликовано 050878. Бюллетень 36 2 5) Дата опубликования описания 2006.78.Б ский ордена Ленина им. 50-летия Великой Октябрьско социалистической революции г) Заявитель 54) ЗАНОИИ Е УСТРОЙСТ ОКОНТРОЛЕИ эователем кодов, выходыключены к регистру словавходы блока коррекции ошчены к блоку управления,входу основного накопитеНа чертеже дана струкма ЗУ.Оно содержит дешифратор адреса 1с адреснымн входами 2, подключенныйк адресным шинам 3 основного накопителя 4 и к дополнительному накопителю. Разрядные шины 5 основного накопителя 4 связаны с преобразователемкодов 6, который соединен с регистромслова / и дополнительным накопителем8. К накопителю 4 подключен блок коррекции ошибок 9, связанный с блокомуправления 10, выход которого подключен к адресным входам 2 дешифратораадреса 1,которого подСигнальные ибок подклюа выходко ля.турная схес раэ новной накопитов, которые устблоком коррекцис коррекцией октирующих кодов,определенный момент врт ситуация, когда мощиРующего кода блока кор ель 4 при числераняются применяи ошибок 9, рабошибок посредством отк тае кор ени насть коркции тупа рект Изобретение относится к вычислительной. технике и предназначено, например, для электронной цифровой вычислительной системы, запоминающее.устройство (ЗУ) которого состоит из одинаковых матриц в интегральном исполнении.Наиболее близким по техническойущности к изобретению является устройство, содержащее основной накопитель с адресными и разрядными шинами,дешифратор адреса, регистр слова, блоккоррекции ошибок и блок управленияИНедостаток известного устройства 15заключается в том, что в определенныймомент времени может наступить ситуация, когда мощность корректирующегокода оказывается недостаточной длянормального Функционирования (ЗУ) . 3)Целью изобретения является повышение надежности устройства,Поставленная цель достигается тем,что предложенное устройство содержитпреобразователь кодов и дополнительный накопитель, входы которого соединены с одним из выходов дешифратора,адреса, другие выходы которого соединены с адресными шинами основного накопителя, разрядные шины с преобратройство работает следующим обЕслида подклюаду напто воэмос нечетсокращае разря- тенциюОф 1), ейкам ость адресныйчить к п иер к жен досту ными номерся в два вход младшег остоянному .и логическомуолько к я амир тэеь ем раза. одов б применьшеннойращенномуобеих ячееадресами,ах как рабоф"ф емкосадресу к е дву- имею 0 1 ак 30кспителя 8 приии выбираютаяому сокращенным ы выбор и при есув оп адреса.ки иэ на считына ределяем апис о ад го итыодом. ящем й емЕмкодыванинЧислокодыкости ному адкоторый кодов б При 1 обращесу выбираетртупает навыдается на и по сокращкод выборкеобразоватеегистр слов итн 0 0 1 0 1 010 100 1 1 О 0 1 1 О 111 1 1 1 1 1 О ошибок, 9 оказывается недостаточной для нормального функционирований накопителя 4. При, этом блок 9 выдает сигнал на блок управления 10, по кото Ьому переключается накопитель 4 на ре жим снижаемой емкости.В начальном состоянии при нолндй емкости накопителя 4 блок управления 1 О хранит код ф 10 ф. По сигналу с блока 9 суюеируется 1" а содержимым бло управления 11, который подключает определенное число адресных входов 23 к постоянному потенциалу, начиная с младых разрядов. Например, число адресов может быть снижено в два раза следующим образом,йреобразователь к те блоков в режиме .у ти и обращении к сок выбирает содержимое мя последовательными щими в младших разряд и 1 ф при адресаци ость накопителя 8, хранящ ыборки при записи и при с определяется сокращенным ячеек в накопителе 8, хра ыборки, соответствует нов При записи согласно коду выборк происходит запись информации в соо сетствующие разряды ячейки сокраще ного адреса удвоенной разрядности.Ори переключении накопителя 4 на режим новой емкости происходит проверка этого накопителя 4, например, с помощью тестов, и целесообразные коды выборки заносятся с входа 11 накопителя 8. Эта операция может быть выполнена с помощью внешних ЦВМ прогаммным способом, Например, выборка может быть построена .по принципу выборки групп в кодах Хэиминга. В слу-ф чае четырех разрядных слоев накопителя 4 полной емкости в режиме сокращенной емкости накопителя 8 выбираются разряды иэ ячеек длиной восемь разря дов а 65 Из восьми разрядов четыре могутбыть выбраны, покаэано в табл. Из восьми разрядов по четыре можно составить С вариантов выборки.фИз них можно выбрать наиболее характерные для данного накопителя ипостроить преобразователь копов в со"ответствии с принятым кодированием.йаким образом, надежность предлагаемой запоминающей системы повышена,так как увеличивается время наработки на отказ всей системы увеличивается ее живучесть) . Хотя повышение нанадежности происходит за счет снижения емкости на основании накопителяи включений дополнительной аппаратуры в режим сокращенной емкости, такоерешение оправдано в случае его реализации в системах с повышенными требованиями к надежности,Например, есть блок адресного накопителя, доступ к которому осуществляется посредством четырехразрядногоадреса. Если младшие разряды адресов подключить к постоянному потенциалу (ло гическому ф 0), то получим адреса, отмеченные звездочкой.Допустим, восьмиразрядная ячейка первоначальной емкости при переключении в режим уменьшенной емкости пр618799 Составитель В.Гордоноваакто Л Утехина Тех С.Беца Ко екто Д.Мельниченко аж 717о комитета Совет эобретений и отк Ж Ра ск я н Яннис троий4 ал ППП1 Патент, г. Ужгород, ул. Проектная, 4 образуется в 16-разрядную ячейку при обращении к сокращенному адресу.Например, при обращении к ячейке с адресом 0 0 0 осуществляется выборка иэ ячеек 0 0 0 0 и 0 0 0 1, при обращении по адресу 1 0 1 выб рка осуществляется из ячеек с адресами 1010 и 1011, 5формула изобретенияЗапоминающее устройство с самоконтролем, содержащее основной накопитель с адресными и разрядными шинами, дешифратор адреса, регистр слова, блок коррекции ошибок и блок управления, о т л и ч а ю щ е е с я тем, что, с целью. повышения надежности устройства, оно содержит преобразователь аказ 4269/44 Ти ПНИИПИ Государственн по делам 113035 Москвакодов и дополнительный накопитель,входы которого соединены с одним извыходов дешифратора адреса, другие,выходы которого соединены с адреснымишинами основного накопителя, разрядныешины - с преобразователем кодов, выходы которого подключены к региструслова, сигнальные входы блока коррекции ошйбок подключены к блоку управления, а выход - ко входу основного накопителя. Источники информации, принятые во внимание при экспертизе:1. Руднев Ю.П. и Хетагуров Я.А. Повышение надежности цифровых устройств методами избыточного кодирования, М Эиергияф 1973.
СмотретьЗаявка
2423573, 29.11.1976
КИЕВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМЕНИ 50 ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ
БАНДУРОВСКАЯ ЛАРИСА НИКОЛАЕВНА, ГОРОДНИЙ АЛЕКСАНДР ВАСИЛЬЕВИЧ, КОРНЕЙЧУК ВИКТОР ИВАНОВИЧ, СОСНОВЧИК ЕЛЕНА НИКОЛАЕВНА
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
Опубликовано: 05.08.1978
Код ссылки
<a href="https://patents.su/3-618799-zapominayushhee-ustrojjstvo-s-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с самоконтролем</a>
Предыдущий патент: Устройство для контроля накопителей блоков постоянной памяти
Следующий патент: Регулируемый резистор
Случайный патент: Система электропитания постоянного напряжения