Резервированное оперативное запоминащее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 589623
Авторы: Городилова, Деревянченко, Ещин, Заровский, Кривоносов, Мерзляков, Солдатов
Текст
Союз Советских Социалистических РесптбликОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДВТВДЬСТВУ 11) 58962 Я 1) Дополнительное к авт. свид(22) Заявлено 08,10.75 1809 15/18-2 29/О присоединением заявки-Государственныи комитет Совета Министров СССР по делам иэооретений и открытий(43) Опубликовано 25,01.78, Бю (45) Дата опубликования описан ень М о 1.1 Ь) РЕЗ ЗАПО РВИРОВАННОЕ ОПЕРАТИВНОИНАЮШЕЕ УСТРОЙСТВО ающе поми и ав Известно резервированное запоми стройство, содержащее идентичные ающие блоки, блок коррекции и бло ения 1 н е Узаи Кл)Наиболее близким к изобретению техническим решением является резервированное оперативное запоминающее устройство, содержащее накопители, блок управления, подключенный к блокам свертки по модулю два, блоку поразрядного сравнения и коммутатору 2.Однако ограниченная корректируюшая способность этих устройств не позволяет исправлять в группе ошибки, кратность которых превышает единицу, что значительно снижает надежность устройства.Целью изобретения является повышение на дежности устройства.Достигается это тем, что устройство содержит входные и выходные коммутаторы, управляющие входы которых подключены к выходам блока управления, информационные входы входных коммутаторов соединены соответственно с входами устройства и выходом коммутатора,.а выходы - с входами соответствующих накопителей, входы выходных коммутаторов подключены соответственно к выходам накопителей, а выходы - к входам соответствующих 25 блоков свертки по модулю два и входам блока поразрядного сравнения и коммутатора.На чертеже изображена блок-схема резервированного оперативного запоминающего устройства, содержащего, например, два накопителя.Устройство содержит накопители 1 1 соответствующие разряды которых используются для хранения контрольной информации), входы 2 накопителей, а также входы 3 устройства соединены соответственно с выходами и одними информационными входами входных коммутаторов 4, Выходы 5 выходных коммутаторов 6 подключены соответственно к входам блоков 7 свертки по модулю два, блока 8 поразрядного сравнения и коммутатора 9, выход 10 которого соединен с другими информационными входами коммутаторов 4. Выходы накопителей 1 подключены к входам коммутаторов 6. Управляющие входы коммутаторов 4, 6 подключены к выходам блока управления 11, входы которого соединены с выходами блоков 7 и 8,Устройство работает следующим образом.Записываемая информация подается на входы 3 коммутаторов 4 в виде информационных слов с контрольными разрядами, например, для проверки на четкость в каждом из них. В исходном состоянии входы 3 через входныекоммутаторы 4 подключены к соответствующим входам накопителей 1, Лналогично выходы накопителя 1 через выходные коммутаторы б подключены к выходам 5 этих коммутаторов, При считывании сигналы информационных слов проходят на блоки 7 свертки и блок 8 поразрядного сравнения. Если соответственный блок свертки не обнаруживает ошибки в считанном слове, то на его выходе вырабатывается информация об отсутствии ошибки и блок 11 выдает сигнал коммутатору 9 на пропуск на выход 10 информации из соответствующего накопителя 1.При возникновении в первом накопителе 1 (левый на чертеже) одиночной ошибки блок управления 11 разрешает пропуск на выход 10 информационного слова с второго накопителя 1. При устойчивом повторении ошибки при считывании информации в одном н том же разряде из накопителей блок 11 запоминает номер отказавшего накопителя и номер отказавшего разряда, Номер отказавшего накопителя определяется при помощи блоков свертки 7, номер отказавшего разряда - при помощи блока 8 поразрядного сравнения. Блок 11 вырабатывает сигнал о переключении по которому соответствующий коммутатор 4 подключает входную шину отказавшего оазряда к входнои шине контрольного разряда соответствующего накопителя 1, По этому же сигналу выходной коммутатор 6 неисправного накопителя 1 подключает шину контрольного разряда к выходной шине неисправного разряда. После переключения блок 11 осуществляет перезапись всей информации из исправного накопителя 1 в неисправный. В процессе перезаписи информация неисправного разряда записывается в разряд, где ранее хранилась контрольная информация. Одновременно отключается соответствующий блок свертки 7. В результате перезаписи в этом накопителе восстанавливается вся информация за исключением контрольного оазряда.Если в процессе дальнейшей работы блок 8 опять обнаружит несовпадение разрядов в информационных словах, поступающих с обоих накопителей (произойдет еще один отказ), то сигнал от блока свертки 7, связанньЙ с вторым накопителем 1 там, где этот блок не был отключен, покажет, есть ли искажение информации во втором накопителе 1. Если такое искажение есть, то считается, что в первом накопителе 15 информация не искажена и блок 11 черезвыходной коммутатор 6 пропускает эту информацию на выход 10 коммутатора 9. Если блок свертки 7 не отмечает искажения, то считается неискаженной информация второго накопителя, которая и передается на выход 10 коммутатора 9.Таким образом, описанное устройствопозволяет при простом потоке отказов исправлять две ошибки. При использовании не двух, а большего числа (Р) накопителей в таком устройстве исправляется 2(Р - 1) ошибки, что в два раза превышает кратность ошибок, исправляемых в обычных Р-канальных устройствах с контролем в каждом канале.20Формула изобретенияРезервированное оперативное запоминающее устройство, содержащее накопители блок управления, подключенный к блокам свертки 25 по модулю два, блоку поразрядного сравненияи коммутатору, отличающееся тем что, с целью повышения надежности устройства, оно содержит входные и выходные коммутаторы, управляющие входы которых подключены к выходам блока управления информационные входы входных коммутаторов соединены соответственно с входами устройства и выходом коммутатора, а выходы - с входами соответствующих накопителей входы выходных коммутаторов подключены соответственно к выходам нако пителей а выходы - к входам соответствующих блоков свертки по модулю два и входам блока поразрядного сравнения и коммутатора.Источники информации, принятые во внимание при экспертизе:1. Лвторское свидетельство СССР Я 439020, 40 к 1 6 11 С 2900 19722. Патент СШЛ % 3685015, кл. 340 - 141.1,1972.589623 Составитель В. РудаковТехрел О. Луговая Корректор Л Мельниченко Тираж 71 б Понпнсное Редактор Е. ГончарЗаказ 396/36 ЦНИИГГИ Гос 1 да 1 стаенного когиитета Сове;а 31 инистров СССР по челагн изо 6 ретеннй и открю ий13035, Москва, Ж, Раунгскаа кю., л. 4/5
СмотретьЗаявка
2180915, 08.10.1975
ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПРЕДПРИЯТИЕ ПЯ А-7160, ВОЕННАЯ ОРДЕНОВ ЛЕНИНА, ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И СУВОРОВА АКАДЕМИЯ ИМЕНИ Ф. Э. ДЗЕРЖИНСКОГО
ЕЩИН КОНСТАНТИН КОНСТАНТИНОВИЧ, ЗАРОВСКИЙ ВИТАЛИЙ ИВАНОВИЧ, СОЛДАТОВ АНАТОЛИЙ МИХАЙЛОВИЧ, КРИВОНОСОВ АНАТОЛИЙ ИВАНОВИЧ, МЕРЗЛЯКОВ ДМИТРИЙ НИКОЛАЕВИЧ, ДЕРЕВЯНЧЕНКО ВИКТОР ГЕОРГИЕВИЧ, ГОРОДИЛОВА ЛЮДМИЛА АЛЕКСАНДРОВНА
МПК / Метки
МПК: G11C 29/00
Метки: запоминащее, оперативное, резервированное
Опубликовано: 25.01.1978
Код ссылки
<a href="https://patents.su/3-589623-rezervirovannoe-operativnoe-zapominashhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное оперативное запоминащее устройство</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Двухпроводный кабель
Случайный патент: Устройство для наполнения банок овощными смесями