Импульсный логарифмический усилитель

Номер патента: 577542

Авторы: Жаворонков, Лапенко, Шишкевич

ZIP архив

Текст

Союз СоветскихСоцналнстнцескниРеспубпнк ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕПЛЬСТВУ 61) ополиительное к а г(45) Л,ата опубликовани сударстаенныи намитеавета Мнниотроа СССРпа делам изобретений 77 Бюллетень 3описания 14,11,7 53) УДК 681.335. Лапен 1) Заявитель ковский институт эпектронной те(54) ИМПУЛЬСНЪЙ ЛОГАРИФМИЧЕСКИЙ УСИЛИТЕЛ Изобретение относитс ной технике и может на устройствах первичной о ции,ычислитель и применение вработки информаИзвестен погарифмический видеоусилитель, состоящий из последовательно соединенных усилительных каскадов, фазируюших цепей и суммируюшейцепочки 111, Этому усилителю свойственны низкая стабильность и точность получения логарифмической характеристики при усилении импульсов наносекундного диапазона.Наиболее близкое к изобретению устройство состоит из последовательно соединенных усилительных каскадов с регулируемым коэффициентом передаЧи, выходы которых через поспедовательно соединенные блок пиковых детекторов и аналоговый коммутатор подключены к входам сумматора, и распределительных импульсов Г 2. Целости изобретения - повышение стабильочности устройства,Для этого в импульсный логарифмическийусилитель введены аналоговый запоминаюцтийблок, блок выработки и хранения корректируюших сигналов, логический элемент ИЛИ и 5 генератор контрольной серии импульсов, выходом соединенный с первым входом логического элемента ИЛИ, второй вход которбгоподключен к источнику входного сигнала, авыход - к входу первого усилительного,кас када с регулируемым козффициентОм передачи. Выход последнего усилительного каскада с регулируемым коэффициентом передачи соединен с входом распределителя импульсоВ, выходы которого подключены к уп .равпяюшим входам блока пиковых детекторов, аналогового коммутатора, генератораконтрспьной серии импульсов, аналоговогозапомщтаюшего блока и блока выработки ихранения корректирующих сигналов. Сигнальные входы аналогового запоминаюшегоблока и блока выработки и хранения корректируюших сигналовподкпточены к выходу сумматора, причем выходы блока выработки ихранения корректирую 1 цих сигналов соедине-, 25 ны с управлявшими входами усилительных3каскадов. с регулируемыми коэффициентами передачи, а выход аналогового запоминающего блока подключен к выходной клемме устройства,На чертеже изображена структурная схема импульсного логарифмического усилителя.Импульсный логарифмический усилитель содержит логический элемент ИЛИ 1, выход которого связан с входом импульсного усилителя 2, состоящего из-последовательно соединенных усилительных каскадов 31 31 с регулируемыми коэффициентами передачи выходы которых соединены с сигнальными входами блока пиковых детекторов 4, Выходы последних соединены с сигнальными входами аналогового коммутатора 5, выходы которого подключены к входам сумматора 6, а его выход соединен с сигнальными входами аналогового запоминающего блока 7; и блока 8 выработки и щ хранения корректирующих сигналов. Выход блока 7 подключен к выходной клемме устройства, а выходы блока 8 соединены с управляющими входами усилительных каскадов 3, 3 с регулируемыми коэффициента-,5С Ими передачи Вход распределителя импуль- сов 9 соединен с выходом импульсного усилителя 2, а выходы - с управляющими входами блоков 4, 5, 7, 8 и генератора конт.рольной серии импульсов 10. Выход послед- у него соединен с первым, входом, логического элемента ИЛИ 1, а второй вход элемента ИЛИ 1 подключен к источнику входното сигнала, .Импульсный логарифмический усилитель работает следующим образом. Входной импульс через логический элемент ИЛИ 1 поступает на:вход импульсного усйлителя 2. Выходные импульсы каскадов 3, 3 40И ,одновременно поступают на входы блока пиКовых детекторов 4, на выходах которого йоявляются квазипостоянные напряженйя, которые через аналоговый коммутатор 5 суммируются в блоке 6. На выходе последйего 45 реализуется логарифмическая характеристика и выходное напряжение запоминается в аналоговом запоминающем блоке 7.Выходной импульс с импульсного усили теля 2 поступает на вход распределителя импульсов 9, а с выхода последнего по окончанию процессов восстановления чувст- вите)тьности усилителя управляющий импульс запускает генератор 10, сбрасывает блок 55 пиковых детекторов4, настраивает аналоговый коммутатор 5 на последовательное подключение входа, соответствующего каждому ускпительному каскаду через блок 6 к блоку 8 и блокирует вход блока 7,бО Генератор контрольной серии импульсов10 формирует серию контрольных импульсов,число которых равно ц, т,е, числу каскадов усилителя 2, а отношение амплитудыкаждого из предыдуших к амплитуде последующего равно требуемому коэффициенту усиления усилительного каскада, причем амплитуда первого из серии импульсов равна отношению эталонного напряжения к требуемому коэффициенту усиления каскада 3 . Первый импульс предназначен для контроля первого каскада 3 , второи - для второг 1 о 3ни т.д. Выходные импульсы каскадов 33 через блоки 4, 5, 6 поочередно поступают на вход блока 8, где амплитуды ихсравниваются с эталонным напряжением,Корректирующие сигналы хранятся в блоке8 и подстраивают коэффициенты усилениякаждого каскада 31, 3 до номинальногозначения,Формула изобретенияИмпульсный логарифмический усилитель, содержащий последовательно соединенные усилительные каскады с регулируемыми коэффициентами передачи, выходы которых через последовательно соединенные блок пиковых детекторов и аналоговый коммутатор подключены ко входам сулматощ и распределитель импульсов, о т л .и ч а ю щ и й с я тем, что, с целью повышения стабильности и точности устройства, в него введены аналоговый запоминающий блок, блок выработки и хранения корректирующих сигналов, логический элемент ИЛИ и генератор контрольной серии импульсов, выходом соединенный с первым входом логического элемента ИЛИ, второй вход которого. подключен к источнику входного сигнала, а выход - к входу первого усилительного каскада с регулируемым коэффициентом передачи, выход последнего усилительного каскада с регулируемым коэффициентом передачи соединен с входом распределителя импульсов, выходы которого подключены к;управляющим входам блока пиковых детекторов, аналогового коммутатора, генератора контрольной серии импульсов, аналоговогозапоминающего блока и блока выработки и хранения корректирующих сигналов, сигнальные входы аналогового запоминающего блока и блока выработки и хранения корректирующих сигналов подключены к выходу сумматора, причем выходы блока выработки и хранения корректирующих сигналов соединены с управляющими входами усилительных каскадов с. регулируемыми коэффициентами передачи, а выход аналогового запоминающего блока подключен к выходной клемме устройства,577542 Составитель С. Беландактор Е. Гончар ТехредИ, Климко Корректс р М, ЙемЧ СССР каз 4186/36 Тираж 818 ПодписноеЦНИИПИ Государственного комитета Совета Министпо делам изобретений и открытий113035, Москва, Ж-З 5, Раушская наб., д, 4/5 ал ППП фПатент г. Ухаород, ул, Проектнаи 4 Источники ипформании приняты во вцимаци при чксп ртизе,1. Пат нт СИЛ М 3745474,кп, 328 - 145, 1973. 2, Клифорл Д. Реализации высокочастотных логарифмических усилителей, "Электр.ника русский перевод, % 3, 1972 с. 46-50.

Смотреть

Заявка

2190614, 14.11.1975

МОСКОВСКИЙ ИНСТИТУТ ЭЛЕКТРОННОЙ ТЕХНИКИ

ЖАВОРОНКОВ ЛЕОНИД МИХАЙЛОВИЧ, ЛАПЕНКО ВАДИМ НИКОЛАЕВИЧ, ШИШКЕВИЧ НИНА НИКОЛАЕВНА

МПК / Метки

МПК: G06G 7/24

Метки: импульсный, логарифмический, усилитель

Опубликовано: 25.10.1977

Код ссылки

<a href="https://patents.su/3-577542-impulsnyjj-logarifmicheskijj-usilitel.html" target="_blank" rel="follow" title="База патентов СССР">Импульсный логарифмический усилитель</a>

Похожие патенты