Электрический аналоговый накопитель

Номер патента: 525164

Авторы: Втулкин, Мазов, Табаков

ZIP архив

Текст

ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскии Социалистических Республик(11) 525164 1) Допол ьное к авт, свид-ву 2 влено 27.03.75(21) 2117693/2 51) М. С 27/О ием заявкиое с пр Государственный комитет Совета Министров СССР по делам изооретений и открытий. Д. Табаков, И, Н, Мазов 1) Заявител ЕКТРИЧЕСКИЙ АНАЛОГОВЫЙ НАКОПИТЕЛ 5 2 ьного уси теля, выходсоединен с тыход второго ервого етьим оконечно- генератоного усиатором тоусилител м тока, а е лителя соедика 21..Характернакопителя я нен со вторым нер ой особенност занногоух режимах;хранениеигнала. ук вляется работ входным сиги значений вход в дв слежение апомненнь лом ого Изобретение относится к вычислительной технике и может быть использовано при аналого-цифровом преобразовании изменяющегося во времени напряжения входного сигнала в цифровой код.Известны электрические аналоговые накопители на транзисторах, предназначенные для запоминания напряжения, поданного на конденсатор 1.Наиболее близким к данному изобретению по своей технической сущности является электрический аналоговый накопитель, содержащий дифференциальный усилитель, соединенный с первым генератором тока, причем первый вход дифференциального усилителя соединен со входом накопителя, а первый и второй выходы - со входами первого и второго оконечных усилителей соответственно, между выходами оконечных усилителей включены соединенные последовательно диоды, общая точка соединенич которых подключена к блоку запоминания, выполненному на конденсаторе, и входу буферного усилителя, выход которого соединен с выходом накопителя и со вторым входом дифференци 1 О Переключение из одного режима в другойосуществляется сигналом управления.Недостатком такого накопителя являетаязапаздывание выключения оконечных усилите.лей и запирания диодов относительно фронта д управляющего сигнала, переключающего накопитель в режим хранения, Запаздывание вызвано инерционными свойствами дифференциального усилителя, т. к. сигнал управления сначала выключает дифференциальный усилитель, о 0 и лишь после этого выключаются оконечныеусилители и запираются последовательно соединенные диоды. Запаздывание приводит к возникновен ошибки при измерении входных сигналов2 б изменяющихся во времени.Например, при входном сигналеУ= о кп ш 1где Упг - амплитуда входного сигнала,Е.ЕЕ - частота 5 задержка выключения диодов относительно фронта управляющего сигнала, называемая апертурным временем Гсе, приводит к появлению апертурной ошибки Ь О-, определяемой как изменение входного сигнала за 10 время Те.В установившемся режиме работы напряжение на запоминающем конденсаторе равно Уб, с малой погрешностью.Изменение Цво времени определяется 15 как хд.Фи имеет максимальное значение при 1=Ц,т.е.") = щпа максимальная величина ошибки ееС из-заапертурного времени;. = Общ )Цепью изобретения является повышение точности работы накоителч за счет уменьшения величины апертурного времени,30Зто достигается тем, что в схему накэпелтеля введены согласующий и коммутирующий блоки, выполненные на транзисторах, причем базы транзисторов согласующего блока подключены к выходу накопителя, М коллектор первого транзистора согласующего блока сэедичен с шинэй питания, а коллектор втэрэгэ транзистора сэгласуюшегэ блэка - с первым генератором тэка, эмиттер каждэгэ из транзисторов согласующего блэ- щ ка соединен с выхэдэм сээтветствую,цегэ оконечного усилителя, база транзистора кэммутируюшегэ блэка соединена с командным вхэдэм накэпителя, кэллектэр - сэ вторым генератором тока, а эмиттер - с третьим 45 генеэатэрэм тэка.На чертеже представлена схема накопителя,Дифференциальный усилитель 1 соединенс первым генератором 2 тэка и подключен 3 Опервым входом ко входу накопителя, а перВьем и Вторым вьехэдэм ко Входам первэгОоконечного усилителя 3 и второго оконечного усилителя 4 соэтьетственнэ,Между выходами оконечных усилителей Я3,4 включены разделительные элементы -диоды 5 и 6, соединенные последовательно.Обц,ая точка диодов 5, 6 соединена с блоком7 запэминаееия,вьепэлееенньем на конденсаторе8. Транзистор 9 коммутирующего блока 10 6 О соединен коллектором со вторым генератором 11 тока, а эмиттером - с третьим генератором 12 тока, База транзистора 9 соединена с командным входом накопителя.Вход буферного усилителя 13 подключен к общей точке диодов 5, б,а выход - к выходу накопителя и ко второму входу дифференциального усилителя 1.Выход первого Оконечного усилителя 3 соединен с третьим генератором 12 тока, выход второго оконечного усилителя 4 - со вторым генератором 11 тока. Базы первого и второго транзисторов 14 и 15 согласующего блэка 16 соединены с выходом накопителя, коллектор первого транзистора 14 - с шиной питания +Е, коллектор второго транзистора 15 - с первым генератором 2 тока,эмиттер каждого из транзисторов 14 и 15 согласующего блока 16 соединен с выходом соответствующего оконечного усилителя 3 и 4.В режиме слежения за напряжением вход ного сигнала дифференциальный усилитель 1 Включен и усиливает разность напряжений сигналов У. и П , и через первый и второй оконечные усилители 3, 4 и разде лительные элементы-диоды 5, 6 заряжает конденсатор 8., напряжение с которого через буферный усщеитель 13 с коэффициентом усиления К=1 передается на выход накопите лЯ, где Устанавливаетси напРЯжение Оь,хпРактически равное Ух и совпадающее с ним по фазе. Г 1 ри этом транзисторы 14, 15 согласующего блока 16 выключены.При переключении накопителя в режим хранения отрицаельным перепадом управляющего сигнала( Р выключается транзис, тор 9 коммутирующего блока 10, включаются второй и третий генераторы 11, 12 токаи транзисторы 14, 15 согласующего блока 16. Гери включении транзистора 15 начинает вьеключаться транзиежр первого гечератора 2 тока. В результате в начале переходного процесса второй и третий генераторы тэка переключают на себя ток оконечных усилителей 3,4, находящихся еще во Включенном состоянии и тем самым сокращают время переключения разделительных элементов-диодов 5, 6. Диоды 5, 6 начинают запираться и предотвращают разряд конденсатора 8.В конце переходного процесса в результате выклеэченич дифференциального усилителя 1 запираются Оконечные усилители 3,4.Задержка их Выключения обусловлена инерционными свойствами дифференциального усилителя 1. На коллекторах транзисторов оконечных усилителей 3, 4 устанаьпиваются потенциалы эмие- тевэв открывшихся транзисторов 14, 15 согпасуюецего блэка 16, Диоды 5, 6 заперты,5251 Составитель Е. БрикРедактор Н. Каменская Техред И, Ковач Корректор И. Гоксич Заказ 5088/581 Тираж 723 ПодписноеЦНИИПИ Государственного комитета Совета Министровпо делам изобретений и открытий113035, Москва, Ж, Раушская набд. 4/5 СССР Филиал ППП фПатент", г. Ужгород, ул. Проектная, 4 5Конденсатор 8 хранит запомненное напряжение входного сигнала, которое через буферный усилитель 13 передается на выход накопителя. формула изобретения Электрический аналоговый накопитель, содержащий дифференциальный усилитель, р соединенный с первым генератором тока, первый вход дифференциального усилителя соединен со входом накопителя, а первый и второй выходы - со входами первого и второго оконечных усилителей соответствен- д но, между выходами оконечных усилителей включены соединенные последовательно разделительные элементы, например, диоды, общая точка соединения которых подключена к блоку запоминания, выполненному на кон денсаторе, и входу буферного усилителя, выход которого соединен с выходом накопителя и со вторым входом дифференциального усилителя, выход первого оконечного усилителя соединен с третьим генератором 25 тока, а выход второго оконечного усилителя 5 со вторым генератором тока, о т л и ч а ющ и й с я тем, что, с целью повышенияточности работы накопителя, в него введены согласующий и коммутирующий блоки,выполненные на транзисторах, причем базытранзисторов согласующего блока подключе;ны к выходу накопителя, коллектор первоготранзистора согласующего блока соединен сшиной питания, а коллектор второго транзистора - с первым генератором тока, эмиттеркаждого из транзисторов согласующего блока соединен с выходом соответствующегооконечного усилителя, база транзистора коммутирующего блока соединена с команднымвходом накопителя, коллектор - со вторымгенератором тока, а эмиттер - с третьимгенератором тока. Источники ниформации принятые во внимание при экспертизе изобретения;1. В. Н. Жовинский, "Схемы запоминания напряжений и блоки запаздываниями, Госэнергоиздат, 1963 г.2, Патент Великобритании М 1213457,кл. б 11 С 27/00, 5 06 8 7/00,30.01,67 (прототип).

Смотреть

Заявка

2117693, 27.03.1975

ПРЕДПРИЯТИЕ ПЯ Р-6886

ТАБАКОВ АНДРЕЙ ДМИТРИЕВИЧ, МАЗОВ ИГОРЬ НИКОЛАЕВИЧ, ВТУЛКИН ПЕТР ПАВЛОВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговый, накопитель, электрический

Опубликовано: 15.08.1976

Код ссылки

<a href="https://patents.su/3-525164-ehlektricheskijj-analogovyjj-nakopitel.html" target="_blank" rel="follow" title="База патентов СССР">Электрический аналоговый накопитель</a>

Похожие патенты