Двоичный счетчик импульсов с контролем ошибок

Номер патента: 520714

Авторы: Бабаев, Коровин

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 17.01.75 (21) 2096841/21 Союз Советских Социалистицеских Республик(46) Дата опубликов ееударстаеннмй аамнтетСовета Мнннетреа СССРаа делам нзебретеннйн аткрмтна(72) Авторы нзобретени 1) Заявит Й СЧЕТЧИК ИМПУЛЬСОВ С КОНТРОЛЕМ ОШИБО 54) ДВ ю повышение точиие числа контрол Цель изобретен ити контроля и расшруемых ошибок. ие относится к импульсно технике.Известен двоичный счетчик импульсов с контропеьошибок, содержащий последо вательио соединенные двоичные ячейки, блоки поразрядного контроля, состоящие зз блоков контроля смены состояний, входы которых подключены к соответствущим выходам двоичных ячеек, а выходы соединены со входами блока формирования сигнала ошибки, элемент задержки, включенный между выходом счетчика и соответствукицим входом блока поразрядного контроля последней двоичной ячейки, причем каждый блок контроля смены состояний состоит иэ логических элементов фИф входы которых непосредственно и черезэлементы задержки соединены с выходами данной двойной ячейки и логического элемента ИЛИ, входы которого соединеныодами логических элементов И. В описываемом счетчике импульсов вкаждый блок поразрядного контроля введеьы блох контропя отсутствия импульсов с данной ячейки, состоящий иэ логических элементов "ИЛИфи И, и блок контроля ложных импульсов, сосгояший нэ логических элементов И, Запрет и формирователя импульсов, а в блок контроля смены состояний введен дополнительный логический эпемент И один вход которого соединен с выходом логического элемента ИЛИ, ан едругой яереэ дополнительный элемент задержки соединен со входом данной двоичной ячейки, причем входы логического П элемента блока контроля отсутствияимпульсов с данной ячейки соединены с выходом бпока поразрядного контроля последующей двоичной ячейки и с логическим элементом ИЛИ, а в блоке контроля ложных импульсов логический элемент Запрет соединен с выходом логического элемента Или через формирователь импульсов - с выходом данной двоичной ячейки,Структурная схема описываемого счетчика приведена на чертеже.Счетчик содержит двоичные ячейки 13, блоки поразрядного контроля 4-6, блокформирс ания сигнала ошибки 7, элементзадержки 8, Каждый из блоков поразрядного контроля содержит блок контролясмены состояний 9, состоящий из элеменбтов задержки 10-12, логических элементов "И 1 3-15, логического элемента "ИДИ16 блок контроля отсутствия импульсовданной ячейки 17, состоящий из логического элемента "ИЛИ 18 и логического эле 77 77 16мента И 19 блок контроля ложных,импульсов 20, состоящий из логического элемента "И" 21, логического элемента "Запрет"22 и формирователя импульсов 23.Устройство работает следующим обра 36зом,Двоичные ячейки 1-3 последовательноустанавливаются в 1" и "0" импульсамисо входа 24 либо импульсами переноса свыхода предыдущей ячейки,Блоки поразрядного контроля контролируют работу ячеек таким образом, чтопри нормальной работе сит,7 алы на выходахэтих блоков отсутствуют, а при наличиикаких-либо ошибок, в зависимости от ха- Ирактерв ошибки, на соответствующем выходе такого блока появляется сигнал.Блоки контроля пересчетных ячеек сигнализируют о наличии в их работе следую щих ошибок; 391) отсутствие перехода ячейки из одного состояния в другое при наличии на счетном входе ячейки си 1 нала;2) наличие на выходе ячейки сигналапереноса, не вызванного переходом ячейки из состояния 1 в состояние О,т, е. наличие ничем не обоснованного сигкала переноса (помеха), который можетпривести к срабатыванию следующей пересчетной ячейки; 493) отсутствие нв выходе ячейки сигнала переноса при переходе ячейки от состояния 1" к состоянию "0", что можетбыть вызвано, например, неисправностьюустройства формирования сигнала переноса, 46Рассмотрим нормальный режим работыустройства на примере ячейки 2 и блока5 при отсутствии перечисленных ошибок.Импульсы переноса на входе 25 ячейки2 задерживаются элементом задержки 10 ЕЭи в виде сдвинутой последовательностипоступают на первый вход элемента 13,Импульсы напряжения на выходе 26 прямого кода ячейки задерживаются в элементе з 7 чержки 11 и подаются на элемент 14, Ьбгде сравниваются с незадержанными имиуль.сами. Аналогично последовательность свыхода 27 обратного кода сравниваетсяв элементе 15 с последовательш "тью, задержанной в элементе 12, Полученные сиг- М йалы после сборкипоступают на второй вход элемента 1 3, Сигналы разнесены во времени, и сигнал на выходе 28 отсутствует при любой смене состояний.Напряжение с выхода 26 и задержанное а элементе 12 налряжение с выхода 27 поступают на элемент 18, на выходе которого образуется напряжение, поступающее на элемент 19, На второй вход элемента 19 поступает с выхода 29 задержанный в следующем блоке контроля 6 импульс во времени, расположенный так же, как средний импульс последовательности с данной ячейки. Сигналы на входе элемента 1 9 разнесены во времени, и сигнал на выходе это 4 го элемента отсутствует.Сигнал с ьыхода элемента задержки 11 и сигнал с выхода 27 ячейки поступают на входы элемента 21, выходной сигнал которого подается на импульсный вход элемента "Запрет 22, на второй (управляющий) вход которого псагупает импульс с выхода формирователя импульсов, Поскольку выходной сигнал с элемента 21 существует тогда, когда элемент 22 закрыт, на его выходе сигнал отсутствует,Если ячейка не реагирует на какой-либоимпульс на счетном входе ячейки, на выходе 28 появляется сигнал ошибки,В этом случае среди импульсов входногосигнала имеется импульс, не вызвавшийсрабатывания. Напряжение с выхода 26 пересчетной ячейки и задержанный в элементе 11 сигнал сравниваются в элементе 14.Напряжение с выхода 27 ячейки и задержанный в элементе задержки 12 сигнал подаются на элемент 15. Сигналы с элементов14 и 15 поступают на элемент 16 и подаются на один из входов элемента 13, Нввторой вход его поступает последовательность сигналов, представляющая собой задержанную в элементе 10 последовательностьсчетных импульсов со входа 25 ячейки 2.Если импульсы входной последовательности,вызывающие изменение состояния ячейки,не совпадают во времени с сигналами навыходе элемента 16, то импульс, не вызвавший перехода ячейки из нулевого состояния в единичное, проходит на выход элемента 13 и в виде напряжения поступаетнв блок формирования сигнала Ошибки 7,Формула изобретенияДвоичный счетчик илп 1 у 7 п,сов с контро 71 ем 07 цибок 1 содержащий еОсле 7 овательно "Оединенные двоичные ячейки, блоки ц 1 р к+520714 рядного контроля, состоящие из блоков контроля смены состояний, входы которых подключены к соответствующим выходам .двоичных ячеек, а выходы соединены с входами блока Формирования сигнала ощипа ки, элемент задержки, включенйый между выходом счетчика и соответствующим входом блока поразрядного контроля последей двоичной ячейки, причем каждый блок контроля смены состояний состоит из логических элементов И, входы которых непосредя яствепно и через элементы задержки соединены с выходами данной двоичной ячейки и логического элементаИЛИ, входы которого соединены с выходами логических элея яментов И, о т л и ч а ю щ и й с я тем, что, с целью повышения точности контроля и расширения числа контролируемых ошибок, в каждый блок поразрядного контроля ввепены блок контроля отсутствия импульсов 6с данной ячейки, состоящий из логическихя я я яэлементов ИЛИ и И, и блок контроля ложных импульсов, состоящий из логическихэлементов И "Запрет" и формирователяимпульсов, а в блок контроля смены состояний введен дополнительный логическийэлемент "И," один вход которого соединен свыходом логического элемента ИЛИ, а дру.гой через дополнительный элемент задержки соединен с входом: данной двоичнрй ячейки, причем входы логическогогэлемента Иблока контроля отсутствий импульсов с данной ячейки соединены с выходом блока поразрядного контроля последующей двоично Ьячейки и с логическим элементом ИЛИ9а в блоке контроля ложных импульсов логический элемент Запрет"соединен с выходом логического элемента" И и через формирователь импульсов - с выходом даннойдвоичной ячейки.МСоставитель АртюхРедактор Б. Федотов Техред Г. Родак КоРРектоР Д, ДакндаЗаказ 2798/223 Тираж 1029 ПодписноеЦПИИПИ Государственного комитета Совета Министров СССРпо делам изобретений и открытий11 3035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

2096841, 17.01.1975

ПРЕДПРИЯТИЕ ПЯ В-2539, ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И

БАБАЕВ АЛЬБЕРТ ИВАНОВИЧ, КОРОВИН РЕМИР ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03K 23/04

Метки: двоичный, импульсов, контролем, ошибок, счетчик

Опубликовано: 05.07.1976

Код ссылки

<a href="https://patents.su/3-520714-dvoichnyjj-schetchik-impulsov-s-kontrolem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Двоичный счетчик импульсов с контролем ошибок</a>

Похожие патенты