Аналоговое запоминающее устройство

Номер патента: 514347

Автор: Сергеев

ZIP архив

Текст

(22) Заявлено 02,07.74 (21) 2040393/24 51) М. Кл 11 С 27 0 присоединением заявки23) Приоритет Государотоенныа комитет Совета Министров СССР оо делам нзобретениК 3) Опубликов 15.05.76. Бюллетень81.327.6088.8) открытии 20.07.76 ата опубликования опис 72) Автор изобретен) Заявитель Специальное конструкторское бю ленной томатики стем и) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТ Оно содержит сравнивающии блок 1, коммутатор 2, блок задержки 3 и статический многоустойчивый элемент 4. Выход сравнивающего блока 1 соединен со входом коммута тора 2, выход которого соединен со входомблока задержки 3; выходы последнего соединены со входами статического многоустойчивого элемента 4, а его выход соединен с первым входом сравнивающего блока 1; вто рой вход блока 1 соединен с выходом источника 5 входного сигнала; выходной сигнал снимается с клеммы 6 устройства.Сравнивающий блок 1 формирует сигнал,имеющий предельное положительное или пре дельное отрицательное значение соответственно при положительном или отрицательном значении разности между двумя сигналами, подаваемыми на входы блока, Блок задержки 3 обеспечивает получение неодинаковых вели чин задержки сигналов на отдельных выходахблока по отношению к сигналу на его входе или изменение с неодинаковыми скоростями сигналов на выходах блока при изменении сигнала на его входе. Параметры блока обес печивают выполнение условия: гналошению и Изобретение относится к автоматике и вычислительной технике и может быть использовано для запоминания аналоговой информации в установках различного назначения.Известно аналоговое запоминающее устройство, содержащее статический многоустойчивый элемент и коммутатор. В этом устройстве для запоминания аналоговой информации используется замкнутая система, коэффициент усиления в разомкнутом состоянии которой пропорционален числу устойчивых состояний статического многоустойчивого элемента. При увеличении числа устойчивых состояний с целью повышения точности аналогового запоминающего устройства последнее работает неустойчиво, что ограничивает его точность.Целью изобретения является повышение точности работы. В описываемом аналоговом запоминающем устройстве это достигается тем, что в него введены сравнивающий блок и блок задержки, вход которого соединен с выходом коммутатора, один из выходов статического многоустойчивого элемента соединен с первым входом сравнивающего блока, второй вход которого подключен ко входу устройства, а выход сравнивающего блока соединен со входом коммутатора, выходы блока задержки соединены с другими входами статического многоустойчивого элемента.На чертеже представлена функциональная схема описываемого устройства.( я( ( - величины задержки сна выходах блока по отн к сигналу на его входе; - число выходов блока.35 40 45 3Каждый -й выход блока задержки 3 соединен с -м входом статического многоустойчивого элемента 4, каждое состояние которого характеризуется соответствующей величиной сигнала на его выходе. Этот сигнал и сигнал на выходе устройства изменяются скачком на величину Л; каждый раз, когда сигнал на -м входе статического многоустойчивого элемента, увеличиваясь, проходит через некоторое положительное пороговое значение или, уменьшаясь, проходит через отрицательное пороговое значение. При этом знак приращения Л; выходного сигнала соответствует полярности сигнала на -м входе статического многоустойчивого элемента 4, параметры которого обеспечивает выполнение условийЬ,(Ь,;З(1 + 2 ф В режиме воспроизведения сигнала вход блока задержки 3 соединяется с выходом сравнивающего блока 1 с помощью коммутатора 2. При этом замыкается контур следящей системы, которая вследствие наличия отрицательной обратной связи отрабатывает рассогласование системы из любого исходного состояния следующим образом, Если в момент замыкания системы величина сигнала на выходе устройства отличается от величины сигнала на его входе, то сигналы на выходе сравнивающего блока 1 и на входе блока задержки 3 имеют предельное, например, положительное значение, и сигналы на выходах блока задержки 3 увеличиваются. При этом сигналы вначале на первом, затем на втором и последующих выходах блока задержки 3 и соответствующих входах статического много- устойчивого элемента 4 проходят через положительное пороговое значение, вследствие чего состояние многоустойчивого элемента изменяется через определенные промежутки времении, и сигнал на выходе устройства увеличивается ступенчато - вначале на величину Ль затем на величину Л и так далее до тех пор, пока сигнал на выходе устройства не достигает величины сигнала на его входе или 5 ю 15 20 25 Зо превышает ее. Если сигнал на выходе устройства превышает величину сигнала на его входе, то процессы протекают в обратном направлении. При этом сигналы на выходе сравнивающего блока 1 и на входе блока задержки 3 становятся отрицательными, вследствие чего уменьшаются и проходят через отрицательное пороговое значение сигналы вначале на первом, затем на последующих выходах блока задержки 3 и соответствующих входах много- устойчивого элемента 4. Это приводит к последовательному изменению состояния много- устойчивого элемента 4 и ступенчатому уменьшению сигнала на выходе устройства. После нескольких циклов отработки рассогласования сигнал на выходе устройства становится равным сигналу на его входе с колебаниями с малой амплитудой, равной 0,5 ЛьПри размыкании связи между выходом сравнивающего блока 1 и входом блока задержки 3 с помощью коммутатора 2 устройство переводится в режим хранения сигнала. При этом достигнутое значение сигнала на выходе устройства, определяемое состоянием статического многоустойчивого элемента 4 в момент размыкания системы, остается неизменным при изменении сигнала на входе устройства.Точность устройства неограничена, так как увеличение числа устойчивых состояний ста тического многоустойчивого элемента 4, равного 2", не приводит к потере устойчивости работы устройства. Формула изобретенияАналоговое запоминающее устройство, содержащее статический многоустойчивый элемент и коммутатор, отличающееся тем, что, с целью повышения точности устройства, оно содержит сравнивающий блок и блок задержки, вход которого соединен с выходом коммутатора, один из выходов статического многоустойчивого элемента соединен с первым входом сравнивающего блока, второй вход которого подключен ко входу устройства, а выход сравнивающего блока соединен со входом коммутатора, выходы блока задержки соединены с другими входами статического много- устойчивого элемента.. Тюрина ак Поди псноССР ипографпя, пр. Сапунова, " аказ 1502/8 Изд, Я ЦНИИПИ Государстве по делак 113035, Москвного комитета изобретений, Ж.35, Ратш Тцрагк 22Совета Ч тн открытий кая наб., д. 11 ректор А. Овчинников

Смотреть

Заявка

2040393, 02.07.1974

СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО СИСТЕМ ПРОМЫШЛЕННОЙ АВТОМАТИКИ

СЕРГЕЕВ ГЕРМАН СЕРГЕЕВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 15.05.1976

Код ссылки

<a href="https://patents.su/3-514347-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты