Номер патента: 508926

Авторы: Гусев, Конев, Мислович

ZIP архив

Текст

(23) ПриоритетОпубликовано 30,03,76. Бюллетень12Дата опубликования описания 20.05.76 51) М, Кл Н ОЗК 13/24 Государственный комитет Сонета Министров СССР 53) 1,325.688.8) о делам изобретен и открытий 72) Авторы изобретения А, Мислович В. В. Гусев, Н. И, Кон 71) Заявитель(54) ДЕШ ТОР з- аИзобретение относится к вычислительной темнике и может использоваться в цифровых устройствах для дешифрации двоичного кода.Известен дешифратор, содержащий две группы выходных ферротранзисторных ячеек, опросные входы которых подключены к опросным входам двух ключевых ячеек и к опросной шине, и входные шины разрядов информации.ОдБако известный дешифратор имеет ни кую помехоустойчивость и надежность в р боте.Цель изобретения - повышение помехоустойчивости и надежности в работе.Для этого в предлагаемом устройстве подготавли)вающие входы первой и второй ключевых ячееек соединены соответственно с инверсной и прямой входными шинами старшего разряда информации, подготавливающиевходы четных и нечетных выходных ферротранзисторных ячеек двух групп соединенысоответственно,с инверсной и прямой входными шинами младшего разряда информации,а рассогласовывающие входы выходных ферротранзисторных ячеек подключены к входным щинам промежуточных разрядов информации.На чертеже приведена функциональнаясхема предлагаемого дешифратора,Дешифратор состоит из двух групп выходных ферротранзисторных ячеек 1 - 8 и 9 - 16, имеющих входы опросный, подготавливающий и рассогласования, и ключевых ячеек 17 и 18, имеющих опросный и подготавливающий входы, Опросные входы всех ячеек 1 - 18 соединены с опросной шиной 19, Ферротранзисторные ячейки 1 - 8 первой группы соединены с первой ключевой ячейкой 17, а ячейки 9 - 16 - со второй ключевой ферротранзисторной ячейкой 18. Подготавливающпе входы первой 17 и второй 18 ключевых ячеек соединены соответственно с инверсной 20 и прямой 21 входными шинами старшего разряда информации, Подготавливающие входы выходных ферротранзисторных ячеек 1, 3, 5, 7, 9, 11, 13, 15, отвечающих четным значениям дешифруемой информации (в младшем разряде О), соединены с инверсной входной шиной 22 младшего разряда информации. Подготавливающие входы выходных ферротранзисторных ячеек 2, 4, 6, 8, 10, 12, 14, 16, отвечающих нечетным значениям дешифруемой информации (в младшем разряде 1), соединены с прямой входной шиной 23 младшего разряда информации. Прямые входные шины второго 24 и третьего 25 разрядов информации соединены с рассогласовывающими входами выходных ферротранзисторных яче 5089263ек 1, 2, 5, 6, 9, 10, 13, 14 и 1, 2, 3, 4, 9, 10, 11, 12 соответственно, Инверсные входные шины второго 26 и третьего 27 разрядов информации соединены с рассогласовывающими входам выходных ферротранзисторных ячеек 3, 4, 7, 8, 11, 12, 15, 16 и 5, 6, 7, 8, 13, 14, 15, 16 соответственно.Дешифратор работает следующим образом.На входные шины 20 - 27 дешифратора поступает информация в виде двоичного последовательно-параллельного четырехразрядного кода. При этом первым навходедешифратора появляется младший разряд, а затем последовательно во времени более старшие разря. ды, при этом сигналы на вход дешифратора поступают по прямым входным шинам 20, 23, 24, 25, если значение соответствующего разряда дешифруемой информации равно 1, и по инверсным входным шинам 21, 22, 26, 27, если о,но равно О.Пусть на вход дешифратора поступает информация в виде кода 1110, Первый разряд информации поступает по инверсной входной шине 22 на подготавливающие входы выходных ферротранзисторных ячеек 1, 3, 5, 7, 9, 11, 13, 15 и подготавливает их, Второй разряд поступает по прямой входной шине 24 и рассогласовывает ячейки 1, 2, 5, 6, 9, 10, 13, 14, Третий разряд поступает по прямой входной шине 25 и рассогласовывает ячейки 1, 2, 3, 4, 9, 10, 11, 12, Четвертый разряд постуйает по прямой входной шине 20 и подготавливает ячейку 18. Таким образом, после приема информации на дешифратор подготовленными оказались выходная ферротранзисторная 5 ячейка 15 и вторая ключевая ячейка 18. Циклработы дешифратора завершает импульс тока, поступающий по опросной шиве 19, и в результате на выходе ячейки 15 формируется сигнал.10Формул а изобретения Дешифратор, содержащий две группы выходных ферротранзисторных ячеек, опросные 15 входы которых подключены к опросным входам двух ключевых ячеек и к опросной шине, и входные шины разрядов информации, от л и ч а ющи й с я тем, что, с целью повышения помехоу 1 стойчивости и надежности в ра боте, подготавливающие входы первой и вто.- рой ключевых ячеек соединены соответственно с иивероной и прямой входными шинами старшего разряда информации, подготавливающие входы четных и нечетных выходных 25 ферротранзисторных ячеек двух групп соединены соответственыо с инверсной и прямой входными шинами младшего разряда информации, а рассогласовывающие входы выходных ферротранзисторных ячеек подключены 30 к входным шинам промежуточных разрядовинформации.508926 20 гю ггмыгюгу Составитель Н. Баринова Техред Т. РыбалкоКорректор Е. Хмелева Редактор Е. Караулова Типография, пр, Сапунова, 2 Заказ 1078/17 Изд. Мз 1227 Тираж 1029 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, 5 К, Раушская наб., д, 4/5

Смотреть

Заявка

1926992, 01.06.1973

ПРЕДПРИЯТИЕ ПЯ Г-4213

ГУСЕВ ВАЛЕРИЙ ВЛАДИМИРОВИЧ, КОНЕВ НИКОЛАЙ ИВАНОВИЧ, МИСЛОВИЧ ФЕЛИКС АРОНОВИЧ

МПК / Метки

МПК: H03K 13/24

Метки: дешифратор

Опубликовано: 30.03.1976

Код ссылки

<a href="https://patents.su/3-508926-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>

Похожие патенты