Устройство для декодирования избыточных кодов

Номер патента: 489239

Автор: Рычков

ZIP архив

Текст

(51) М. КЯ.Н 041 1/10 Н 03 к 13/32 осударственный комитетСовета Министров СССРпо делам изобретенийи открытий) УСТРОЙСТВО ДП ОД е но Изобретение относится к передачи циф-"ровых сообщений каналам связи, в частности к устройствам помехоЗащитного коди- .рования.Известно устройство для декодированияизбыточных кодов, содержащее последовательно соединенные детектор и буферныйнакопитель, выход которого через схемуНЕ" подключен к одному из входов сумматора, другой вход которого соединен свыходом генератора контрольных сигналов,а выход его - со входом решающего блока.Между выходом генератора контрольныхсигналов и выходом решающего блока включена выходная схема "И".Однако в известном устройстве происхо-дит предварительное выравнивание единичных элементов сигнала, что снижает общуюпомехоустойчивость приема, так как припреобразовании сигнала теряется частьсодержащейся в нем информации,Цель изобретения - повышение помехоустойчивости приема информации при межсимвольных помехах. ИРОВАНИЯ ИЗБЫТОЧНЫХ Это достигается тем, что выход детектора через анализатор полярности сигналаподключен ко входу первого регистра, выходы разрядов которого через соответствую, щие корреляторы подключены ко входамрегистра памяти, выходы разрядов которого, в свою очередь, через соответствующие умножители подключены к дополнительным входам сумматора. Выход детекторачерез элемент задержки подключен ко вторым входам корреляторов и ко входу буферного накопителя, а ко вторым входам умножителей подключены соответствующие выходы разрядов второго регистра сдвига, вход которого соединен с выходом генератора контрольных сигналов, а выход среднего разряда этого регистра подключен к соответствующему входу сумматора,На чертеже представлена функциональная схема предлагаемого устройства для декодирования избыточных кодов.Устройство содержит детектор 1, соединенный своим выходом через элемент зад ржки 2 со входом, буфер го накопителя 3, выход которого через схему "НЕ4 подключен к одному из входов суммато-ра 5. К другому входу сумматора подклю-. чен выход среднего разряда регистрасдвига 6, вход которого соединен с выходом генератора 7 контрольных сигналов.Между детектором 1 и дополнительными входами сумматора 5 включена схемаотработки эхо-сигналов, содержашая анализатор 8 полярности сигнала, соединенный своим входом с детектором, а выходом - со входом регистра 9, выходы разрядов которого через соответствующиекорреляторы 10 подключены ко входам регистра памяти 11, выходы разрядов которого, в свою очередь, через соответствуюшие умножители 12 подключены к дополнительным входам сумматора 5. Вто, рые входы корреляторов 10 соединены свыходом элемента задержки 2, а вторыевходы умножителей 12 - с выходами соответствующих разрядоврегистра сдвига 6,Выход генератора контрольных сигналовсоединен с выходной схемой "Иф 13, к1,управляющему входу которой подключенрешающий блок 14, соединенный своимвходом с выходом сумматора 5,1Описываемое устройство работает следующим образом, Поступающие из каналасвязи сигналы детектируются детектором1 и через элемент задержки 2 записываются в буферный накопитель 3, откудаони считываются и через схему "НЕ" 4подаются на один из входов сумматора 5.Генератор 7 генерирует контрольный сигнал, соответствующий одному из допустимых для передачи сигналов. Контрольныйсигнал через регистр сдвига 6 поступаетна соответствующий вход сумматора 5.Сумматор 5 вычисляет разницу междуединичными элементами контрольного сигнала и сигнала, поступаюшего из буферного накопителя 3, Решающий блок 14 1анализирует эти разницы на всем протяжении сигнала и выбирает контрольныйсигнал, наиболее близкосовпадающийс принятым из канала связи. Этот сигналчерез выходную схему "И" 13, управляемую решающим блоком 14, поступает навыход устройства,При наличии межсимвольных помех впереди и позади передаваемого по каналусвязи импульса появляются эхо-сигналы,которые накладываются на соседние импульсы. В этом случае для повышения исправляющей способности избыточного кода,необходимо форму контрольного сигналапривести в соответствие с формой сигнала,принятого из канала связи, т, е. наложить, на каждый его единичный. элемент эхо-сигналы от соседних, единичных элементов. Для этого сигналы с выхода детектора 1 .подаются на анализатор 8 полярности сигнала, который определяет полярность каждого единичного элемента сигнала и записывает соответствуюшую метку (+, единица, - единица) в регистр 9.С каждым отсчетом метки продвигаются по -регистру 9, а новая метка записывается в левый разряд, Параметры элемен,та задержки 2 выбраны так, что при появлении единичного элемента сигнала на его ,выходе соответствуюшая ему метка полярности находится в среднем разряде регистра 9. Среднее значение эхо-сигналов отрабатывается путем корреляции единичного элемента сигнала в корреляторах 10 с полярностями соседних элементов. Значения эхо-сигналов, отрабатываемые корреляторами 10, записываются в регистр памяти 11 и с его разрядных выходов подаются на соответствуюшие умножители 12,На другие входы умножителей 12 подаются сигналы с соответствуюших разрядов регистра 6, пропорциональные единичным элементам контрольногс сигнала, находящимся справа и слева от обрабатываемого элемента, снимаемого с среднего разряда регистра 6 на сумматор 5.Выходные напряжения умножителей 12 в каждый момент времени пропорциональны эхо-сигналам, действуюшим на обрабатываемый элемент контрольного сигнала. Эти сигналы поступают на дополнительные входы сумматора 5 одновременно с обрабатываемым элементом контрольного сигнала, снимаемым со среднего разряда регистра 6, и накладываются на него. Предмет изобретения Устройство для декодирования избыточных кодов, содержашее последовательно соединенные детекторы и буферный накопитель, выход которого через схему "НЕ подключен к одному из .входов сумматора, другой вход которого соединен с выходом генератора контрольных сигналов, а выход его - со входом решаюшего блока, причеммежду выходом генератора контрольных сигналов и выходом решающего блока включена выходная схема "И", о т л и ч а юпомехоустойчивости приема информации при межсимвольных помехах, выход детектора через анализатор полярности сигнала подключен ко входу первого регистра, выходы разрядов которого через соответствую489239 Составитель Э.ГилянскаяТехредИ Карандашова Корректор Л.Котова едактор Л,наро зд. Ж 1111 Тираж 740 казп ясное 1 ИИПИ Государственного комитета Совета Министров С по делам изобретений и открытий Москва, 13035, Раушская наб 4 едприятне Патент, Москва, Г.59, Бережковская наб., 2 щие корреляторы подключены ко входам регистра памяти, выходы разрядов которого,в свою очередь, через соответствующиеумножители подключены к дополнительнымвходам сумматора, причем выход детектора через элемент задержки подключен ковторым входам корреляторов и ко входу 6буферного накопителя, а ко вторым входамумножителей подключены соответствующие выходы разрядов второго регистра сдвига, вход которого соединен с выходбм генератора контрольных сигналов, а выход среднего разряда этого регистра подключен к соответствующему входу сумматора.

Смотреть

Заявка

1852939, 06.12.1972

ВОЙСКОВАЯ ЧАСТЬ 25840

РЫЧКОВ ЮРИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: H03M 13/51, H04L 17/30

Метки: декодирования, избыточных, кодов

Опубликовано: 25.10.1975

Код ссылки

<a href="https://patents.su/3-489239-ustrojjstvo-dlya-dekodirovaniya-izbytochnykh-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для декодирования избыточных кодов</a>

Похожие патенты