Многодекадное пересчетное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЮТВЛЬСТОУ) 183661 /26-9 Заявлено 13 10 72 (2 с присоединением заявк Приоритет(51) М КлН 03 В 23/О Гвсудврственный номнтет Воввтв Мнннатров СССР по делом нзабретеннд н открытей(53) УДК621. 374.22(088. 8 п бликов 5 Дата опус ликовани са 25, 10.74(71) Заявитель Институт электроники и вычислительной теАН Латвийской ССР ОЕ УСТРОЙ Ф) МНОГОттЕКАДНОЕ ПЕРЕ Изобретение относится к обцас-ти автоматики и внчисцитецьной техники. Устройство может быть испоцьзовано в радиотехнических системах для дедвыия частоты с изменяемым коэффициентом децения, в цифровых синтезаторах частот, цифровых фицьтрах.Известныв многодекадныв перес- четные устройства, содержащие счвтныв декады, схемы совпадения, схемы занесения кода, имеют ограничвнныв функционацьныв возможности, недостаточную надежность и усцоаненную систему синхронизации.В цвцях расиирения функционацьных возможностей, повыиения надежности и упрощения предлагаемое устройство доподнитвцьно содержит зцемент йзапрвтее, вкцючвнный мваду выходом мцадщей й входом посцедующих счетных декад; триггер, единичный выход которого связан со схемами занесения кода в посцедующие счетные декады, нулевой выход - с входом схемы совпадения младшей счетной двиадые вход установки в 2нуль - с точкой соединения запрещающего входа зцвмента кЗапрет ,входа схемы совпадения мцадаей декады и выхода схемы совпадения по 5 сдедующих декад, а инверсный входустановки в единицу - с выходомсхемы совпадения мцадшей декады, исхему ИЛИ е ВхОды посцедней подкцючены к зажимам схем занесенияо кода в младщий и старщий разрядыо посцедующих декад, а выход - к друустановкигера,На чертеже показана бцок-схема5 предцагаемого устройсва.Устройство содержит счетные декады 1, 2 и 3, схемы совпадения Фи 5, схемы зайесения кода б, 7 и 8,ацемент теЗапрвтн 9, триггер 10 скодовыми входами и схему еБЛИее 11.О При коэффициенте пересчета отединицы до девяти, всци запись кода в декады произведена, триггер 10установцен в нуцввое состояние изаблокирован через схему ееИЛИее 11.Сигналы с выхода схемы совпадения5 и с нулевого выхода триггера подготовляют схему совпадейия Ф к работе. Когда в процессе счета в декаде 1 установится состоянйе 1001, на выходе схемы Ф появляется сигнал, который через схему б записывает нод в младшую декаду. Этот сигнал нв может изменить состояния триггера, так как последний установлен в нуль с выхода схемы фИЛИф, т.е. заблокирован для установки в едйницу, После записи кода декада 1 опять считает входные импульсы с заданным коэффициентом пересчета.При коэффициентах пересчета от десяти до девяноста девяти в счете входных импульсов участвуют декады 1 и 2, а в декаде 3 сохраняется состояние 1001. Схема"ИЛИ" в работе нв участвует. После занесения кода в декады 1 и 2 происходит счет импульсов. В процессе счета триггер ХО находится в нулевом состоянии, а схема совпадения Ф заблокирована схемой совнаения 5. Элемент фЗапретф 9 открыт.огда в процессе счета в декаде 2 становится состояние 1001, схема с помощью элемента фЗапретф блокирует счетный вход декады 2 и подготавливает схему 4 к работе. Еогда в декаде 1 установится состояние 1001, на выходе схемы Ф появляется сйгнал, который через схему 6 записывает код в декаду 1 и устанавливает триггер в единичное состояние. установившийся в единичное состояние триггер блокирует нулевым выходом схем Ф, а единичным выходоы через схему 7 разрешает запись кода в декаду 2. жали заносимый в декаду 1 код сооюетствует малому коэффициенту пересчета, например нулю, то на ев выходе может появиться сигнал перекоса до окончания процесса записи кода в декаду 2, Элемент фЗапретф 9 в этом случае предохраняет счетный вход декады 2 от воздействия сигнала переноса декады до окончании процесса записи кода в ней. Схв ма совпадения Ф заблокирована нулевым выходом триггера. триггер запоминает сигнал записи кода в декалу 2 на время записи Определяемое бы" стродеиствивм зтош декады. По окончании записи кода 3 декаду 2 схема совпадения 5 устанавливает триггер в нулевое состояние, блокирует схему совпадении Ф и разблокирует элвмвнт "Запрет". Сигнал пнреноса с выхода декады 1 проходит на вход декады 2. Он снимается с потвнци- . ального выхода старшего разряда декады 1 и частота его в десять раз меньше входной. На выходе "Хф триггера 10 формируется таким образом импульс, длительность которого автоматически определяется быстродействием декады 2 и не зависит от входной частоты, Это увеличивает надежность устройства аа счет надежной записи кода и упрощает вго, так как отсутствует необходимость в специальной синхронизации от входных сигналов.Работа устройства при коэффициентах пересчета от 100 до 1 Р, гдв т - количество счетных декад, происходит с твм лишь различием, что заполнение старших декад происходит дольше и определяется числом декад.ПРЕДМЕТ ИЗОБРЕТЕНИЯмногодвкаднов пвресчетное устройство, содержащее счетныв декады, схемы совпадения, схемы занесения кода, о т л и ч а ю щ в е с я твм, что, с целью расширения функциональных возможностей, повышении надежности и упрощеыйя, оно дополнительно содержит элемент "Запрвтф, включенный между выходом младшей и входом последующих счетных декад, триггер, единичный выход которого связан со схемами занесения кода в последующие счетные декады, нулевой выход - с входом схемы совпадения младшей счетной декады вход установки в нуль - с точкой соединения запрещающего входа элемента фЗапрвтф, входа схемы совпадения младшей декады и выхода схемы совпадения последующих декад, а инверсный вход установим в единицус выходом схемы совпадения младшей декады и схему фИЛИф, входы которой подключены к эажийам схем занесения кода в младший и старший разряды последующих декад, а выходк другому входу установка в нуль триггера.Составитель А,Туляков Редактор Т. Юрчикова Техред Н.Свинина Изд. ЮЪ Тираж 611 Подписное Заказ Оф Предприятие Патент, Москва, Г, Бережковская наб., 24 ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, 113035, Раушская наб., 4
СмотретьЗаявка
1836610, 13.10.1972
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТВИЙСКОЙ ССР
АРТЮХ ЮРИЙ НИКОЛАЕВИЧ, ГОТЛИБ ГРИГОРИЙ ИОСИФОВИЧ, ЗАГУРСКИЙ ВАЛЕРИЙ ЯКОВЛЕВИЧ
МПК / Метки
МПК: H03K 23/02
Метки: многодекадное, пересчетное
Опубликовано: 15.10.1974
Код ссылки
<a href="https://patents.su/3-446951-mnogodekadnoe-pereschetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Многодекадное пересчетное устройство</a>
Предыдущий патент: Универсальный логический элемент
Следующий патент: Устройство для суммирования импульсных последовательностей
Случайный патент: Способ определения параметров гибки труб