В п тб h т1щ1, -, -j-. •: , ••. i, i j i
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Совекких Социалистицеских РеспубликЗависимое от авт, свидетельстваЗаявлено 14,Х 11,1971 ( 1723290/26-9)с присоединением заявкиПриоритетОпубликовано 05,Х.1973. БюллетеньДата опубликования описащтя 21.111.197. Кл. Н 031 с 3/286 Гасударственный комитеСовета Министрае СССРпа делам изобретенийи открытий 1,374,3(088.8) на, ; е,:,",,"Г) Авторыизобретен Г. Г. Мацкевич. С. В. Выс . А, Молчанов А. Г. Солод, С. И. Ярово В, П. Волкогонаявитель ТРИГГЕР НА МОП-ТРАНЗИСТОРА 2 Изобретение относится к микроэлектронике. Устройство может быть использовано в автоматике, цифровой измерительной и вычислительной технике в качестве пересчетного элемента при построении различных счетчиков, преобразователей и т. д,Известны триггеры на МОП-транзисторах, содержащие первый ипвертор, подключенный выходом ко входу второго инвертора, а входом - к выходу второго ипвертора через проходной транзистор, подключенный затвором к одной из шиц тактовых импульсов, управляющие транзисторы,Предлагаемое устройство отличается от известных тем, что содержит дополнительный инвертор, подключенный входом к выходу второго инвертора через первый управляющий транзистор, затвор которого соединен с затвором проходного транзистора, а выход дополнительного инвертора подключен ко входу первого инвертора через второй управляющий транзистор, затвор которого соединен с другой шиной тактовых импульсов, причем третий управляющий транзистор соединен затвором с третьей шиной тактовых импульсов, а истоком и стоком - соответственно со входом второго и дополнительного ицверторов,Это позволяет расширить фуцкциоцальные возможности устройства. На фиг. 1 изображена принципиальная схема устройства; на фиг, 2 представлены временные диаграммы, поясняющие работу устройства.5 В месте соединения истока управляющеготранзистора 1 с затвором транзистора 2 и с истоком проходного транзистора 3 образован узел 4 в месте соединения стока транзистора 2 с истоком транзистора 5 и с затвором тран зистора 6 - узел 7.Объединение транзисторов 3, 6 управляющего транзистора 8, а также истока транзистора 9 образует узел 10. Исток управляющего транзистора 8 соединен с затвором трацзис тора 11, В точке их соединения образованузел 12. В результате объединения транзисторов 11и 1, а также истока транзистора 13 образо вался узел 14. Затвор транзистора 1 через шину 15 соединен с источником фазы Ф 1, затворы проходного 3 и управляющего 8 транзисторов через шину 16 соединены и источником фазы Ф 2, Стоки и затворы транзисторов 5, 9 25 и 13 через шину 17 подключены к источникупитающего напряжения, Источники транзисторов 2, 6 ц 11 подключены к земляной шине.Транзисторы 2 и 5 образуют первый инвертор, транзисторы 6, 9 - второй, а 11 и 13 - 30 дополнительный,3Сток управляющего транзистора 18 соединен с узлом 7, исток - с узлом 12, затвор подключен к шине фазы ФЗ.Во время пассивного периода, когда фаза Ф 1 (фиг. 2 а) имеет низкий потенциал, а фаза Ф 2 (фиг. 2 б) - высокий, транзисторы 3 и 8 поддерживаются в открытом состоянии, а транзистор 1 - в закрытом. Предположим, что в этом случае в узлах схемы 4, 10, 12 - низкий потенциал (фиг. 2 в, д. е), в узлах 7, 14 - высокий (фиг. 2 г, ж). Такое состояние схемы устойчиво,Во время передачи информации, когда действуют фазы Ф 1 и Ф 2, транзисторы 3 и 8 закрываются, а транзистор 1 открывается. Высокий потенциал с узла 14 прикладывается к узлу 4 и транзистор 2 запирается.Таким образом, в результате действия фаз потенциалы в узлах устанавливаются следующим образом: в узлах 4, 10, 14 - высокий, а в узлах 7 и 12 - низкий. Потенциалы в узлах 12 и 14 в результате действия фаз остаются прежними, так как затвор транзистора 11 изолирован от остальной части схемы. Потенциал в узле 12 продолжительное время, определяемое сопротивлением МОП-транзистора и величиной паразитной емкости 19 в узле, остается неизменным.Когда транзисторы 3 и 8 вновь открываются, а транзистор 1 закрывается, высокий потенциал с узла 10 прикладывается к затвору транзистора 11, закрывая его. В результате этого потенциалы схемы распределяются следуюшим образом: в узлах 4, 10, 12 - высокий, в узлах 7, 14 - низкий, т. е. за время действия фаз Ф 1 и Ф 2 состояние схемы изменяется.Воздействие фаз в следующий момент устанавливает триггер в исходное состояние, что свидетельствует о пересчетном режиме устройства.Когда длительность активного периода фазбольше времени разряда паразитного конден сатора в узле 12, нормальная работа триггера нарушается. Для обеспечения постоянства потенциала в узле 12 на время передачи фаз включается транзистор 18, связывающий инвертор на транзисторах 2 и 5 с дополнитель ным инвертором на транзисторах 11, 13, Транзистор 18 включается фазой ФЗ, синфазной фазе Ф 1 и задержанной относительно нее на время, необходимое для заряда паразитных емкостей в плечах триггера.15 Предмет изобретенияТриггер на МОП-транзисторах, содержащий 20 первый инвертор, подключенный выходом ковходу второго инвертора и входом - к выходу второго инвертора через проходной транзистор, подключенный затвором к одной из шин тактовых импульсов, управляющие тран зисторы, отличаошийся тем, что, с целью расширения функциональных возможностей, в него введен дополнительный инвертор, подключенный входом к выходу второго инвертора через первый управляющий транзистор, ЗО затвор которого соединен с затвором проходного транзистора, а выход дополнительного инвертора подключен ко входу первого инвертора через второй управляющий транзистор, затвор которого соединен с другой шиной так товых импульсов, причем третий управляющий транзистор соединен затвором с третьей шиной тактовых импульсов, а истоком и стоком - соответственно со входом второго и дополнительного инверторов.406298 Рог 2 Составитечь А федороваРедактор Б, федотов Техред Т. Ускова Корректор О. Тюрина Заказ 7/16 ЦНИИ ПодписноеСССР Типография, пр. Сапунова, д Изд,224 И Государственного комнтсза по делам изобретений Москва, Ж, Раугнская
СмотретьЗаявка
1723290
А. Г. Солод, С. И. Яровой, Г. Г. Мацкевич С. В. Высочина, В. П. Волкогон, А. А. Молчанов
МПК / Метки
МПК: H03K 3/353
Метки: т1щ1
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-406298-v-p-tb-h-t1shh1-j-i-i-j-i.html" target="_blank" rel="follow" title="База патентов СССР">В п тб h т1щ1, -, -j-. •: , ••. i, i j i</a>
Предыдущий патент: Формирователь импульсов тока с заданным соотношением амплитуд
Следующий патент: Генератор импульсов
Случайный патент: Установка для сварки