Приемное интегральное логическое устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
367553 О П И С А Н"И Е ИЗОБРЕТЕНИЯ Сова Советских Социалистических РеспубликЗависимое от авт. свидетельстваМ Кч Н 031 с 19/08 Заявлено 31,1.1971 ( 1640964/26-9) присоединением заявк риоритетпубликовано 23 Л.1973. Бюллетень М Комитат по делам зобретвний и открытий при Совета Министров СССРДК 681.322(088.8) та опубликования оп ания 28,111,1973 Авторыизобретения на и В, Н. Степанов вик, С. ф М. Долкарт Заявитель ЕГРАЛЬНОЕ ЛОГИЧЕСКОЕ ТРОЙСТВО ИЕМНО Изобретение относится к вычислительнойтехнике, в частности, к технике передачи быстродействующих сигналов по длинным линиям связи,В современных вычислительных системах 5отдельные устройства объединяются в единый комплекс с помощью унифицированныхсистем связи - сопряжений (интерфейсов),включающих в себя унифицированные шиныи унифицированные электронные схемы, управляющие прохождением сигналов по шинам сопряжения. При этом к одной линиисвязи, возбуждаемой задающим устройством,подключается большое число приемных устройств, распределенных вдоль линии.15Приемные устройства, распределенныевдоль линии, должны иметь высокий входной импеданс, чтобы не оказывать влиянияча характеристический импеданс линии. Приемные устройства должны также иметь четкую пороговую точку срабатывания и обеспечивать примерно равный запас от помехдля уровня Лог,О и Лог.1 передаваемыхсигналов. Кроме того, часто требуется подключать устройства к линии связи и отключать от нее в соответствии с определеннойпоследовательностью управляющих сигналов.Известны приемные интегр альные логические устройства для приема сигналов из линий связи, возбуждаемых от стандартных ин- ЗО тегральных схем с транзисторно-транзисторной логикой (ТТЛ), содержащие входной эмиттерный повторитель и транзисторно-транзисторный логический элемент и позволяющие подключать до 20 приемных устройств к одной линии связи,Однако известные интегральные приемные устройства имеют сравнительно невысокий входной импеданс, так как входной повторитель возбуждает непосредственно мощный выходной каскад. При этом входной ток, определяемый резистором в эмиттере входного повторителя, увеличивается при,увеличении входного напряжения.Кроме того, известные схемы имеют малую температурную стабильность и большой разброс входных пороговых напряжений.Целью изобретения является увеличение входного сопротивления и обеспечение стабильного порогового уровня.Это достигается тем, что в предлагаемое устройство введен генератор тока на двух транзисторах, первый из которых, включен. ный последовательно в эмиттерную цепь транзистора входного эмиттерного повторителя, соединен своим коллектором со входом транзисторно-транзисторного логического элемента, базой - с базой и коллектором второго транзистора генератора тока и через резистор - с шиной коллекторного питания, а ба55 60 65 за транзистора входного эмиттерного повторителя соединена с общей шиной через фиксирующий диод.На фиг. 1 приведена схема предлагаемого устройства; на фиг. 2 - схема подключения интегральных приемных устройств к линии связи.Устройство работает следующим образом.Сигнал с выхода задающего устройства через линию связи подается на базу транзистора 1, работающего в режиме эмиттерного повторителя. Эмиттер транзистора 1 подключен к генератору тока, образованному транзисторами 2 и 3 и резистором 4.Транзисторы 2 и 3 идентичны и в интегральном исполнении имеют практически одинаковые параметры. Базы этих транзисторов объединены, поэтому их базовые токи равны и при работе в активной области коллекторные токи также будут р авны. Следовательно, транзистор 2 является генератором тока и ток в его коллекторе не зависит от входного напряжения схемы.При подаче на вход положительного напряжения, превышающего пороговый уровень приемной схемы, транзистор 1 включается и напряжение с его эмиттера, повторяющее входное напряжение со сдвигом на прямое падение на базо-эмиттерном переходе, подается на вход многоэмиттерного транзистора 5 выходного каскада, состоящего из транзисторов б; б; 7 и 8, диода 9, резисторов 10; П; 12 и 13 и представляющего собой стандартный клапан И-НЕ ТТЛ. Если на управляющем входе Запрет имеется высокий уровень Лог. 1, на выходе устанавливается низкий уровень Лог.0. При этом через транзистор 2 протекает ток из транзистора 1, входной ток устройства приема определяется в основном током генератора тока, деленным на коэффициент В, усиления транзистора 1, и схема приема в диапазоне входных напряжений от порогового уровня до напряжений, равного сумме напряжения питания Е и прямого падения напряжения база - коллектор транзистора 1, практически не зависит от величины входного напряжения.Ток коллектора транзистора 2 выбирается равным входному току стандартного клапана ТТЛ при уровне Лог. О на входе клапана.Ток генератора тока не должен рассчитываться на разброс входных токов клапанов ТТЛ, так как для каждой конкретной интегральной схемы процентное изменение сопротивления резистора 10, определяющего входной ток выходного каскада, равно процентному изменению сопротивления резистора 4, определяющего ток генератора тока, Поэтому, например, при уменьшении сопротивления резистора 10 из-за технологического разброса будет увеличиваться входной ток стандартного клапана ТТЛ, но при этом также уменьшается сопротивление резистора 4 и, следовательно, увеличивается ток генер атор а тока. 5 о 15 20 25 зо 35 40 45 50 4Таким образом, входной ток приемной схемы меньше входного тока клапана ТТЛ в В раз (где В - коэффициент усиления по току входного транзистора 1); схема имеет высокий входной импеданс.При напряжении на входе устройства приема ниже порогового уровня транзистор 1 выключен, а через транзистор 2 протекает ток от источника питания +Е через резистор 10 и базо-эмиттерный переход транзистора 5,Величина сопротивления резистора 4 выбирается относительно сопротивления резистора 10 так, чтобы в этом случае ток создавал на коллекторе транзистора 2 напряжение порядка 0,3 в. В результате на входе транзистора 5 устанавливается низкий уровень Лог. О, обеспечивающий на выходе схемы высокий уровень Лог, 1, Входной ток приемной схемы в этом режиме определяется обратным током утечки базо-коллекторного перехода транзистора 1 и в диапазоне входных напряжений от порогового уровня приемной схемы до уровня 0,7 в, устанавливаемого входным фиксирующим диодом 14, также практически не зависит от величины входного напряжения. Фиксирующий диод 14 включается для защиты от отрицательных выбросов напряжений на входе схемы приема.Входное пороговое напряжение приемной схемы при использовании входного повторителя выше порога срабатывания стандартных клапанов ТТЛ на падение напряжения на базо-эмиттерном переходе транзистора 1 и равно утроенному прямому напряжению на переходе база - эмиттер кремниевых интегральных транзисторов. В результате обеспечивается высокая стабильность порогового напряжения, так как оно определяется только свойствами кремния и не зависит от изменений сопротивления резисторов и коэффициента усиления транзисторов.Увеличение порога срабатывания повышает статический запас от помех для уровня Лог.0 передаваемых сигналов на величину порядка 0,7 в по сравнению с использованием стандартных интегральных схем ТТЛ.Увеличение запаса от помех для уровня Лог, 1 передаваемых сигналов достигается включением согласующего резистора 1 б (см. фиг. 2), подсоединенного к источнику +Е, на входе интегральной приемной схемы 1 б, включенной в конце линии связи. Предмет изобретенияПриемное интегральное логическое устройство, содержащее входной эмиттерный повторитель и транзисторно-транзисторный логический элемент, отличающееся тем, что, с целью увеличения входного сопротивления и обеспечения стабильного порогового уровня, оно содержит генератор тока на двух транзисторах, при этом первый транзистор, включенный последовательно в эмиттерную цепь транзистора входного эмиттерного повторите367553 зистор - с шиной коллекторного питания, а база транзистора входного эмиттерного повторителя соединена с общей шиной через фиксирующий диод,г Составитель Л, Рубинчик Техред Л. Грачева рректоры: А, Николаев и М. Коробовтельский Редак Заказ 605/7 Изд. М 1162 Тираж 780 ЦНИИПИ Комитета по делам изобретений и открытий прп Совет Москва, Ж-З 5, Раушская наб., д. 45Типография, пр. Сапунова ля, соединен своим коллектором со входом транзисторно-транзисторного логического элемента, базой - с базой и коллектором второго транзистора генератора тока и через реПодписиоциистров ССС
СмотретьЗаявка
1640964
Авторы изобретени витель
В. М. Долкарт Г. Новик, С. Ф. Редина, В. Н. Степанов
МПК / Метки
МПК: H03K 19/08
Метки: интегральное, логическое, приемное
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-367553-priemnoe-integralnoe-logicheskoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Приемное интегральное логическое устройство</a>
Предыдущий патент: Переключающее устройство
Следующий патент: В п т бю. с. манукян и ю. а. джагаровi” -fincbtrb
Случайный патент: Силовой преобразователь переменного тока