Номер патента: 339933

Автор: Домрачев

ZIP архив

Текст

ОП ИСАНИ Е ИЗОБРЕТЕН ИЯ Союз Советскик Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ависимое от авт. свидетельства-а явлено 12.М 11.1970 ( 1467453/18-24). С 08 с 25/О исоединенн заявкиКомитет по делам зобретеиий и открыти при Совете Мииистров СССРиоритет -4,ЧЛ 972, Бюллетень17 ания описания 19 Х 11.1972 1,325 088.8) Опубликовано Дата опублик Авторзобретения ачев аявител СТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО ОПРЕДЕЛЕНИ ОШИБКИ ПРЕОБРАЗОВАТЕЛЯ УГОЛ-КОДИзобретение относится к области автома. тики и вычислительной техники и может быть использовано для проверки преобразователей угол - код.Известны устройства для автоматического определения ошибки преобразователя угол - код, содержащие последовательно соединен. ные генератор стабильной частоты, счетчик импульсов, первый клапан, сумматор, второй клапан, схему памяти ошибки, первый дешифратор, схему индикации и последовательно соединенные привод постоянной скорости, преобразователь, схему преобразования кода преобразователя в натуральный двоичный параллельный код, второй дешифратор, триггер.Недостатком известных устройств являются малые пределы определения ошибки преобразователя.С целью расширения пределов определения ошибки преобразователя, в нем установлены схема ИЛИ, первая схема задержки, третий клапан, вторая схема задержки, схема памя. ти эталонного кода, третья схема задержки. причем вход схемы ИЛИ подключен к выходу схемы преобразования кода преобразователя в натуральный двоичный параллельный код, а выход соединен со вторым входом триггера, со входами первой и второй схем задержки, выход первой схемы задержки соединен с первьпм входом ттретьего клапана, второи вход которого подключен к выходу схемы памяти эталонного кода, а выход соединен со вторым входом сумматора, первый выход второй схемы задержки подключен ко второму входу второго клапана, а второй вход соединен со входом третьей схемы задерики, выхчод которой подключен к первому входу триггера,На чертеже приведена функциональная схема устройства.Предлагаемое устройство содержит генератор 1 стабильной частоты, счетчик 2 импульсов, первый клапан 3, сумматор 4, второй клапан б, схему б памяти ошибки, первый де. шифратор 7, схему 8 индикации, привод 9 постоянной скорости, преобразователь 10, схему 11 преобразования кода преобразователя в натуральный двоичный потенциальный парал. лельный код, второй дешифратор 12, триггер 13, схему ИЛИ 14, первую схему задержки 15, третий клапан 1 б, вторую схему задержки 17, схему 18 памяти эталонного кода, третью схему задержки 19.Процесс измерения начинается с момент: срабатывания дешифратора 12 при появлении в выходном коде 1 и младшем разряде и нулей во всех остальных разрядах. При этом триггер 13 перебрасывается в такое положение, при котором открывается клапан 3, и импульсы с необходимой частотой, определяемой339933вателя либо меньше, либо больше этого кодав зависимости от знака ошибки,Эталонный код, который постоянно хранится в схеме 18 и периодически вводится в сум 5 матор 4, выбирается с недостатком, соответствующим суммарному времени задержек,обеспечиваемых схемами 15 и 17.10 Предмет изобретенияУстройство для автоматического определения ошибки преобразователя угол - код, со.держащее последовательно соединенные гене.15 ратор стабильной частоты, счетчик импульсов,первый клапан, сумматор, второй клапан, схему памяти ошибки, первый дешифратор, схему индикации и последовательно соединенныепривод постоянной скорости, преобразователь,20 схему преобразования кода в двоичный код,второй дешифратор, триггер, выход которогосоединен со вторым входом первого клапана,отличающееся тем, что с целью, расширенияпределов определения ошибки преобразовате 25 ля, в нем установлены схема ИЛИ, первачсхема задержки, третий клапан, вторая схемазадержки, схема памяти эталонного кода, третья схема. задержки, причем вход схемыИЛИ подключен к выходу смехы преобраЗО зования кода в двоичный код, а выход соединен со вторым входом триггера, со входамипервой и второй схем задержки, выход первойсхемы задержки соединен с первым входомтретьего клапана, второй вход которого подЗ 5 ключен к выходу схемы памяти эталонногокода, а выход соединен со вторым входомсумматора, первый выход второи схемы за.держки подключен ко второму входу второгоклапана, а второй вход соединен со входом40 третьей схемы задержки, выход которой подключен к первому входу триггера,339933 Составитель Н, ДеменьтьевТехред А. Камышникова Корректор Е. Михеева Редактор И. Орлова Тип. Харьк. фил, пред. Патент Заказ 278/1091 Изд.760 Тираж 448 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д, 4/5

Смотреть

Заявка

1467453

В. Г. Домрачев

МПК / Метки

МПК: G08C 25/04

Метки: iшешттш-нщ, всесоюзная

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/3-339933-vsesoyuznaya-isheshttsh-nshh.html" target="_blank" rel="follow" title="База патентов СССР">Всесоюзная iшешттш-нщ</a>

Похожие патенты