Мажоритарное логическое устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П И С А Н И Е 296257ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельстваМПК Н 031 с 176 Заявлено ЗО,Ч 111.1968 266355/ с присоединением заявкиоритет Комитет пс делам изобретений и открытий при Совете Министров СССР(088.8) Опубликовано 12 11,197 летеньДата опубликования описания 8.1 Ч.1 ЯСГина СОЮЗНАЯ тт г;, уп 11 " с1ь 1 и ,ч ЛИОТЕКЛ. Кат узин вител ЖОРИТАРНОЕ ЛОГИЧЕ УСТРОЙСТ На чертеже показана пра предлагаемого устройствЛогическое устройство соаллельных цепей. пиальная схеоит изИзобретение относится к технике связи и может быть применено в дискретных электронных установках, в частности в блоках управления телефонных станций,Известный мажоритарный логический эле. мент представляет собой сочетание пороговой схемы на и входов и нерезервированного усилителя на полупроводниковых триодах.Известный мажоритарный логический элемент не отвечает условиям резервирования, т. е. при наличии неисправностей внутри мажоритарного логического элемента он теряет свои свойства. Резервирование мажоритарного логического элемента представляет определенные трудности и требует значительного увеличения числа элементов.С целью введения избыточности в предлагаемом мажоритарном логическом устройстве базы транзисторов, расположенных по диагонали, соединены между собой и соответственно с одной из входных клемм. Эмиттеры транзисторов параллельных цепей соединены по горизонтали диодами, включенными согласно в направлении от входа к и-ной цепи. Первая цепь состоит из и последовательно соединенных транзисторов ТТ 2, Т, , Т, вторая цепь соответственно из транзисторов Ть Тз, Т 4, , Т,ь третья цепь из 5 транзисторов Тз, Т 4, Т 5, , Т+2, четвертая цепьиз транзисторов Т 4, Т 5, Т 6 Тп+3, пятая цепь из транзисторов Т 5, Т Т , Т+4 и т. д. Последняя цепь состоит из транзисторов Т, Тп+и Тп+2 ", Т 2 п - 110 Таким образом, номер начального транзистор а каждой параллельной цепи соответ ствует номеру параллельной цепи, считая слева, и является началом для отсчета и последовательно соединенных транзисторов, 15 Разные параллельные цепи содержат транзисторы с одинаковыми номерами.Одноименные транзисторы Ть Тз, Тз,", Тыразных параллельных цепей оказываются расположенными по диагонали и параллель ным ей линиям, Базы одноименных транзи.сторов, расположенных по диагонали и параллельным ей линиям, объединены между собой через входные клеммы 1, 2, 32 и - 1 с управляющими устройствами (на чертеже 25 не показаны), например с одноименными выхода ми резе рви ру ем ых счетчиков.В цепях баз всех транзисторов стоят развязывающие резисторы, Эмиттеры и коллекторы одноименных транзисторов оказываются 30 соединенными диодами, включенными в не проводящем направлении, выполняющими логические операции из 2 а - 1 по и, а также предохраняющими от срабатывания логического устройства при количестве исправных управляющих устройств меньше гг.Вместо коллекторных резисторов Я можно поместить исполнительные элементы, например сигнальные устройства или реле.У логического устройства на пять входов первая параллельная цепь состоит из трех последовательно соединенных транзисторов Т Т, и Т,; вторая параллельная цепь состоит из трех последовательно соединенных транзисторов Т Т, и Т 4, третья параллельная цепь состоит из трех последовательно соединенных транзисторов Т Т 4 и Т 5. Эмиттеры и коллекторы одноименных транзисторов между второй и первой цепью объединяются диодами Р и Р;, а между третьей и второй цепью - диодами Р, и Рз, включенными в непроводящем направлении.Эмиттеры последних (нижних) транзисторов всех трех параллельных цепей Ть, Т 4 и Т- соединены с землей, В исходном состоянии исправные управляющие устройства на все пять входов логического устройства не подают импульсов или постоянного сигнала команды, Все транзисторы закрыты, исполнительные элементы не срабатывают.Если на вход первого транзистора в результате неисправностей первого управляющего устройства поступают импульсы или постоянный сигнал (отрицательное напряжение) команды, то транзистор Т, открывается, но по исполнительным элементам (Я) ток не идет, так как транзисторы Т. и Тз первой цепи, Т и Тз второй цепи и Т Т 4 и Т 5 третьей цепи закрыты.Если неисправности имеются в двух управляющих устройствах, например, в первом и втором управляющих устройствах, то открываются транзисторы Т, и Т первой цепи и Т. второй цепи, но по исполнительным элементам ф) ток не идет, так как транзисторы Т, первой цепи, Т, и Т 4 второй цепи и Т Т 4, Т, третьей цепи закрыты,Аналогично при неисправности второго и третьего управляющих устройств открыты транзисторы Т и Т, первой цепи, Т, и Тз второй цепи и Тз третьей цепи, но закрыты транзисторы Т, первой цепи, Т 4 второй цепи и Т, и Т 5 третьей цепи, а также закрыты диоды Р, и Р между первой и второй цепью и Р между второй и третьей цепью, в результате чего по цепи: открытый транзистор Т второй цепи - диод Р, - открытый транзистор Т первой цепи - открытый транзистор Т, первой цепи ток не идет, а также закрыта цепь: открытый транзистор Т, третьей цепи в ди Р между третьей и второй цепью - транзистор Тз второй цепи - диод Р между второй и первой цепью - транзистор Т, первой цепи.По исполнительным элементам ток не идет.При неисправности, например, третьего и четвертого управляющих устройств открыты60 65 Таким образом, логическое устройство сохраняет работоспособность, если неисправны два (гг) управляющих устройств из пяти (2 гг - 1), так что от неисправных управляющих устройств импульсы или постоянный сигнал команды не поступают. 2962574транзисторы Тз первой цепи, Тз и Т 4 второйцепи, Т, и Т 4 третьей цепи и закрыты диодыР, между первой и второй цепью, Р междувторой и третьей цепью, диод Рз, транзисто 5 ры Т, и Т первой цепи, Т второй цепи, Т 5третьей цепи и т, д.Таким образом, логическое устройство сохраняет исходное состояние, если неисправных два (и) управляющих устройства из пяти10 (2 п - 1), так, что от неисправных управляющих устройств поступают импульсы или по.стоянный сигнал команды.В рабочем состоянии от управляющихустройств на все входы логического устрой 15 ства поступают синхронизированные импульсы или постоянные сигналы команды, Транзисторы Т 2 Тз и Т 4 первой цепи Тз Т 4 и Т 5второй цепи открыты. По исполнительнымэлементам (резисторам Я) идет ток.20 При неисправности, например, первого ивторого управляющих устройств импульсыкоманды не поступают к транзисторам ТТ,первой цепи, Т, второй цепи, но к транзисторам Тз, Т 4 и Т 5 третьей цепи импульсы коман 25 ды поступают, В результате транзисторы Ти Т, первой цепи, Т второй цепи закрыты, нопо исполнительным элементам (резисторам Я) ток идет через цепь открытых транзисторов Тз, Т 4 и Т 5 третьей цепи,30При неисправности, например, второго итретьего управляющих устройств импульсыкоманды не поступают к транзисторам Т, иТз первой цепи, Т и Т з второй цепи, Тз35 третьей цепи, но к транзисторам Т, первойцепи, Т 4 второй цепи и Т, и Т 5 третьей цепиимпульсы команды поступают, В результатетранзисторы Т, и Тз первой цепи, Т 9, и Т, второй цепи и Тз третьей цепи закрыты, но по40 исполнительным элементам (резисторам Я)ток идет по цепи: открытый транзистор Т, -диод Р, - диод Р, между третьей и второйцепью - открытые транзисторы Т 4 и Т 5третьей цепи.45 При неисправности, например, третьего ичетвертого управляющих устройств импульсыкоманды не поступают к транзисторам Т,первой цепи, Тз и Т 4 второй цепи и Тз и Т,третьей цепи, но к транзисторам Т, и Т, пер 50 вой цепи, Т второй цепи и Т 5 третьей цепиимпульсы команды поступают, В результатетранзисторы Тз первой цепи, Т, и Т 4 второйцепи и Тз и Т 4 третьей цепи закрыты, но поисполнительным элементам (резисторам Я)55 ток идет по цепи: открытые транзисторы Т, иТ, первой цепи - диод Р между второй ипервой цепью - диод Р, - открытый транзистор Т, третьей цепи и т. д.296257 Предмет изобретения Составитель М, Порфирова дактор М. В. Макарова Техред Т. П. Курилко Корректор Н. Л, БронсЗаказ 794/5ЦНИИПИ Комитета 473и Совете4/5 Изд, Мо 369 Тирао делам изобретений и открытий Москва, Ж.35, Раугпская наб.,Подписнопиетров СССР ография, пр. Сапунова, 2 5Неисправность резисторов в цепи баз всех транзисторов приравнивается к отсутствию импульсов команды от соответствующих управляющих устройств в рабочем состоянии.К тем же последствиям приводит обрыв электродов любого из транзисторов и диодов.Короткое замыкание электродов всех транзисторов и диодов приравнивается к наличию неисправности в одном из 2 п - 1 управляющих устройств, приводящей к поступлению импульсов или постоянного сигнала команды к соответствующим транзисторам в исходном состоянии. Мажоритарное логическое устройство на2 п - 1 входов, состоящее из параллельных 5 цепей последовательно соединенных транзисторов, отличающееся тем, что, с целью введения избыточности, базы транзисторов, расположенных по диагонали, соединены между собой и соответственно с одной из входных 10 клемм, а эмиттеры транзисторов параллельных цепей соединены по горизонтали диодами, включенными согласно в направлении от входа к п-ной цепи.
СмотретьЗаявка
1266355
В. Я. Аузинь, Л. А. Катунина
МПК / Метки
МПК: H03K 19/018
Метки: логическое, мажоритарное
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/3-296257-mazhoritarnoe-logicheskoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Мажоритарное логическое устройство</a>
Предыдущий патент: Устройство для управления транзисторным ключом
Следующий патент: Распределитель импульсов
Случайный патент: Устройство для определения натяжения движущейся стеклонити