187406
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 187406
Текст
1874 О 6 Воаа Сооотокие Социалистические РеспубликЗависимое от авт. свидетельстваКл, 42 тп, 14 3493/26-24) Заявлено 16.Х.1965 (Лд с присоединением заявк ПриоритетОпубликовано 11,Х,1966МПК б 061 Комитет по делам изобретений и открытийБюллетень20 ата опубликования описания 26,Х 1.1966 Авторыгзобретс.ц аявцтель Ицститу ЕЦИАЛИЗИРОВАННОЕ ВЬ 1 ЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ХАРАКТЕРИСТИК СЛУЧАЙНЬХ ПРОЦЕССОВИзвестны специализированные вычислительные устройства для определения характеристик случайных процессов, состоящие из устройства ввода, запоминающего устройства, арифметического устройства и устройства уп. 5 равлеция.Предложешюе устройство отличается от известных тем, что в цсго введено дополнительное постоянное запоминающее устройство, входные регистры которого подключены к уси лителям оперативного запоминающего устройстьа, а выходные усилители - к входным регистрам арифметического устройства; оперативное запоминающее устройство разделено на две части, одна из которых подключена к 15 аналого-цифровому преобразователю исследуемой функции, а вторая - к устройству ввода ядра; между вентилями, образующими ча. стичцые произведения, и преобразователямп кодов включен одцотактный сдвигатель. 20Это увеличивает быстродействие и упрощает вычислительные операции.На чертеже дана блок-схема предложенного устройства.Устройство ввода включает в себя аналого цифровые преобразователи 1, выполняющие разлц шые функции, Первый преобразует непрерывную функцию случайного процесса в цифровую форму, необходимую для ввода значений этой функции в память машины, второй 30 преобразует в цифровую форму ядра интегральных преобразований. Преобразователи через вентили 2 и 3 связаны с оперативной памятью машины 4.Магнитное оперативное запоминающее устройство 4 (МОЗУ) с адресной системой включает в себя магнитный куб, расчитанный на хранение определенного количества чисел заданной разрядности, причем, чтобы иметь возможность одновременно записывать и считывать значения функции и ядра преобразования, каждая числоьая ячейка делается удвоенной разрядности, т. е. числа записываются как бы в дьа этажа. Веохний этаж через вениль 2 связан с устройством ввода и в него записывается ядро преобразования. Нижний этаж связан через вентиль 3 с устройством ввода, в него записываются значения исследуемой функции, ц имеет цепь регенерации через непиль 5, по которой считанное из памяти значение функции может быть восстановлено. Выходные обмотки МОЗУ через усилители б, 7 и вентили 8, 9 связаны с арифметическим устройством 10 и через вентиль 11 с постоянным запоминающим устройством 12 (ПЗУ).Последовательность выборки чисел задается устройством управления И.Адресная система состоит из двух регистров адреса 14 и 15, выполненных по схеме двоичного счетчика, двух дешифраторов адре187406 40 45 50 55 60 са 1 б и 17, устройства 18 запоминания и выдачи числа и - УЗВ и триггера 19, Триггер 19 связан с цепью тактовых импульсов в устройстве управления. Один выход триггера связан со счетным входом регистра 14 и через линию задержки 20 с разрешающим входом дешифратора 1 б. Второй инверсный выход триггера 19 связан соответственно с регистром 15 и через линию задержки 21 с дешифратором 17. Шины дешифратора связаны с соответствующими числовыми шинами МОЗУ. Последняя шина дешифратора 1 б связана дополнительно с УЗВ 18, представляющим собой счетчик с вентилями в выходных цепях. Выходы вентилей УЗВ 18 связаны с входами записи регистра 15 адреса. Запись числа и в регисгр 15 адреса происходит по команде из блока управления,Выходы триггера 19 и выход УЗВ связаны также с адресной системой ПЗУ. Последнее хранит все требуемые степени чисел, которые могут. быть записаны в оперативном запоминающем устройстве 4, Количество чисел, хранимых в ПЗУ, определяется выбранным количеством .разрядов представления исходных данных, а также количеством требуемых степеней. Если исходные данные представляются к-разрядами и требуется иметь и различных степеней, то количество чисел, записанных в ПЗУ, будет т 2,Специализированное вычислительное уст ройство предназначено для вычисления моментов случайных процессов типа 1. = РИ Р(1+т)1 1 г которые могут быть вычислены согласно алгоритма:1, = 1, РР,)Р(1,+иД),где Л - требуемое число значений одной реализации функции (считаем, что функция эргодична), к,1 - коэффициенты в показателе степени (их выбор определяет порядок нужного смешанного момента), п Ж - шаг корреляции. Кроме того, устройство может вычислять значения некоторых интегральных преобразо наний типа Р(х) = - ) Р (х 1)с 1 ф1 гт которые могут быть вычислены согласно алгоритма: 10 15 20 25 30 35 ИР(х 1) = -й(х 1,)(;),к:дгде Р (х, 1) - ядро преобразования.1. Вычисление моментов случайных процессов,Исследуемая функция подается на входное устройство машины, где преобразуется в цифровую форму. Числовые значения исследуемой функции записываюгся в нижний этаж памяти машины. Затем в режиме обработки начинается последовательное считывание этих значений с определенным шагом иЫ, задаваемым УЗВ. Эти числовые значения поступают в ПЗУ, где как бы возводятся в соответствующую степень (к, 1). Степени к и 1 задаются устройством переключения степеней (УСП) 22, Числа, считанные с ПЗУ, представляющие собой соответствующие степени исходных значений функции поступают через вентили 28, 24 в накапливающее множительное устройство, где происходит их перемножение и суммирование с предыдущим произведением. По окончании всего цикла происходит усреднение и выдача результата.2. Вычисление интегральных преобразований.Исследуемая функция и ядро преобразования записываются в цифровой форме соответственно в нижний и верхний этажи памяти. Затем производится одновременное считывание значений фукции и ядра и подача их через вентили 8 и 9 на арифметическое устройство, где получается произведение(1,.) Я(х,.1,.),По окончании цикла снова производится запись ядра й(х 1+1,.) Функция остается записанной в памяти за счет восстановления записи через вентили 5. Предмет изобретения Специализированное вычислительное устройство для определения характеристик случайных процессов, состоящее из устройства ввода, запоминающего устройства, арифметического устройства и устройства управления, отличающееся тем, что, с целью увеличения быстродействия и упрощения вычислительных операций, в него введено дополнительное постоянное запоминающее устройство, входные регистры которого подключены к усилителям оперативного запоминающего устройства, а выходные усилители - к входным регистрам арифметического устройства; оперативное запоминающее устройство разделено на две части, одна из которых подключена к аналогоцифровому преобразователю исследуемой функции, а вторая - к устройству ввода ядра; между вентилями, образующими частичные произведения, и преобразователями кодов включен однотактный сдвигатель.Составитель Л. К. Шилейкоедактор Л, А. Утехина Техред А. А, Камышникова Корректоры: О. Б, Тюрини Т. В, Муллинаказ 3441/14 Тираж 1075 Формат бум. 60 Х 90/р Объем 0,13 изд. л. ПодписноеНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССЕМосква, Центр, пр. Серова, д. 4пография, пр, Сапунова, 2
СмотретьЗаявка
1033493
МПК / Метки
МПК: G06F 17/18
Метки: 187406
Опубликовано: 01.01.1966
Код ссылки
<a href="https://patents.su/3-187406-187406.html" target="_blank" rel="follow" title="База патентов СССР">187406</a>
Предыдущий патент: 187405
Следующий патент: 187407
Случайный патент: Способ получения 2, 5-диметил-3-алкилпиразинов