Умножитель частоты
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1709310
Автор: Цыбин
Текст
(9) С 17093 Ю 5)5 6 06 - 7/68 ИСАНИЕ ИЗОБРЕТЕНИ АВТОРСК СВИДЕТЕЛ ЬСТВ и автом.б. ис- ования Изобретение относ матики и вычислительн быть использовано в с ным сигналом для бы ится к области автоой техники и может истемах с зашумленстрого преобразовая частотакходнины ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(72) Ю.Н,Цыбин53) 681.325 (088.8)56) Авторское свидетельство СССР(57) Изобретение относится к обласматики и вычислительной технике ипользовано для быстрого преобра ния частота-код,.Целью изобретения является повышение надежности работы умножителты в условйях зашумленного входногосигнала.Достижение поставленной цели обеспечивается путем формирования защитноговременного интервала с использованиемсредств умножителя частоты с минимальным введением дополнительных элементов,На чертеже представлена структурнаясхема устройства.Устройство содержит делитель 1 частоты, управляемый делитель 2 частоты, вход 3товой частоты, счетчик 4, регистр 5, выб, шину 7 потенциала логической едицы, триггер 8, элемент И 9, информационй вход 10. Информационные входы деличастота-код, Цель изобретения - повышение надежности при зашумленном входном сигнале. Поставленная цель достигается путем формирования защитного интервала времени с использованием для этого оборудования собственно умножителя частоты с минимальным введением новых элементов - триггера и элемента И, Устройство содержит делитель частоты, управляемый дели- . тель частоты, вход тактовой частоты, счетчик, регистр, выход, шину потенциала логической единицы, триггер, элемент И, информационный вход, 1 ил. теля 1 частоты и управляемого делитепя 2 частоты соединены с входом 3 тактовой частоты. Выход делителя 1 частоты соединен со счетным входом счетчика 4, разрядные выходы которого соединены соответствен- ъ но с информационными входами регистра 5, с, разрядные выходы которого соединены со- С 1 ответственно с управляющими входами управляемого делителя 2 частоты, вьход которого соединен с выходом 6 умножителяааюЬ частоты. Шина 7 потенциала логической единицы соединена с информационным С входом триггера 8, прямой выход котооого соединен с первым входом элемента И 9, второй вход которого соединен с информа-ционным входом 10 умножителя частоты. Выход элемента И 9 соединен с входамиустановки в ноль делителя 1 частоты, счетчика 4, входом разрешения записи регистра 5 и входом установки в ноль триггера 8, -й разрядный выход делителя 1 частоты (где= 1, 2, 3,:и) соединен с входом установки в единицу триггера 8.1709310 55 Работа устройства осуществляется следующим образом, Входной сигнал на информационном входе 10 в виде узких импульсов (синхронных с импульсами тактовой частоты на входе 3 тактовой частоты) 5 имеет шумовую составляющую, синхрон ную с тактовыми импульсами, В случае асинхронного сигнала необходимо испольэовать средства синхронизации его импульсами с входа 3 тактовой частоты, 10 Предположим, на выходе триггера 8 - логическая "1". Первый импульс из пачки входных импульсов (с шумом) с информационного входа 10 устройства поступит через элемент И 9 на вход разрешения записи 15 регистра 5. Вследствии этого число, содержащее к этому времени в счетчике 4, по переднему фронту импульса перепишется в регистр 5, а делитель 1 частоты и счетчик 4 установятся в исходное состояние (нулевое) 20 через некоторое время, определяемое временем распространения сигнала через элементы. По заднему фронту (спаду) этого импульса триггер 8 примет состояние логицеского нуля по выходу и запретит прохож дение последующих "шумовых" импульсов пачки с информационного входа 10 устройства, после чего в счетчике 4 формируется код М периода Т 1 входного сигнала с дискретизацией его на цастоте 1 д = о/К, где 1 о - 30 частота сигнала на входе 3 тактовой частоты, К - коэффициент умножения частоты, равный коэффициенту деления частоты 1 о делителем 1 частоты, На 1-м разрядном выходе делителя 1 частоты через время ь от 35 импульса с выхода элемента И 9 формируется импульс, который устанавливает триггер 8 в состояние "1", При этом величина тз определяется априорно с учетом известного диапазона временной флуктуации (шу мов) входн.го сигнала, т.е, его дисперсией.Для этого импульс, определяющий 1 З взят с любого необходимого разряда делителя 1 частоты (вообще можно и со счетчика 4), Таким образом, очередной первый импульс 45 из следующей пачки с информационного входа 10 устройства поступит через элемент И 9 на входы обнуления делителя 1 частоты, счетчика 4 и вход разрешения записи регистра 5 и снова на триггер 8, который опять 50 запретит на защитный интервал времени тэ прохождение последующих импульсов данной пачки, В регистр 5 запишется очередное значение Йр 1, которое считывается управляемым делителем 2 частоты. Величина периода сигнала на выходе б определяется коэффициентом пересчета управляемого делителя 2 частоты согласно выражению Талых = М 1/Ь Далее процесс повторяется периодически, Устройство реализуемо при 1 ш1 з и отсутствии перекрытия смежных пачек импульсов входного сигнала, где ьш - априорно известное время наличия шумовых импульсов в пачке (максимальное шумовое время).Положительным эффектом является повышение надежности при зашумленном входном сигнале, обеспечиваемое предупреждением записи ложного кода по импульсам шума в регистр 5. Это достигается формированием защитного интервала времени от первого импульса в пачке шума с использованием элементов делителя 1 частоты, Дополнительные затраты составляют триггер и элемент И.Формула изобретения Умножитель частоты. содержащий делитель частоты, сцетцик, регистр, управляемый делитель частоты, информационный вход, вход тактовой частоты и выход, причем .информационные входы делителя частоты и управляемого делителя частоты соединены с входом тактовой частоты, выход делителя частоты соединен со счетным входом счетчика, разрядные выходы которого соединены соответственно с информационными входами регистра, разрядные выходы которого соединены соответственно с управляющими входами управляемого делителя частоты, выход которого является выходом умножителя частоты, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности работы умножителя частоты в условиях зашумленного входного сигнала, в него введены триггер, элемент И и шина потенциала логической единицы, соединенная с информационным входом триггера, прямой выход которого соединен с первым входом элемента И, второй вход которого соединен с информационным входом умножителя частоты, выход элемента И соединен с входами установки в ноль триггера, делителя частоты, счетчика и с входом разрешения записи регистра, 1-й разрядный. выход делителя частоты (где, =1, 2, 3, и) соединен с входом установки в единицу триггера,1709310 Составитель В.Гусев Техред М,Моргентал Корректор А,Осаул ктор Н,К аказ М 6 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС 113035, Москва, Ж, Раушская наб., 4/5
СмотретьЗаявка
4769273, 12.12.1989
ПРЕДПРИЯТИЕ ПЯ А-3724
ЦЫБИН ЮРИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 7/68
Метки: умножитель, частоты
Опубликовано: 30.01.1992
Код ссылки
<a href="https://patents.su/3-1709310-umnozhitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель частоты</a>
Предыдущий патент: Цифровой интегратор
Следующий патент: Устройство коммутации
Случайный патент: Способ диагностики окклюзионных поражений