Обнаружитель комбинаций двоичных сигналов

Номер патента: 1688462

Автор: Калиничев

ZIP архив

Текст

(51) Н Г 34 О 5/16 ОПИСАНИЕ ИЗОБРЕТЕН 1 ДЕТЕЛЬСТВ К АВТОРСКОМ и 9, второй регистр11, переключатель 12,производится сравцебицации с эталонной.имости от того, с кд -торого регистра 10вход элемента ИЛИ 11,сть выявлять совпадебинации не только с Е 0 ИЛИ й ко авиов вый мож отстоящеи о де 1 - ном е цо и 1 - 1) 10р выхоинентва заУЮ ЩИ 1туомент с которым соед Работу устройс ель 5 генерир тактовую часто ает работу в м дели дает распре цд своем вь Устроцство появления с о цачис игналд переполнения де регистра 1, озна е приема комбинации наающе 1 ил,втором выхс го окоцчан 1 ИзобретесцсеЕЕС 3 РОВОЕС СВЯ 3 Е 1ано для обнару ся к ТРхцикР613 ть испось з о омбссцс 11 СН"с двоичс тип.УВЕЛИ 1 Н 11 Р омбицдций. относит можежецця ых сигналов известно Цель изобрстеция ых 06 на 3 ужи 133 чертеже пр а а ецд стрктуркомбццаццй стан ема обцаружц,ел ц а 51 двоичных сигналов. ОНсаружцтель ком бицдцшс твоцчцых.3131,1 Й реги тр 1р 3, первый тригсь 5 уц)дссляюих ов содержит ик 2, компаратораспредесшсте,второй трепервыц исет тИ ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГННТ СССР(56) Авторское свидетельство СССР 1" 987359, кл. Н 04 11 5/16, 1979, (54) О 1 ИАРУ 7 сисл кО 1 нАЦии Дсис 1- 1111 Х СИГ 1 АЛГЗГЕ(57) Изобретение относится к технике цис 5 ровойс связи. Цель ссзоГретецеСЯ увеличеспсе ясла оГсцдруж 311311 емс х ком ицдций. Устроцство содержит первый регистр 1, счетчик 2, комцдратор 3, первьш триггер 4, распределитель 5 управляющих сигндлов, второй и третцсс триггеры б и 7, первый и второй,80, 168846 элементы И, элементкомпдрато ци принято При .3 том в КЦМ И 3 ВЫХО соединен иимес тс.я воз цц принято этдлсццой, цд число +( дд репстра элемент ИЛ Обцаружитель комбинаций двоичных сигналов работдет следующим образом.1 исходном положении второй и третий триггеры 6 и 7 находятся в нулевом состоянии. Код "1 с инверсного выхода третьего триггера 7 удерживает первый триггер 4 и второй регистр 11 1. нулевом состоянии. Двоичный сигнал с уровнем логического 0 илипоступает на первый вход первого регистра 1, служащего для преобразовавя последовательного кода в параллельцыц, Н его второй вход поступает тактоньй сигнал, С выходов перного регистра 1 двоичный сигнал в паоал:се;сьном коце поступает на первыекомпариторапоступают лиоцчггыесигналы с выходов счетчика 2.На информационные входы ренерсиицго счетчика 2 поляны сигналы колониикомбинации из числа разрешеццых к приему,В компараторе 3 постоянно осуществляется сравнение кодов принятойкомбинации и комбинации со счетчика 1 О2, т,е. сравнение двух двоичцыхчисел. При этом, если они совпадают,то на втором выходе компаратора 3формируется сигнал логической "1", ана первом выходе - сигнал логцческого "0", Если число ца первых входахкомпаратора болькге числа ца вторыхвходах компаратора, то на первом выходе - сигнал логической "1", а навтором - сигнал логического 0, Если число на первых входах компаратора3 меньше числа на его вторых входах,то на обоих его выходах формируетсясигнал логического О, На вход распределителя 5 поступают импульсы, час тота след вассин которых во много развыше частоты тактовых импульсов,Импульсы с выходов распределителя5 постоянно поступают на вход третьего триггера и вторые входы первогои второго элементов И-НЕ 8, 9, второйрегистр 10 служит для манипулированиячислом обцаруживаемых комбицаций. Ирцэтом, если первый вход элемента ШИсоединен с первым выходом второго ре 35гггстра 10 то обцаружинаетс.я толькоодна комбинация код которой подан цаицсормациоггцне входы счетчика 2.Еслсг первый вход элемента И 1 Псоединен с вторым выходом второгорегистра 10 то обнаруживается ком.бинация, кол которой подан на ходысчетчика 2, и комбинации, отлгчающиеся от цее на плюс и мццус единицу,и так далее до и-го гцгхода, прц соединении с которым осниружггпетин к. ибшация, имеющаяся ца с четгике 2.и комбинацгш, стличгцщц с ц от цс сне более, чем ца и.1 осле приема любой комбиципгц цавыходе переполнения первого рс истра1 появляется сигнал, который перводит второй триггер с в едццггноесостояние и записывает н счетчик 2код комбинации подагной ц . егоФ э 5информационные входы.Импульс с первого шкода распрелелителя 5 гереписьпает елггцггноговыхода второго триггера 6третий трпг ер 7 код "1", который, поступая ца первые входы первого и второго .ломитон И-НЕ 8 и 9, дает разрешение ца формирование импульсов на их выхоляхКол "0 с нулевого выхода третьего триггера 1 дает разрешение на работу первого триггера 4 и второго регистра 10. Импульсом с выхода первого элемента И-НЕ 8 результат сравнения колов в компараторе заносится в первый триггер 4, а во второй регистр 10 записывается код "1 нИмпульсом с выхода второго элемента И-НЕ 9 осуществляется формироваггие следующей комбинации двоичных сигцалон, входящих в число обнаруживаемых.Прц этом, если принят код кодовой комбигсации, которая подана на информационные входы счетчика (на пером иыходе компаратора 3 код1 ), то в первый триггер 4 записывается код "1", который является сигналом о приеме кодовой комбинации. Ланный сигнал поступает также на первый вход элемента ИПИ 11 и устанавливает второй триггер 6 в исходное состояние.Ьпульсои с первого выхода распределителя 5 третий триггертакже возвращается в исходное состояние, Ыд 1" с его нулевого выхода устанавливает перньггг триггер 4 и второй регистр 10 в нулевое состояние.Если принятая кодовая комбинация це входит в число обнаруживаемых, то после первого импульса с выхода перво. го элемента И-НЕ 8 на первом выходе второго регистра 10 появляется код , Первый импульс с выхода второго элемента 11-НЕ 8 в зависимости от кола ца втором выходе компаратора 3 осуществляет в счетчике 2 сложение цли вычитание, При этом, если на первом выходе компаратора 3 присутствует сигнал "г , то осуществляется сложение, если сигнал О - вычитацие. От второго импульса код иояггяется ца втором вьс".оде второго регистра 10, а код в счетчике 2 унелцчцгается (уменьшается) еще наелгцщу,Лц ало гичн о, после и-го импульсакод "1" появляется на и-м выходе вто-,рого регистра 10 и через первый вход1:смсцта 11:П 11 сбрасывает второйгрцггер Ь в исходное положение, Импульсм с гссрого вьхода распределителя26первцм входом третьего триггера и первыми входами первого и второго элементов И-НЕ, вторые входы первого и второго элементов И-НЕ объединены и соединены с первым выходом третьего триггера, второй выход которого соединен с первыми входами первого триггера и второго регистра,п выходов которого через переключатель соединены с первым входом элемента ИЛИ,второй вход которого соединен с первым выходом первого триггера, второй вход которого соединен с выходом первого элемента И-НЕ и вторым чходом второго регистра, выход второго элемента И-НЕ соед.,нен с тактовым входом счетчика, установочный вход которого соединен с выходом переполнения первого регистра и первым входом второго триггера, выход которого соединен с вторым входом третьего триггера, второй вход второго триггера соединен с выходом элемента ИЛИ, информационные вы - ходы первого регистра соединены с первыми информационными входами компаратора, вторые .нормационные входы которого соединены с выходами счетчика, вход направления счета которого соединен с первым выходом компаратора, второй выход которого соединен с третьим входом первого триггера, второй выход которого соединен с третьим входом второго регистра. 168846 5 второй триггер 6 также воз;вращается в исходное положение, На этом заканчивается анализ принятой кодовой комбинации. Импульс о приеме кодовой комбинации на выходе первого триггера 4 не формируется. Устройство готово к приему и анализу следующей кодовой комбинации.Если принятая кодовая комбинация входит в число обнаруживаемых, то после -го импульса с выхода второго элемента И-НЕ 9 на выходе счетчика 2 формируется код принятой комбинации, а на первом выходе компарато - ра 3 - код "1". Следующий импульс с выхода первого элемента И-,НЕ 8 записывает в первый триггер 4 код "1", тем самым сигнализируя на выход об обнаружении комбинации. Дальнейшая работа 20 устройства аналогична описанной. Формула изобретенияОбнаружитель комбинаций двоичных сигналов, содержащий первьй регистр, счетчик, второй регистр и элемент ИЛИ, о т л и ч а ю щ и й с я тем, что,с целью увеличения числа обнаруживаемых комбинаций, в него введены компаратор, первый, второй, третий триггеры, первый и второй элементы И-НЕ и распределитель управляющих сигналов, первый, второй и третий выходы которого соединены соответственно с 1 25 30 кий оставитель А.Миехред А,Кравчу Корректор Л,Пилипе Редактор Н.Коля Подписноеета по изобретениям и открытиям па, Ж, Раушская наб д. 4/5 720 Тираж Государственного ком113035, Мос ака Т СССР 0 Производственно-издательский комбинат "Патент", г,Ужгород, ул. Гага

Смотреть

Заявка

4774211, 26.12.1989

НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ДАЛЬНЯЯ СВЯЗЬ"

КАЛИНИЧЕВ БОРИС АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H04Q 5/16

Метки: двоичных, комбинаций, обнаружитель, сигналов

Опубликовано: 30.10.1991

Код ссылки

<a href="https://patents.su/3-1688462-obnaruzhitel-kombinacijj-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Обнаружитель комбинаций двоичных сигналов</a>

Похожие патенты