Элемент вычислительной среды
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 342180
Автор: Мишин
Текст
0 П И С А Н И Е 34280ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Сояэ Ссветскиз фоциалистичоски 1 РесптбливЗависимое от авт. свидетельства Ко - Заявлено 19.Х.1969 ( 1386553/18-24 л. 6061 с присоединением заявки Нов комитет пс деламивоОретений и открытипри Совете МинистровСССР оритет Опубликовано 14,Ч,1972. Бюллетень Мо 1 681.325.6 (088,8 бликования описания 7.И 1.19 Дат Авторизобретен А. И, Миш ститут математики Сибирского отделения АН СССР аявитеЕМЕНТ ВЬЧИСЛИТЕЛЬНОЙ Изобретение относится к области автоматики, вычислительной техники и кибернетики,Известны элементы с настраиваемой структурой (элементы вычислительной среды и элементы однородных структур), содержащие логический элемент, блок памяти и адресный блок, в которых логический элемент может настраиваться на выполнение одной или нескольких функций из заданного набора логических функций.Недостатком всех известных элементов является то, что устройство с настраиваемой структурой неспособно воспроизводить требуемое количество одинаковых автоматов в самом устройстве по описанию одного автомата. Это обусловлено тем, что настройка (перестройка) известных устройств с настраиваемой структурой может быть осуществлена только с помощью внешних управляющих устройств, функции которых могут выполнять, в частности ЦВМ или запоминающие устройства. При этом для настройки устройства с настраиваемой структурой необходимо в блоки памяти управляющих устройств записать всю информацию о настройке устройства, Это требует большого количества запоминающих элементов, так как емкость блоков памяти внешнего запоминающего устройства должна быть не меньше суммарной емкости блоков памяти всех элементов с настраиваемоп структурой. Таким образом, для управления устройством с настраиваемой структурой требуется управляющее устройство, которое по сложности не меньше первого,Целью изобретения является создание такого элемента с настраиваемой структурой,который позволяет в устройстве с настраиваемой структурой, выполненном на его основе, путем элементарных действий воспроизвести требуе мое количество однотипных автоматов по описанию одного автомата (по информации настройки одного автомата). Предлагаемый элемент обладает способно стью выдавать на свои выходы как информацию, поступающую на его входы с выходов смежных элементов, так и свое собственное описание, т. е. выдавать на свои входы информацию с выходов собственных запоминающих 20 элементов. Чтобы описание элемента былополным, необходимо и достаточно, чтобы, вопервых, элемент выдавал на свои выходы всю информацию со своих ячеек памяти, и, вовторых, эта информация должна однозначно 25 расшифровываться тем элементом, который еепринимает и должна располагаться в его ячейках памяти точно так же, как она была расположена в ячейках памяти элемента, который выдал свое описание. Элемент, который 30 принимает описание другого элемента, являет3ся копией первого. Таким образом, предлагаемый элемент способен воспроизводить себя.На фиг. 1 приведен вариант функциональной схемы элемента с настраиваемой структурой; на фиг. 2 - расположение входов и выходов на сторонах элемента; на фиг. 3 - вариант структурно-однородного устройства(стрелками обозначены направления передачиинформации элементами) .На чертежах обозначено: И, ИЛИ,ИЛИ - НЕ, НЕ - схемы, реализующие соответственно логические операции конъюнкция, дизъюнкция, стрелка Пирса, Инверсия, УФ - усилитель-формирователь; ЛЗ, -ЛЗв - линии задержки; 1 А - триггер активности; ЛЭ - логический элемент; 1 - 10 - входы элемента (входы 1 - 8 предназначены дляприема сигналов, поступающих с выходов11 - 18 смежных элементов или извне, входы9, 10 - для приема сигналов с выходов 19, 20смежных элементов или извне); 11 - 20 выходы для подачи сигналов на входы 1 - 10 смежных элементов или во внешнее устройство;21 - вход для подачи сигнала установки внуль триггеров блока памяти; 22, 23 - входылогического элемента для приема сигналов свыходов 24, 25 смежных элементов или извне,24, 25 - выходы логического элемента; 2 б - 29 -выходы блока памяти; ЗО - вход для установки в нуль триггеров блока памяти. ИЛИ -ИЛИв - первая группа схем ИЛИ,ИЛИ 7 - ИЛИИ - вторая группа схемИЛИ; И, Иг - ,первая группа схем Ивыбора направления; Ив, И, - втораягруппа схем И выбора направления; И 7,Ив - третья группа схем И выбора направления; Ив - И 4 - четвертая группасхем И выбора направления; Ид, Иц -пятая группа схем И выбора направления;Иа - схема И; Ив - Ив - схемы Иустановки в единицу триггеров блока памяти,Блок памяти представляет собой группутриггеров (на фиг. 1 четыре триггера), единичные входы которых подключены к выходамлиний задержек ЛЗ, - ЛЗа нулевые входы -ко входу ЗО. Выходы триггеров блока памятиподключены к выходам 2 б - 29 (выходы 26, 27и 28, 29 - соответственно первая и втораягруппы выходов блока памяти).В качестве логического элемента можетбыть использован любой многофункциональный элемент, удовлетворяющий требованиямтеоремы о функциональной полноте, и вычислительное устройство, например интегратор.Подключение входов 1 - 10, 22, 23 и выходов 11 - 20, 24 и 25 одного элемента к выходам П - 20, 24 и 25 и входам 1 - 10, 22 и 23других элементов показано на фиг, 2 и 3.Входы 1 - 10, 22 и 23 разбиты на две группывходов: к одной группе относятся входы 1, 3,5, 7,9,22, кдругой - входы 2,4, б,8 10 и 23.Выходы 11 - 20, 24, 25 также разбиты на двегруппы: к одной группе относятся выходы 1,12, 15, 1 б, 19 и 24, к другой - выходы 13, 14,5 10 15 20 25 30 35 40 45 50 55 60 б 5 17, 18, 20 и 25. На входы 1, 3, 5, 7, 9 и 22 ивходы 2, 4, б, 8, 10 и 23 элементов, расположенных внутри устройства, сигналы поступаютсоответственно с выходов 11, 12, 15, 1 б, 19 и 24и выходов 13, 14, 17, 18, 20 и 25 смежных элементов.Код настройки элемента состоит из кода настройки логического элемента и кода выборанаправления, указывающего какой из смежных элементов должен получать код настройки в следующем такте. Код выбора направле.ния подается на входы схем ИЛИ 7 цИЛИв, а код настройки логического элемента - на входы схем ИЛИв и ИЛИ,в.В элементе код выбора направления хранитсяв триггерах блока памяти, подключенных вы.ходами к выходам 26 и 27, а код настройкилогического элемента - в триггерах, подключенных своими выходами к выходам 28, 29.Реакция элемента на код настройки, поданныйна входы схем ИЛИ 7 - ИЛИв, зависит отсостояния выходов 2 б и 27 (от кода выборанаправления, хранящегося в триггерах блокапамяти), от состояния схемы ИЛИ (отзначения сигнала на выходе схемы НЕ),а также - от состояния триггера активности.Элемент может работать в режимах настройка, воспроизведение и вычисление.Режим н а строй ка. Для заданиярежима настройка все триггеры блока памяти устанавливают в состояние нуль, а триггер активности - в состояние единица,Установка триггеров в исходное состояниеосуществляется путем подачи импульса навход 21, На входы схемы ИЛИ,подаютсигнал нуль.При настройке элемента из всех возможныхсостояний элемента выбирают такое, котороеопределяет требуемую схему коммутации(структуру соединений) входов 1 - 10 и выходов 11 - 20, а также схему коммутации входов 22, 23 и выходов 24, 25 логического элемента.Пусть требуется настроить элемент на передачу сигналова) с выходов 2 б, 27 блока памяти на выходы11, 13,б) с выходов 28, 29 блока памяти на выходы15 - 18,в) с выходов схем ИЛИ 7, ИЛИв (т. е.со входов 1 - 4) на выходы 11 - 14,г) с выходов схем ИЛИв, ИЛИв на выходы 15 - 18,д) с выхода схемы ИЛИн на выходы 19, 20.При этом сигнал единица подается на входы схем ИЛИ 7, ИЛИв и кода настройкилогического элемента - на входы схемИЛИв, ИЛИЮ. Сиги алы н а стройки проходят через схемы Ив - Ив (так как на вторые входы этих схем с выхода схемы ИЛИ -НЕ подан разрешающий сигнал) на входыЛЗ, - ЛЗ 4. Для нормальной работы элементанеобходимо, чтобы длительность каждоговходного импульса была меньше времени задержки сигнала в ЛЗ - ЛЗ В противном случае открываются схемы И, - И 1, (сигналами с выходов 26, 27) и сигналы с выходов схем ИЛИ 7 - ИЛИ,о проходят на выходы 11 - 18. Если элемент свободен, т. е. на выходах 26, 27, имеется сигнал нуль, то код настройки, поданный на входы схем ИЛИ 7, - ИЛИ,о, записывается в триггеры блока памяти элемента. При этом элемент сам управляет процессом записи информации, поступающей на его входы, а работа элемента в целом зависит от состояния триггеров блока памяти.При подаче второго кода на входы схем ИЛИ 7 - ИЛИ 1 О реакция элемента на этот код иная, так как в триггерах блока памяти имеется код настройки - сигналы с выходов схем ИЛИ 7, ИЛИ проходят на выходы 11, 14, а сигналы с выходов схем ИЛИ, ИЛИ 1 О - на выходы 15 - 18. Выбор указанных путей распространения сигналов определяется кодом выбора направления, хранящимся в триггерах блока памяти.Если каждый разряд кода выбора направления, хранящийся в триггерах блока памяти элемента, содержит единицу, то сигналы со входов 1, 2 проходят на выходы 11, 13, сигналы со входов 3, 4 - на выходы 12, 14, сигналы со входов 5, 6 - на выходы 15, 17, сигналы со входов 7, 8 - на выходы 16, 18. Это означает, что код настройки, поступающий на входы элемента с выходов смежного элемента, может выдаваться элементом на все возможные направления, если на каждом из выходов 26, 27 блока памяти имеется сигнал единица,Режим воспроизведение. Режим воспроизведение используется для получения нескольких элементов с одинаковыми кодами настройки в блоках памяти. Описание элемента (код настройки логического элемента и код выбора направления) с триггеров блока памяти (с выходов 26 - 29) выдается на его выходы 11 - 18, Причем направление выдачи описания элемента определяется кодом выбора направления, хранящимся в триггерах самого элемента. Элемент, который принимает это описание, становится двойником того элемента, который выдал свое описание.Для задания режима воспроизведение на входы 1 - 8 подают сигналы нуль, Воспроизведение элемента осуществляется путем подачи импульса на один из входов 9, О схемы ИЛИ 1. Это приводит к тому, что сигналы е выходов триггеров блока памяти проходят через схемы И, - И 6 на выходы элемента, так как на других входах этих схем И имеются разрешающие сигналы (на одни входы сигнал единица поступает с выхода схемы ИЛИ на другие - с выхода гуиггера активности), направление передачи сигналов (кода выбора направления и кода настройки логического элемента) определяется кодом выбора направления (сигналами с выходов 26, 27), Например, если на выходах 26, 28, 29 имеются сигналы единица, а на выходе 27 - сигнал нуль, то на выходе каж 5 1 о 15 го 25 зо 35 40 45 50 55 60 65 дой схемы И 1, Из, И 1 при подаче импульса на один из входов схемы ИЛИ 1, появляется сигнал единица, а на выходах схем И, И 5, И - сигналы нуль, так как хотя бы на одном из входов схем И И И, имеется сигнал нуль.Таким образом, при подаче импульса навход схемы ИЛИ на каждом выходе 11, 15 и 16 возникает сигнал единица, а состояние выходов 12, 13, 14, 17, 18 не изменяется (на каждом из этих выходов сигнал нуль). Следовательно, на выходах 11, 12, 15 и 16 элемента появляется код 1011, а на выходах 13, 14, 17, 18 - код 0000. Таким образом, элемент на выходы 11, 12, 15 и 16 (см. фиг, 1, 2) выдал свое собственное описание, т. е. код 1011, который хранится в триггерах блока памяти элемента. Первые два разряда кода 1011 (код 10) характеризует код выбора направления, а другие два разряда (код 11) - код настройки логического элемента, Это означает, что элемент выдал на свои выходы всю информацию с выходов собственных запоминающих элементов. Элемент, который принял эту информацию (решение о приеме или не приеме описания другого элемента вырабатывается самим элементом), становится копией элемента, который выдал свое описание. Принять эту информацию может только элемент, на каждом из выходов 26, 27 которого имеется сигнал нуль (см. режим настройка),Рассмотрим реакцию триггера активности и работу усилителя-формирователя при подаче импульса на один из входов 9, 10. Выше был описан процесс воспроизведения элемента при подаче импульса на вход схемы ИЛИ 11, Этот же импульс через линию задержки ЛЗ 5 поступает на вход триггера активности ТА и переключает его из состояния единица в состояние нуль, При переключении усилитель-формирователь вырабатывает сигнал нуль, длительность которого должна быть больше дли-. тельности импульса, поданного на вход схемы ИЛИ,1. Сигналы нуль с выхода усилителя- формирователя поступает на вход схемы И 7 и запрещает прохождение сигнала с выхода линии задержки ЛЗ на входы схем И 7, И, Это означает, что при подаче первого импульса на вход, схемы ИЛИ 11 состояние схем И И не изменяется (на выходах каждой схемы сиги ал нуль), При подаче второго сигнала на вход схемы ИЛИ,1 сигнал с выхода этой схемы проходит через схему И 17 (на выходе усилителя-формирователя имеется сигнал единица, так как триггер не переключается) на входы схем И 7, И, Выбор направления передачи этого сигнала определяется кодом выбора направления, хранящимся в триггерах блока памяти. В данном примере этот сигнал проходит на выход 19. так как на выходе 26 блока памяти имеется сигнал единица, а на выходе 27 - сигнал нуль.В качестве усилителя-формирователя может быть использован, например, ждущий мульти 342180вибратор. Единичный выход ждущего мультивибратора должен быть подключен ко входусхемы И. При переключении триггера активности из состояния единица в состояниенуль на выходе мультивибратора появляется сигнал нуль, который запрещает прохождение сигнала с выхода схемы ИЛИ навходы схем И, Из, Для нормальной работы элемента необходимо, чтобы запрещающий сигнал на вход схемы Иу поступал 10раньше разрешающего сигнала с выхода линии задержки ЛЗ 6.Функции каждой линии задержки ЛЗ - ЛЗ,может выполнять ждущий мультивибратор.Если элемент однажды выдал свое описание 15на выходы 11 - 18, то повторно выдать своеописание он не может, так как на входы схемИр - Из, подключенных к выходу триггераактивности, действует сигнал нуль,Многократной выдачи своего описания элементом достигают двумя путями:отсоединением единичного входа триггераактивности от полюса 21 и подключением кисточнику установки триггера активности в состояние единица и применением вместо 25триггера активности мультивибратора, который после запуска способен возвращаться висходное состояние.В устройстве с настраиваемой структурой,выполненном на базе элемента, показанного З 0на фиг. 1, входы 21 всех элементов могут бытьсоединены вместе и подключены через ключ ксхеме, вырабатывающей переключательнуюфункцию константа единица. Функции такойсхемы может выполнять источник питания. З 5При замыкании ключа триггеры блоков памяти, всех элементов устанавливаются в состояние нуль, а триггеры активности - в состояние единица.Вход 21 у элемента может отсутствовать, 40если он выполнен на запоминающих элементах, которые при подаче питания на элементсами устанавливаются в исходное состояние,например на несимметричных триггерах и переключающих элементах с вольтамперной характеристикой Я-типа.Режим вычисление. В режимевычисление на входы 1 - 10, 22 и 23 подается информация, подлежащая обработке элементом, а с выходов 11 - 20, 24 и 25 снимается 50результат обработки.В комбинированном режиме вычислениемогут быть использованы режим настройкаи режим воспроизведение.При этом любая переключательная функция 55может быть реализована в устройстве с настраиваемой структурой, выполненном на базе предлагаемого элемента, даже если логический элемент в элементе с настраиваемойструктурой отсутствует, Схема ИЛИиисхема НЕ могут выполнять функции логического элемента, настройка которого на выполнение той или иной коммутационной функцииосуществляется кодом выбора направления.При этом схемы ИЛИ 9, ИЛИо, Р 1.з б 5 И, Из - Иа, ИЛИ- ИЛИ 6, И 2 о, И ЛЗз, ЛЗ, а также триггеры блока памяти, подключенные к выходам 28 и 29, в элементе могут отсутствовать. Для этого нужно из элемента изъять указанные схемы, схемы Ир, Из снабдить четвертыми входамп, а схему И - третьим входом, которые нужно соединить вместе и подключить к источнику для задания режима работы элемента. В режиме настройка и воспроизведение на этот полюс нужно подать сигнал единица, а в режиме вычисление - сигнал нуль,Рассмотрим некоторые режимы работы устройства с настраиваемой структурой на примере структурно-однородного устройства. Р е ж и и н а с т р о й к а, Пусть требуегся настроить элементы, входящие в цепочку 1, 2, 3, 4, 5 на фиг. 3. Один из возможных алгоритмов настройки устройства включает:а) Установку в нуль триггеров блока памяти всех элементов и установку в единицу триггеров активности всех элементов (для этого подается сигнал на вход 21),б) Подачу кода настройки на входы 1, 3, 5, 7 первого элемента цепочки. Сигналы со входов 1, 3, 5 и 7 проходят через схемы Ии - Из на входы линий ЛЗ, - ЛЗ.ь а с выходов линий - на входы триггеров блока памяти первого элемента цепочки. Пусть на вход 1 этого элемента был подан сигнал единица, а на вход 3 - сигнал нуль. Это означает, что в следующем такте код настройки получит второй элемент цепочки (элемент 2 на фиг. 3). Направления передачи сигналов каждым элементом цепочки 1 - 5 на фиг. 3 обозначено стрелками, помещенными внутри элементов (квадратов) .в) Подачу кода настройки второго элемента на входы 1, 3, 5, 7 первого элемента цепочки. Код настройки второго элемента со входов 1, 3, 5, 7 первого элемента проходит на входы 1, 3, 5, 7 второго элемента и записывается в триггеры блока памяти этого элемента. Пусть на вход 1 первого элемента был подан сигнал единица, а на вход 3 - сигнал нуль. Это означает, что в триггеры блока памяти второго элемента был подан такой же код выбора направления, что и при настройке первого эле мента цепочки. В следующем такте код настройки получает третий элемент цепочки 1 - 5.г) Подачу кода настройки третьего элемента цепочки на входы 1, 3, 5, 7 первого элемента цепочки. Этот код проходит на входы 1, 3,5,7 третьего элемента и записывается в триггерах блока памяти элемента. Настройка следующего элемента цепочки осуществляется в соответствии с пунктом б) и т. д, до тех пор, пока не будут настроены все элементы, входящие в схему реализуемого автомата.Режим размножение автоматов. Один из возможных алгоритмов размножения автоматов в устройстве с настраиваемой структурой состоит из следующих основных этапов:а) Настройки устройства на реализацию схемы одного автомата, Эта настройка может быть осуществлена, например, с помощью описанного выше режима настройки. Допустим, настройка устройства на требуемый автомат была произведена по одной цепочке элементов, например по цепочке 1 - 5 на фиг. 3, а в последний элемент цепочки (в элемент 5 ча фиг. 3) был записан код выбора направления следующего элемента.б) Подачи первого импульса на вход 9 первого элемента цепочки. При этом сигналы с выходов триггеров блока памяти (25 - 29) первого элемента проходят на входы 1, 3, 5 и 7 второго элемента цепочки и распространяются по цепочке до тех пор, пока не найдут первого свободного элемента, в триггеры блока памяти которого они и записываются. Свободен тот элемент, на выходе схемы ИЛИ - НЕ которого имеется сигнал единица (см. режимы настройка и воспроизведение). Элементы цепочки с первого до последнего включительно не свободны, так как на выходе схемы ИЛИ - НЕ каждого из них имеется сигнал нуль, Свободен элемент, который расположен выше элемента 5 (на фиг. 3 обозначен цифрой 1), Таким образом, в результате выполнения данного пункта в устройстве с настраиваемой структурой будет два элемента 1, один из которых расположен в начале цепочки, а другой - в конце цепочки 1 - 5 - 1, причем оба элемента не отличаются один от другого (в триггерах блока памяти каждого из них содержится одна и та же информация).в) Подачи второго импульса иа вход 9 первого элемента цепочки. Реакция этого элемента на второй импульс иная, так как триггео активности первого элемента находится в состоянии нуль (см. режим воспроизведение), Сигнал с выхода схемы ИЛИ проходит на выход 19, т. е. на вход 9 второго элемента цепочки. Реакция второго элемента цепочки на этот импульс такая же, как первого элемента на первый импульс, но теперь по цепочке распространяются сигналы с выходов триггеров блока памяти второго элемента. Эти сигналы записываются в триггеры блока памяти элемента, расположенного правее элемента 1 (см. фиг. 3), Таким образом, после выполнения данного пункта в устройстве с настраиваемой структурой два элемента 1 и 1 и два элемента 2 и 2,Если на вход цепочки подать столько импульсов, сколько элементов в цепочке, то в устройстве с настраиваемой структурой будет две цепочки (цепочки 1, 2, 3, 4 и 5 и 1, 2, 3, 4 и 5 на фиг. 3), два автомата.Если длину исходной цепочки обозначить ги, то после подачи и импульсов на вход 9 первого элемента цепочки общее число цепочек составит М= - +1,итТаким образом, процесс размножения автоматов сводится к подаче импульсов от генера 5 дотора импульсов на вход первого элемента цепочки, Если генератор импульсов реализовать в самом устройстве с настраиваемой структурой (например, образовать из логических элементов), то устройство с настраиваемой структурой способно само воспроизводить однотипные автоматы.Количество информации, требуемой для реализации одного (исходного) автомата в устройстве с настраиваемой структурой, составитН, = и (1 одК+1 орд) бит,15 20 25 зо 35 40 45 50 55 60 65 где сс - число элементов в пути (число элементов в цепочке), с помощью которого можно обойти все элементы, входящие в схему ре.ализуемого автомата;К определяется числом смежных элементов,а д - числом состояний реализации логического элемента в элементе с настраиваемойструктурой,Если настройка устройства с настраиваемойструктурой производится по нескольким цепочкам, то количество информации, требуемойдля настройки устройства на реализацию одного автомата, составите:3Н 2 - У, а, (1 од,К+1 орд) бит,с:1где сх; - число элементов в -й цепочке;р - число цепочек,Количество информации, требуемой для настройки устройства с настраиваемой структурой на г+1 однотипных автоматов, составитНз -- и(1 од.К+1 од. д) +1 одг бит,где величина 1 одг определяет количествоинформации, требуемой для получения г автоматов.Таким образом, если в устройстве с настраиваемой структурой имеется схема одного автомата, то для получения г таких же автоматов достаточно одг бит информации. Этоозначает, что количество информации, требуемой для получения однотипных автоматов, независит от сложности исходного автомата(сложность исходного автомата может бытьгнобой) .Предлагаемый элемент с настраиваемойструктурой может быть использован для построения любых решеток, в том числе и симметрической решетки, т. е, такой решетки,каждый элемент которой может обмениватьсяинформацией с любым (любыми) смежнымиэлементами. Для этого нужно увеличить емкость блока памяти (количество триггеров),а также число входов и выходов (число схемИ н ИЛИ). При этом, если требуется чтобы элемент обменивался информацией с Ксмежными элементами, то число входов укаждой схемы ИЛИ должно быть равно К,В устройстве, выполненном на базе предлагаемого элемента, просто реализуются такие автоматы, как регистры сдвига, двоичные счетчики, регистры параллельного действия, однородные интегрирующие устройства и т. д., по 342180тому что указанные автоматы представляют собой совокупность однотипных автоматов, т. е. однородные устройства. Предмет изобретенияЭлемент вычислительной среды, содержащий устройство хранения информации, выходы которого соединены со входами логического элемента, схему И выбора направления, линии задержки, усилитель-формирователь, логические схемы И,ИЛИ, НЕ, ИЛИ - НЕ и трипер активности, отличающийся тем, что, с целью расширения функциональных возможностей элемента, в нем первый вход триггера активности через первую линию задержки подсоединен к выходу схемы ИЛИ, ко входу схемы НЕ, ко входу второй линии задержки и первым входам схем И выбора направления первой и второй группы, вторые входы которых соединены с выходом триггера активности и со входом усилителя-формирователя, выход второй линии задержки и выход усилителя-формирователя подсоединены ко входам схемы И, подключенной своим выходом к первым входам схем И выбора направления третьей группы, третьи входы схем И выбора направления первой и второй групп и вторые входы схем И выбора направления третьей группы присоединены к первой группе выходов устройства хранения информации, вторая группа выходов которого соединена с четвертыми входами схем И выбора направления второй группы и с управляющими входами логического элемента, вы ходы схем И выбора направления первой ивторой групп подсоединены к первым входам схем ИЛИ первой группы, вторые входы которых соединены с выходами схем И выбора направления четвертой группы, первые 10 входы схем И выбора направлениячетвертой и пятой групп подключены к выходу схемы НЕ, вторые входы - к первой группе выходов устройства хранения информации, а третьи входы соединены с вы ходами схем ИЛИ второй группы, к которым также подключены информационные входы устройства хранения информации, вход управления приемом информации устройства хранения информации подключен к выходу 20 схемы ИЛИ - НЕ, подключенной своимивходами к первой группе выходов устройства хранения информации, вход установки О устройства хранения информации и второй вход триггера активности подключены ко вхо ду установки О элемента, выходы схемИЛИ первой группы, выходы схем И выбора направления третьей и пятой групп соединены с выходными зажимами элемента, входы схем ИЛИ второй группы и входы ло гического элемента соединены со входами эле.мента.Заказ 2004/9 Изд. Ма 820 Тираж 406 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Рау 1 пская наб д. 4/5 Типография, пр. Сапунова, 2 5 5 7 9 гг 11 12 15 16 1 У 24
СмотретьЗаявка
1386553
А. И. Мишин Институт математики Сибирского отделени СССР
МПК / Метки
МПК: G06F 1/00
Метки: вычислительной, среды, элемент
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/8-342180-ehlement-vychislitelnojj-sredy.html" target="_blank" rel="follow" title="База патентов СССР">Элемент вычислительной среды</a>