ZIP архив

Текст

40 лектор последнего соединен с коллекторомпятого транзистора 5, база и коллектор четвертого транзистора 4 подкл ючены соответ с 0 55 Изобретение относится к импульсной технике и может быть использовано в интегральных микросхемах повышенного быстродействия,Цель изобретения - г)овышение быстродействия инвертора за счет уменьшения времени включения транзисторов,На чертеже представлена схема инвертора.Инвертор содержит шесть транзисторов 1-6, восемь резисторов 7-14, первый 15 и второй 16 диоды, причем коллектор первого транзистора 1 через первый резистор 7 подключен к шине 17 питания и первым выводам второго 8, третьего 9 и четвертого 10 резисторов, эмиттер первого транзистора 1 соединен с выходной шиной 18 и коллектором второго транзистора 2, эмиттер которого подключен к общей шине 19 и первым выводам пятого 11 и шестого 12 резисторов, второй вывод пятого резистора 11 Соединен с базой второго транзистора 2 и эмиттером третьего транзистора 3, коллектор которого подключен к эмиттеру четвертого транзистора 4, второй вывод шестого резистора 12 соединен с эмиттером пятого транзистора 5, база которого подключена к второму выводу второго резистора 8.Второй вывод третьего резистора 9 соединен с первым выводом седьмого реэиСтора 13, база первого транзистора 1 подключена к второму выводу четвертого резистора 10, первому выводу первого диода.15 и коллектору шестого транзистора 6, эмиттер которого соединен с общей шиной, а база - с эмиттером пятого транзистора 5, база последнего через восьмой резистор 14 подключена к второму выводу первого диода 15, выходная шина 18 через второй диод 16 соединена с вторым выводом седьмого резистора 13, первый вывод которого подключен к базе третьего транзистора 3, колственно к общей шине 19 и шине 17питания. Инвертор, работает следующим образом,При подаче на базу транзистора 4 низкого уровня напря.кения (менее 0,5 В) транзистор 4 закрыт и то;: его эмиттера отсутствует, Соотношение резисторов 9 и 11, 8 и 12 таковы, что протекающие через базы транзисторов 3 и 5 токи создают на базах транзисторов 2 и 6 падение напряжения менее 0,5 В, при этом транзисторы 2 и 6 закрыты, на базе транзистора 1 высокий уровень, приближающийся к напряжению 5 10 15 20 Г) 5 30 35 источника питания, и на выходе схемы также устанавливается высокий уровень,При подаче на базу транзистора 4 высокого уровня напрякения более 2,4 В транзистор 4 открывается, в коллекторы транзисторОв 3 и 5 начинает втекать ток. Так как транзисторы 3 и 5 уже были открыты протекающими токами баз, то через минимальное время потенциалы на базах транзисторов 2 и 6 достигают значения 0,7 - 0,8 В и приводят к открыванию перечисленных транзисторов, соответственно, напряжения на базе транзистора 1 и выходе схемы уменьшается до величины менее 0,5 В, при этом транзистор 1 закрыт, транзистор 2 открыт, на выходе - низкий потенциал, менее 0,5 В, при этом открываются первый 15 и второй 16 диоды и через резисторы 13 и 14 ток из баз транзисторов 3 и 5 ответвляется и, соответственно, транзисторы 2 и 3, 5 и 6 подзакрываются, что ограничивает степень насыщения транзисторов 2 и 6, при этом обеспечивается выходное напряжение низкого уровня менее 0,5 В.При подаче низкого уровня менее 0,5 В на базу транзистора 4 последний закрывается и уменьшение тока коллектора транзисторов 3 и 5 приводит к быстрому уменьшению тока их эмиттеров и уменьшению напряжения на базах транзисторов 2 и 6, Учитывая то, что транзисторы 2 и 6 работают в ненасыщенном режиме, они быстро выключаются, открывается транзистор 1 и на выходе схемы устанавливается высокий уровень напрякения более 2,4.Быстродействие предлагаемого инвертора выше, чем у известных, за счет уменьшения времени включения транзисторов,Формула изобретения Инвертор, содержащий шесть транзисторов и восемь резисторов, коллектор первого транзистора через первый резистор подключен к шине питания л первым выводам второго, третьего и четвертого резисторов, эмиттер первого транзистора соединен с выходной шиной и коллектором второго транзистора, эмиттер которого подключен к общей шине и первым выводам пятого и шестого резисторов, второй вывод пятого резистора соединен с базой второго транзистора и эмиттером третьего транзистора, коллектор которого подключен к эмиттеру четвертого транзистора, второй вывод шестого резистора соединен с эмиттером пятого транзистора, база которого подключена к второму выводу второгоо резистора, второй вывод третьего резистора соединен с первым выводом седьмого резистора, о т л ич а ю щ и й с я тем, что, с целью повышения быстродействия, введены первый и второй1676092 Составитель Д.ИвановТехред М.Моргентал Корректор О.Кравцова Редактор Н,Гунько Заказ 3013 Тираж Г Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Рауаская наб., 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 диоды, база первого транзистора подключена к второму выводу четвертого резистора, первому выводу первого диода и коллектору шестого транзистора, эмиттер которого соединен с общей шиной, а база -с эмиттером пятого транзистора, база которого через восьмой резистор подключена к второму выводу первого диода, выходная шина череэ второй диод соединена с вторым выво;.дом седьмого резистора, первый вывод ко торого подключен к базе - третьего транзистора, коллектор которого соединен 5 с коллектором пятого транзистора, база иколлектор четвертого транзистора подключены соответственно к входной шине и шине питания.

Смотреть

Заявка

4748941, 11.10.1989

ОРГАНИЗАЦИЯ ПЯ Р-6007

КОНДРАТЮК АНАТОЛИЙ ЛЕОНТЬЕВИЧ, ЯКОВЦЕВ ВЛАДИМИР ИВАНОВИЧ, ШПАКОВСКИЙ ВАСИЛИЙ ГЛЕБОВИЧ

МПК / Метки

МПК: H03K 19/08

Метки: инвертор

Опубликовано: 07.09.1991

Код ссылки

<a href="https://patents.su/3-1676092-invertor.html" target="_blank" rel="follow" title="База патентов СССР">Инвертор</a>

Похожие патенты