Анализатор спектра
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
)5 6 23 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР ГТ"1 ОПИСАНИЕ ИЗОБРЕТЕН СВИДЕТЕЛЬСТВУ ВТОРСКО меха ническогИнститут коССР и Инстикосмически. Симоненко, Зигмунт Кравшиштоф Новак о ССС 1981,зо(71) Опытный завод Физикоинститута им. Г.В. Карпенкомических исследований АНтут авиации ПНР Центрисследований ПАН(72) В,Е. Корепанов, Г.БС.И,Климов, С,П. Савин (ЗО)чик, Кшиштоф Дудзиньски, Ки Юзеф Юхневич (Р 1)(56) Авторское свидетельствМ 836602, кл. 6 01 В 23/16,Анализатор спектра предназначен для использования .в бортовых системах автономных устройств, например искусственных спутников Земли, для спектрального анализа низкочастотных сигналов.Целью изобретения является расширение динамического диапазона анализатора спектра.На чертеже представлена блок-схема низкочастотного бортового анализатора спектра.Устройство состоит из усилителя 1, мультиплексора 2, аналого-цифрового преобразователя (АЦП) 3, запоминающего устройства (ЗУ) 4, триггера 5, компаратора 6, сдвигового регистра 7, счетчика 8, цифроаналогового преобразователя (ЦАП) 9. смесителя 10, узкополосного фильтра 11 и гетеродина 12. При этом усилитель 1, мультиплексор 2, ЦАП 3, ЗУ 4, сдвиговый регистр(57) Анализатор спектра предназначен для использования в бортовых системах автономных устройств, например, искусственных спутников Земли, для спектрального анализа низкочастотных сигналов. Устройство позволяет расширить динамический диапазон исследуемых сигналов без увеличения объема оборудования. Достигается это тем, что в анализатор спектра, содержащий последовательно соединенные усилитель, мультиплексор, аналого-цифровой преобразователь и запоминающее устройство, последовательно соединенные гетеродин, смеситель и узкополосный фильтр, а 3 также цифроаналоговый преобразователь, дополнительно введены компаратор, триггер, счетчик и сдвиговый регистр. 1 ил. 7, ЦАП 9, смеситель 10 и узкополосный фильтр 11 соединены последовательно. Вы ход АЦП 3 соединен также с входом компа- (Л ратора 6, выход которого соединен с входом со бита состояния ЗУ 4 и с управляющим вхо- Оф дом мультиплексора 2, второй сигнальный сО вход которого соединен с входом усилителя р 1, Выход бита состояния ЗУ 4 подключен к первому входу триггера 5, выход которого соединен с входом счетчика 8, выход кото- Ф рого присоединен к управляющему входу . - ф сдвигового регистра 7, Выход конца счета счетчика 8 соединен с вторым входом триггера 5, Гетеродин 12 подключен к первому входу смесителя 10,Устройство работает следующим обра. В цикле записи данных в ЗУ 4 в начальое состояние схемы таково, что выход усиителя 1 присоединен мультиплексором 2 квходу АЦП 3, а на выходе компаратора 6 имеется нулевое состояние. Коэффициент усиления К усилителя 1 выбран равным степени числа 2; пусть для определенности К = 2 = 32. Если выходной сигнал усилителя 1 ,5не превосходит предельного входного сигнала АЦП 3, то на выходе последнего хотя бы один разряд будет отличен от единицы, В результате состояние компаратора 6 не изменится, и в ЗУ 4 запишется отсчет в виде ,цифрового кода сигнала О, усиленного в К раз, а также нулевой бит состояния компа,ратора 6, указывающий, что сигнал Ос был усилен в К раз. Если же усиленный сигнал Ос превышает по уровню предельный входной сигнал АЦП 3, то на его выходе все разряды будут установлены в единицу, в результате чего сработает компаратор 6 и на его выходе установится единичный бит состояния, по которому мультиплексор 2 подключит к входу АЦП 3 сигнал Ос, минуя усилитель 1, В этом состоянии в ЗУ 4 запишется отсчет в виде кода синала Ос и бит состояния, равный единице, указывающий, что сигнал Ос не был усилен.Так работает схема в цикле записи до тех пор, пока в ЗУ 4 не накопится вся входная последовательность Ос за заданное время. В цикле анализа при считывании каждого отсчета на триггер 5 из соответствующей зоны ЗУ 4 подается бит состояния, соответствующий данному отсчету, перенесенному в сдвиговый регистр 7, Если бит состояния равен нулю, то состояние триггера 5 не меняется и цифровой код с выхода сдвигового регистра 7 поступает на ЦАП 9, с помощью которого восстанавливается соответствующий отсчет сигнала Ос, поступающий на смеситель 10. Если же бит состояния равен единице, то триггер 5 опрокидывается и запускает счетчик 8, который начинает заполняться, каждый раз при увеличении своего состояния на единицу сдвигая влево на 1 бит цифровой код в сдвиговом регистре 7, Счет происходит до тех пор, пока код в сдвиговом регистре 7 не будет сдвинут на число бит В, равное степени двойки коэффициента усиления К, т,е. в нашем примере В=о 92 К=5. Последний (пятый) импульс с выхода счетчика 8 одновременно возвращает триггер 5 в начальное состояние. При этом срез импульса с выхода триггера 5 обнуляет счетчик 8, После этой процедуры в сдвиговом регистре 7 будет код отсчета сигнала О, усиленного в К раз, аналоговое значение которого восстанавливается с помощью ЦАП 9 и поступает на смеситель 10Описан на я процедура сохраняет при восстановлении соотношение между амплитудами отдельных отсчетов сигнала Ос, которые могут различаться в К 2 раз, где А -дколичество разрядов АЦП 3, Эти отсчеты, получаемые из ЗУ 4 в темпе, в и раз превышающем темп записи, формируют на второй входе смесителя 10 последовательность О, сжатую во времени. На первый вход смесителя 10 поступает сигнал от гетеродина 12 и на выходе узкополосного фильтра 11 формируется выходной сигнал Оных, амплитуда которого соответствует вкладу анализируемой гармоники во входной последовательности Ос,Формула изобретения Анализатор спектра, содержащий по- следовательно соединенные усилитель, вход которого является входом устройства, мультиплексор, аналого-цифровой преобразователь и запоминающее устройство, последовательно соединенные гетеродин, смеситель, узкополосный фильтр, а также цифроаналоговый преобразователь, выход которого подключен к второму входу смесителя, при этом выход узкополосного фильтра соединен с выходом устройства, о т л ич а ю щ и й с я тем, что, с целью расширения динамического диапазона, в него дополнительно введены компаратор, триггер, счетчик и сдвиговый регистр, при этом вход усилителя присоединен к второму входу мультиплексора, выход аналого-цифрового преобразователя присоединен к входу компаратора, выходом соединенного с входом мультиплексора и с входом бита состояния запоминающего устройства, основной выход которого соединен с сигнальным входом сдвигового регистра, а выход бита состояния запоминающего устройства соединен с первым входом триггера, выход которого соединен с управляющим входом счетчика, счетным. выходом соединенного с управляющим входом сдвигового регистра, выход которого подсоединен к входу цифроаналогового преобразователя, а вЫход конца счета счетчика подсоединен к второму входу триггера.1659896 Составитель В.ВеличкинТехред М.Моргентал ектор М.Дем едактор Н.Коляда водственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 10 Заказ 1841 Тираж 442 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ С 113035, Москва, Ж, Раушекая наб., 4/5
СмотретьЗаявка
4671800, 11.03.1989
ОПЫТНЫЙ ЗАВОД ФИЗИКО-МЕХАНИЧЕСКОГО ИНСТИТУТА ИМ. Г. В. КАРПЕНКО, ИНСТИТУТ КОСМИЧЕСКИХ ИССЛЕДОВАНИЙ АН СССР, ИНСТИТУТ АВИАЦИИ ПНР, ЦЕНТР КОСМИЧЕСКИХ ИССЛЕДОВАНИЙ ПАН
КОРЕПАНОВ ВАЛЕРИЙ ЕВГЕНЬЕВИЧ, СИМОНЕНКО ГЕОРГИЙ БОРИСОВИЧ, КЛИМОВ СТАНИСЛАВ ИВАНОВИЧ, САВИН СЕРГЕЙ ПЕТРОВИЧ, КРАВЧИК ЗИГМУНТ, ДУДЗИНЬСКИ КШИШТОФ, НОВАК КШИСТОФ, ЮХНЕВИЧ ЮЗЕФ
МПК / Метки
МПК: G01R 23/18
Метки: анализатор, спектра
Опубликовано: 30.06.1991
Код ссылки
<a href="https://patents.su/3-1659896-analizator-spektra.html" target="_blank" rel="follow" title="База патентов СССР">Анализатор спектра</a>
Предыдущий патент: Оптический спектроанализатор
Следующий патент: Способ определения нелинейных искажений в электрической цепи
Случайный патент: Очистной комбайн