Устройство опознавания синхросигналов для аппаратуры цифровой видеозаписи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1614034
Авторы: Ротенштейн, Цизин
Текст
, 3(;,:;1. :, .;",1 вг "-ф ПИСАНИЕ ИЗОБРЕТ И ьскиия СИНХ- ЦИФОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССРЬ 1278970, кл. 0 11 В 27/10, 1986,(54) УСТРОЙСТВО ОПОЗНАВАНИЯРОСИГНАЛОВ ДЛЯ АППАРАТУРЪРОВОЙ ВИДЕОЗАПИСИ(57) Изобретение касается цифровой видеозаписи и может быть использовано в аппаратуре передачи дискретной информации. Цельизобретения -увеличенепомехоустойчивости опознавания синхросигнэлов, а также снижение скорости обработки синхросигналов. Устройство содержит регистр 3 сдвига, счетчик 4 импульсов, первый регистр 5, три блока 8, 9, 10 памяти, второй 11 и третий 12 регистры. Изобретение позволяет использовать низкоскоростные элементы и уменьшить энергопотребление устройства, 2 ил,Изобретение касается цифровой видеозаписи и может быть использовано в аппаратуре передачи дискретной информации,Цель изобретения - увеличение помехоустойчивости опознавания синхросигналов, а также снижение скорости обработки синхросигналов, позволяющее использовать низкоскоростные элементы и уменьшить энергопотребление устройства,На фиг. 1 изображена структурная схема предлагаемого устройства; на фиг. 2 - диаграммы сигналов, поясняющие работу устройства,Устройство содержит шину 1 тактовой синхронизации, информационную шину 2, регистр 3 сдвига, счетчик 4 импульсов, первый регистр 5, сигнал 6 тактовой частоты, выходную шину 7 данных, первый блок 8 памяти, второй блок 9 памяти, К-й блок 10 ланити, второй регистр 11, третий регистр 12, выходную шину 13 кода распараллеливания и выходкой сигнал 14 синхронизации,Регистр 3 сдвига подключен своим входом к информационной шине 2, а синхронизирующим входом - к шине 1 тактовой синхронизации, подключенной к входу счетчика 4 импульсов, соединенного своим выходом с выходом сигнала б тактовой частоты, подключенным к синхрониэирующему входу второго оегистра 11 и к синхронизирующему входу первого регистра 5, подключенного своими входами к выходам регистра 3 сдвига, а своими выходами - к выходной шине 7 данных, к входам первого блока 8 памяти, к первым входам всех, кроме первого, блоков памяти, причем второй блок 9 памяти соединен своими вторыми входами с первыми выходами первого блока 8 памяти, третьими входами - с вторыми выходами первого блока 8 памяти, первыми входами - с вторыми входами третьего блока памяти, вторыми выходами - с третьими входами третьего блока памяти, коорый соединен своими первыми и вторыми выходами соответственно со вторыми и третьими входами следующего по порядковому номеру блока памяти, причем(К)-й блок памяти соединен своими вторыми входами с первыми выходами (К)-го блока памяти, третьими входами со вторыми выходами (К)-го блока памяти, своими первцми выходами со вторыми входами К-го блока 10 памяти, вторыми выходами с третьими входами К-го блока 10 памяти, подключенного своими первыми выходами к входам третьего регис р 12, соединенного своими вцходами с выходной шиной 13 кода распараллеливания, а синхронизирующим входомс вторым выходом третьего блока 10 памяти и с входом второго регистра 11, с выхода которого снимается выходной сигнал 14 синхронизации,Устройство работает следующим образом,На регистр 3 сдвига воспроизводимыеданные поступают по информационной шине 2, а импульсы воспроизводимой тактовой частоты Р - по шине 1 тактовой синхронизации (фиг. 2 а), Счетчик 4 импульсов форми 10 рует сигнал 6 тактовой частоты 1 Т фиг. 2 б)делением частоты Г, на и, где и - число символов в словах воспроизводимых данных, который поступает на синхрониэирующие входы первого регистра 5 и второго регистра 11, На перворегистре 5 осуществляется перетактирование распараллельныхвходных данных тактовой частотой (фиг. 2 в), которые поступают в выходную шину 7 данных и на первые входы всех блоков памяти 8, 9 и 10, общее число которых при обнаружении синхросигналов длиной а символовопределяется как Мчи(щ+2 и)(и), Каждый блок памяти проверяет наличие своего и- символьного сегмента синхросигнала в потоке данных, опредсляет расположение первого символа сегмента в и-битном слове данных (код ОКАЧУ распараллеливания) и формирует значение ОРМ При наличии в потоке данных синхроинформации ЯЯ (фиг. 2 г) первый блок 8 памяти фиксирует первые о символов синхросигнала (где ци в связи с произвольностью распараллеливания входных данных) и на своих первых выходах устанавливает код ОЯМ распараллеливания,который определяется значением и-ц и поступает на вторые входы второго блока 9 памяти, на третьи входы которого со вторых выходов первого блока 8 памяти приходит сигнал "Яег" наличия и количества ошибок, используемый для обнаружения синхросигнала, символы которого поражены ошибкамл. На следующий такт сигнала б тактовой частоты второй блок 9 памяти анализирует и-символьный сегмент синхросигнала, начинающийся с о+1 символа, и производит необходимую коррекцлю ОБВ/, значение которого устанавливается на первых выходах блока 9 памяти и поступает на вторыевходы следующего блока памяти, на третьи входы которого со вторых выходов второго блока 9 памяти приходит сигнал "Яег" ошибки, в результате чего 1-й блок памяти /1К/ определяет наличие семента синхросигнала,начинающегося с (1-2)фп+ц+1 символа синхронизации, причем на его вторые входы.поступает код ОБА с первцх выходовпредыдущего блока памяти, а на его третьи входы - сигнал "Яег" ошибки со вторых выходов предыдущего блока памяти, с его первцх и вторых выходов на вторые и третьи1614034 5 Формула изобретения 25 Составитель С;ботуз Техред М.Моргентал рректор О.Кравцо Рев еда ктор Заказ 3894 Тираж 480 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушскзя наб., 4/5 Гагарина, 10 изводственно-издательский кол;бинат "Патент", г. Ужгор входы следующего блока памяти соответственно поступают код ОБОI и сигнал Бег ошибки. К-й блок 10 памяти проверяет наличие в потоке данных оставшихся символов синхросигнала, начинающихся с (К - 2) п+с+1 5 символа, При обнаружении синхросигнала, число ошибок в котором определяется сигналом "Яег" ошибки и не превышаетзаданного значения, на первых выходах блока 10 памяти устанавливается необходимый для 10 синхронизации данных код ОЗЮ, который поступает на входы третьего регистра 12 и по команде, приходящей со вгорого выхода К-го блока 10 памяти на синхронизирующий . вход этого регистра, код ОЗВ/ переписыва ется во выходную шину 13 кода распараллеливания (фиг. 2 д), Та же команда со второго выхода К-го 5 лока 10 памяти поступает на вход второго регистра 11, на синхронизирующий вход которого приходит сигнал 6 так товой частоты, в результате чего с выхода регистра 11 снимается выходной сигнал 14 синхронизации (ЬЯИ/) (фиг. 2 е). устройство опознавания синхросигналов для аппаратуры цифровой видеозаписи, содержащее регистр сдвига, подключенный своим входом к информационной шине, 30 синхронизирующим входом - к шине тактовой синхронизации, подключенной к входу счетчика импульсов, о т л и ч а ю щ е е с я тем что, с целью увеличения помехоустойчивости опознавания синхросигналов и снижения скорости обработки синхросигналов, в него введены К блоков памяти, второй и третий регистры, причем выход счетчика импульсов соединен с третьим выходом опознавателя синхросигналов и тактовыми входами первого и второго регистрсв, входы первого регистра подключены к выходам регистра сдвига, а выходы первого регистра - к выходной шине данных и к первым входам К блоков памяти, причем -й (Е/1:К) блок памяти соединен своими вторыми входами с первыми выходами ( - 1)- го блока памяти, третьими входами - с вторыми выходами ( - 1)-го блока памяти, а выходы -го блока памяти соединены с вторыми и третьими входами (+1)-го блока памяти, К-й блок памяти подключен своими первыми выходами к входам третьего регистра, соединенного своими выходами с вторым выходом опознавателя синхросиг-. налов, синхронизирующий вход третьего регистра - вторым выходом К-го блока памяти и с входом второго регистра, выход которого подключен к первому выходу опознавателя синхросигналов, перзый вход опознавателя синхросигналов соединен с информационным входом регистра сдвига и информационной шиной, тактовые входы регистра сдвига и счетчика импульсов соединены с шиной тактовой синхронизации.
СмотретьЗаявка
4442942, 20.06.1988
ВСЕСОЮЗНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ТЕЛЕВИДЕНИЯ И РАДИОВЕЩАНИЯ
ЦИЗИН ЛЕОНИД ЕФИМОВИЧ, РОТЕНШТЕЙН АЛЕКСАНДР ДАВИДОВИЧ
МПК / Метки
МПК: G11B 27/10
Метки: аппаратуры, видеозаписи, опознавания, синхросигналов, цифровой
Опубликовано: 15.12.1990
Код ссылки
<a href="https://patents.su/3-1614034-ustrojjstvo-opoznavaniya-sinkhrosignalov-dlya-apparatury-cifrovojj-videozapisi.html" target="_blank" rel="follow" title="База патентов СССР">Устройство опознавания синхросигналов для аппаратуры цифровой видеозаписи</a>
Предыдущий патент: Устройство для перемещения магнитной головки относительно движущейся ленты
Следующий патент: Предметный столик для угловых микроперемещений
Случайный патент: Шарнирный переходник