Устройство для умножения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СО 103 СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 119) 111 06 Е 7 52, 11/00 ИТЕТРЫТИЯМ РСТВЕННЫИ КРЕТЕНИЯМ И ОТ СССР ГОС ПО ПР ПИСАНИЕ ИЗОБРЕТЕНИ ВТОРСКОМУ СВИДЕТЕЛЬСТВУ лекты Радио(71) Одесский политехнический институт (72) Е. Л. Полин, А. Г., Шипита,А, В, Дрозд, В. Н, Лацин и В. А. Соколов (53) 681.3 (088.8)(56) Авторское свидетельство СССР767759, кл. 6 06 Р 7/50, 1978.Березенко А, И Корягин Л. Н., Назарьян А. Р. Микропроцессорные комп повышенного быстродействия. М.: и связь, 1981, с. 148.(54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении контролируемых цифровых узлов. Цель изобретения - повышение достоверности функционирования устройства. Устройство для умножения содержит триггеры , 14, 1., эл мент ИСКЛЮЧАЮШЕЕ ИЛИ 2, гргпп3, 4 элементов ИЛИ, коммутаторы 5, ,ч регисгр 7 множимого, регистр 8 множителя, умножптель 9, регистр 1 О произведения, блок 11 сравнения, элемент ИЛИ 12. элемент И 13. Операнды поступают на группы 16,7 входов множимого и множителя устройства. В режиме контроля на один из входов умножителя 9 всегда поступает максимальное значение сомножителя, а на другой - группа старших разрядов регистра 10 произведения. Для контроля используется свойство произведения таких сомножителей, заключаюшееся в том, что группа младших разрядов произведения равна инверсии группы старших разрядов. При контроле происходит перебор всех значений сомножителя на каждом из входов умножителя 9. 2 ил.3Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении контролируемых цифровых узлов,Целью изобретения является повышение достоверности функционирования устройства.На фиг. 1 приведена функциональная схема устройства; на фиг. 2 - временная диаграмма работы устройства.Устройство для умножения (фиг. 1) содержит первый триггер 1, элемент ИСКЛЮЧАЮШЕЕ ИЛИ 2, первую и вторую группы 3 и 4 элементов ИЛИ, коммутаторы 5 и 6, регистр 7 множимого, регистр 8 множителя, умножитель 9, регистр 10 произведения, блок 11 сравнения, элемент ИЛИ 2, элемент И 13, второй триггер 4, третий триггер 15, группу 6 входов м ножи мого устройства, группу 17 входов множителя устройства, тактовый вход 18 устройства, вход 19 задания режима контроля устройства, выход 20 неисправности устройства, выход 21 произведения устройства.Устройство работает следующим образом.Имеются два режима работы: основной и режим контроля.В основном режиме множимое и множитель групп 16 и 17 входов множимого и множителя устройства через коммутаторы 5 и 6 и регистры 7 и 8 множимого и множителя поступают на входы умножителя 9, с выходов которого произведение через регистр 10 произведения поступает на выход 21 произведения устройства. В контрольном режиме на вход 19 устройства поступает сигнал Тест, который сбрасывает первый 1 и третий 15 триггеры и устанавливает второй триггер 14 в состояние логической 1 (фиг. 2). Сигнал логической 1 с выхода второго триггера 14 поступает на управляющие входы коммутаторов 5 и 6, которые переключаются и коммутируют на информационные входы регистров 7 и 8 множимого и множителя. выходы первой и второй групп 3 и 4 элементов ИЛИ. Сигнал логической 1 с инверсного выхода первого триггера 1 поступает на управляющий вход второй группы 4 элементов ИЛИ. Сигнал логического 0 с прямого выхода первого триггера 1 поступает на второй вход элемента ИСКЛ ЮЧАЮШЕЕ ИЛИ 2, на первый вход которого поступает сигнал Тест. С выхода элемента ИСКЛЮЧАЮШЕЕ ИЛИ 2 сигнал логической 1 поступает на вторые входы элементов ИЛИ первой группы 3. Таким образом на входы регистра 7 множи. мого и регистра 8 мнокителя в начальный момент подаются максимальные значения сомножителей и удерживаются в те триггера 15.Признаком окончания контрольного режима является нулевое произведение на выходе регистра 10 произведения. В этот З 0 момент на выходе элемента ИЛИ 12появляется сигнал логического 0, который сбрасывает второй триггер 14, сигнал логического 0 с выхода которого запрещает прохождение синхросигнала через элемент И 13 на синхровход третьего тригЗ 5 гера 15 и переключает коммутаторы 5 и 6 вположение коммутации на входы регистров 7 и 8 множимого и множителя информации с групп 16 и 17 входов мнокимого и множителя устройства. Формула изобретения Устройство для умножения, содержащее регистр множимого, регистр множителя, регистр произведения и умножитель, причем информационные выходы регистров множимого и множителя соединены соответственно с входами множимого и множителя умножителя, выход результата которого соединен с информационным входом регистра произведения, информационный выход которого является выходом произведения устройства, отличающееся тем, что, с целью повышения достоверности функционирования устройства, в него введены две группы элементов ИЛИ, два коммутатора, три 4550 триггера, блок сравнения, элемент И, элемент ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, причем первые группы информационных входов первого и второго коммутаторов подключены соответственно к входам 4чение двух тактов синхросигнала. В течение двух тактов синхросигнала на выходе регистра 10 произведения удерживается произведение, Старшие разряды произведения поступают на информационные входы элементов ИЛИ групп 3 и 4. Первый триггер 1, переключаясь, управляет группами 3 и 4 элементов ИЛИ так, что с их выходов через коммутаторы 5 и 6 на входы регистров 7 и 8 множимого и мно жителя сначала подается пара сомножителей: множимое - старшие разряды произведения, множитель - максимальное значение, затем: множимое - максимальное значение, множитель - старшие разряды 15 произведения. На фиг. 2 указаны численные значения сомножителей (сомнокители четырехразрядные) в контрольном режиме; сомнокители принимают все возможные значения. Контроль функционирования устройства осуществляется путем сравнения 20 старших разрядов произведения с инверсией младших разрядов произведения. В случае несравнения сигнал ошибки фиксируется третьим триггером5, сигнал логического 0 с инверсного выхода которого запрещает прохождение синхросигнала через элемент И 13 на синхровход,т 7 т г 7 Х 7 7 Х 7 О О о о д 7.т д д 7 . о о Составитель В. ГречневРедактор Л. Гратилло Техред И. Верес Корректор М. СамборскаяЗаказ 2690/49 Тираж 669 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж - 35, Рау шская наб., д. 4/5Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101 множимого и множителя устройства, выхо ды первого и второго коммутаторов соединены с информационными входами регистров множимого и множителя соответственно, вход задания режима контроля устройства соединен с нулевым входом первого триггера, первым входом элемента ИСКЛЮЧАЮШЕЕ ИЛИ, тактовым входом второго триггера и нулевым входом третьего триггера, прямой выход которого является выходом неисправности устройства, инверсный выход третьего триггера соединен с первым входом элемента И, выход которого соединен с тактовым входом третьего триггера, тактовые входы первого триггера, регистров множимого, множителя и произведения и второй вход элемента И подключены к тактовому входу устройства, выходы старших разрядов информационного выхода регистра произведения соединены с первыми входами соответствующих элементов ИЛИ первой и второй групп, прямой выход первого триггера соединен с вторым входом элемента ИСКЛЮЧА 10- ШЕЕ ИЛИ, выход которого соединен с вторыми входами элементов ИЛИ первой Вык.75 й 7 Г 75 7 ХбЛ. оВЬЮ 7 д 7 обл 4Вь 7 хЛ 7 Х 7 Збл. 7Вь 7 х.7 Х /Ф 7 ХИ 8ВыхЛ 74 7.т 7.7бл.10(ст(Вых.гбл. 7017 юВых.бл. 12Вых.ЕЛ. 177 Р.Вых.бл. 14Вь 7 х.дл 15 группы, инверсный выход первого триггера соединен с информационным входом первого триггера и вторыми входами элементов ИЛИ второй группы, выходы элементов 5ИЛИ первой и второй групп соединены с вторыми группами информационных входов первого и второго коммутаторов соответственно, группа старших разрядов информационного выхода регистра произведения соединена с группой прямых ин формационных входов блока сравнения, выход которого соединен с информационным входом третьего триггера, группа младших разрядов информационного выхода регистра. произведения соединена с груп пой инверсных информационных входовблока сравнения, группа информ ационых выходов регистра произведения соединена с соответствующими входами элемента ИЛИ, выход которого соединен с нулевым входом второго триггера, информационный вход 20 которого соединен с шинои единичногопотенциала устройства, прямой выход второго триггера соединен с третьим входом элемента И и управляющими входами первого и второго коммутаторов.
СмотретьЗаявка
4335658, 21.10.1987
ОДЕССКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, ШИПИТА АНАТОЛИЙ ГРИГОРЬЕВИЧ, ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ, СОКОЛОВ ВАЛЕРИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G06F 11/30, G06F 7/52
Метки: умножения
Опубликовано: 23.05.1989
Код ссылки
<a href="https://patents.su/3-1481749-ustrojjstvo-dlya-umnozheniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для умножения</a>
Предыдущий патент: Устройство для умножения чисел
Следующий патент: Функциональный преобразователь
Случайный патент: Устройство фазовой автоподстройки частоты