Резервированный делитель частоты

Номер патента: 1471310

Авторы: Климашев, Попов

ZIP архив

Текст

(191 (11) 10 11 4 Н 03 К 23/66 ПИСАНИЕ ИЗОБРЕТЕВТОРСКОМУ СВИДЕТЕЛЬСТВУ Бюл, 9 13ев и А,М.П088,8)свидетель03 К 23/ о ство ССС66,ЫИ ДЕЛИТЕЛЬ ЧА ЕЗЕРВИРО ТО ервируемых но в мажорита ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ПНТ СССР 528285403/24(61) 64 (21) 42 (22) 15 (46) 07 (72) А. (53) 62 (56) Ав Мф 64528 12.09.7 7) Изобретение относится к импульс й технике и может быть использоваронизирующих устройствах, Цель изобретения - повышение надежности работы при одновременном увеличении стабильности выходной частоты за счет жесткой" синхронизации счетчиков 4 им-пульсов трех резервируемых каналов 1, 2 и 3, а также отсутствия искажения сигнала на выходных шинах 13, 14 и 15 устройства при сбое одного из счетчиков 4 - достигается за счет введения в каждый канал инвертора 7 1 формирователей 8 и 9 импульсов. В устройстве также имеются входные шины 10, 11 и 12, мажоритарный элемент 5 и элемент 6 эквивалентности 2 ил.,ФИзобретение относится к импульснойтехнике, может применяться в мажоритарно-резервированных цифровых синх-ронизирующих устройствах и являет 5ся усовершенствованием изобретенияпо авт.св. 1 Ф 645282,Цель изобретения в . повышение надежности работы при одновременномувеличении стабильности выходной частоты за счет "жесткой" синхронизациисчетчиков импульсов трех каналов, атакже отсутствия искажения сигналана выходных шинах устройства присбое одного из счетчиков импульсов. 15На фиг.1 представлена электрическая функциональная схема резервиро"ванного делителя частоты; на фиг.2 -временные диаграммы, поясняющие егоработу. 20Устройство содержит три канала1-3, каждый из которых состоит изсчетчика 4 импульсов, мажоритарногоэлемента 5, элемента 6 эквивалентности, инвертора 7 и формирователей 8и 9 импульсов. Кроме того, устройство содержит входные 10-12 и выходные13-15 шины соответственно каждого канала 1-3. Счетный вход счетчика 4импульсов соединен с входной шиной 301 О (11,12) соответствующего канала1 (2, 3), выход мажоритарного элемента 5 соединен с выходной шиной 13(2,3), с первым входом элемента 6 эквивалентности, через первый формирователь 8 импульсов - с входом разрешения записи параллельного кодасчетчика 4 импульсов и через последовательно соединенные инвертор 7 и - 40второй формирователь 9 импульсов -с входом установки в "0" счетчика 4импульсов, выход старшего разряда которого соединен с вторым входом элемента 6 эквивалентности и с соответствующим (номеру канала) входом мажоритарного элемента 5 каждого из каналов 1-3. Информационный вход старшего разряда счетчика 4 импульсов соИ 11единен с шиной логической 1 , информационные входы . остальных разря Ндов - с шиной логического 0Принцип работы делителя состоитв том, что при подаче на шины 10-12счетных импульсов от трех асинхронных генераторов на шинах 13-15 появляются синхронные по трем каналами1-3 сигналы пониженной в 2 частоты,где Б - разрядность счетчика 4,Резервированный делитель частоты работает следующим образом,При включении питания счетчики 4 устанавливаются в произвольное состояние (фнг.2 а). На выходе элемента 5 (фиг.2 б) поддерживается логический уровень, соответствующий уровню большинства выходов старшего разряда счетчиков 4 каналов 1-3. В тех каналах, где логический уровень на выходе старшего разряда счетчика 4 совпадает с уровнем на выходе элемента 5, на выходе элемента 6 (фиг.2 в) устанавливается уровень логической "1", и счетчики 4 этих каналов пересчитывают свои последовательности импульсов, В процессе счета логический уровень на выходе старшего разряда счетчиков 4 изменяется на противоположный, По принципу большинства (два из трех) логический уровень на выходе элемента 5 также изменяется на противоположный, что обеспечивает возбуждение в каждом канале 1-3 того формирователя 8 или 9, на входе которого произошло изменение логического уровня с "0" на "1".При смене логического уровня на выходе элемента 5 с "О" на "1" на выходе формирователя 8 в каждом канале 1-3 формируется импульс записи параллельного кода (фиг,2 г) в счетчики 4. В старший разряд счетчика 4 записывается логическая "1", а в остальные разряды - пО, что соответствует состоянию двоичного суммирующего счетчика при смене кода в старшем разряде с "0" на "1". При смене логического уровня на выходе элемента 5 с "1" на "О" благодаря инвертору 7 уровень на входе формирователя 9 изменяется с "О",на "1", и на выходе формирователя 9 каждого канала 1-3 формируется импульс сброса (фиг.2 д), Во все разряды счетчика. 4 записывается логический "0, что соответствует состоянию двоичного суммирующего счетчика при смене кода в старшем разряде с "1" на "О". Таким образом обеспечивается автоматическая синхронизация устройства по трем каналам не только при включении питания, но и при случайном сбое любого из каналов1-3.После синхронизации логический уровень на выходе старшего разряда счетчика 4 в каждом канале 1-3 совпадает с уровнем на выходе элемен 1471310та 5, На выходе элемента 6 устанавливается уровень "1", и счетчик 4 в каждом канале 1-3 пересчитывает свою последовательность импульсов. В процессе счета логический уровень на выходе старшего разряда счетчика 4 одного из каналов 1-3, например канала 1 (фиг.2 а), на вход которого поступает опережающая последовательность импульсов, изменяется на противоположный, Однако по принципу большинства логический уровень на выходе элемента 5 сохраняется без изменения (фиг.2 б). На выходе элемента 6 опере жающего канала появляется логический "О" (фиг.2 в), и счет прекращается до тех пор, пока не изменится логический уровень на выходе старшего разряда счетчика 4 другого канала, 20 например канала 2. В этом случае по принципу большинства соответственно: изменяется также логический уровень на выходе элемента 5, и на выходе элемента 6 опережающего канала вновь 25 появляется логическая "1", разрешающая счет.Одновременно на выходе, например формирователя 9 при изменении логического уровня на его входе с О на 30 "1" (фиг,2 д) появляется импульс, обеспечивающий установку (сброс) счетчика 4 опережающего и отстающего каналов в состояние, соответствующее состоянию счетчика 4 канала 2, вызвавшего переключение на выходе элемента 5.Таким образом, при смене состояния на выходе элемента 5 дважы в течение цикла пересчета обеспечивается синхронизация устройства па трем каналам. В каждом канале 1-3 сигнал с выхода элемента 5 выдается на соответствующую.шину 13-15 устройства, Частота выходного сигнала соответствует частоте не отстающей и не опережающей входной импульсной последовательности, деленной на 2Благодаря тому, что устройство синхронизируется по трем каналам 1-3, при каждой смене состояния на выходе элемента 5 сбои и даже полный отказ счетчика 4 одного из каналов 1-3 (фиг2 а) не искажают сигнал на выходных шинах устройства (фиг.2 б).Формула изобретенияРезервированный делитель частоты по авт,св, Р 645282, о т л и ч а ющ и й с я тем, что, с целью повышения надежности работы, в каждый канал введены инвертор, первый и вто с рой формирователи импульсов, при этом выход мажоритарного элемента через первый формирователь импульсов соединен с входом разрешения записи параллельного кода счетчика импульсов и через соединенные последовательно инвертор и второй формирователь импульсов, - с входом установки в. "О" счетчика импульсов, информационный вход старшего разряда которого соединен с шиной логической единицы, информационные входы остальных разрядов - с шиной логического нуля,

Смотреть

Заявка

4285403, 15.07.1987

ПРЕДПРИЯТИЕ ПЯ Р-6623

КЛИМАШЕВ АНДРЕЙ ГРИГОРЬЕВИЧ, ПОПОВ АЛЕКСАНДР МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 23/66

Метки: делитель, резервированный, частоты

Опубликовано: 07.04.1989

Код ссылки

<a href="https://patents.su/3-1471310-rezervirovannyjj-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Резервированный делитель частоты</a>

Похожие патенты