Устройство для синхронизации блоков вычислительной системы

Номер патента: 1467551

Авторы: Мясников, Пшеничкин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 091 01 6 Р 1/04 МИОИН.ТЕЕТг 4 БЬ О, .ОПИСАНИЕ ИЗОБРЕТЕН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ СССР 977. ССР 979. ычисть ис ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЦТИЯМПРИ ГКНТ СССР(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗБЛОКОВ ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЫ(57) Изобретение относится клительной технике и может бы пользовано для синхронизации работыблоков вычислительной системы, Отличительной особенностью устройстваявляется то, что оно позволяет получать высокочастотные сигналы при передаче низкочастотных сигналов, Цельюизобретения является расширение функциональных возможностей за счет передачи высокочастотных сигналов понизкочастотному каналу связи, Поставленная цель достигается за счет вве-.дения блока 1 распределения синхроеигналов, содержащего тактовый генератор 9, злемент НЕ 4, делитель 5частоты, триггеры 6,7,8. 2 ил.Изобретение относится к вычислительной технике и может быть использовано для синхронизации работы блоков вычислительной системы.5Цель изобретения - расширение Функциональных возможностей эа счет передачи высокочастотных сигналов по низкочастотному каналу связи.На фиг.1 представлена Функцио".- 10 нальная схема устройства; на Фиг.2- временные диаграммы его работы (номера временных диаграмм соответствуют номерам элементов, на выходах которых показаны временные диаграм мы).Устройство содержит блок 1 распределения синхросигналов, блоки 2 Формирования синхросигналов, выходы 3. 2 ОБлок 1 содержит элемент НЕ 4, делитель 5 частоты, триггеры 6-8, задающий генератор 9, элементы 10 и 11 сложения по модулю два и элемент ИЛИ 12. 25Устройство работает следующимобразом.Импульсы с выхода тактового генератора 9 инвертируются элементом НЕ 4, с выхода этого элемента импуль- ЗО сы поступают на вход делителя 5 частоты, образуя на его выходе импульсную последовательность, которая поступает на информационный вход триггера 6, на синхровход которого подаются импульсы с тактового генератора. При этом на выходе триггера 6 образуется импульсная последовательность, которая поступает на инФормационный вход триггера 7, на синхровход которого поступают импульсы с выхода элемента НЕ 4. При этом на выходе триггера 7 образуется импульсная последовательность, которая поступает наинформационный вход триггера 8, на синхровход которого поступают импульсы с тактового генератора 9 (фиг.2),Последовательности импульсов с выходов делителя 5 частоты и триггеров 6-8 представляют собой последовательности прямоугольных импульсов с частотой в четыре раза меньше частоты тактового генератора 9, причем каждая последовательность сдвинута по фазе относительно предыдущей на одну восьмую периода, эти последовательности поступают на выходы блока 1, с которых по линиям связи поступают на входы блоков 2,В блоках 2 эти последовательности поступают на входы элементов 10 и 11 сложения.по модулю два, с выходов которых они поступают на входы элемента ИЛИ 12, на выходе которого образуется последовательность, частота которой в четыре раза древьппает частоту, передаваемую по линиям связи,Фформула изобретения Устройство для синхронизации блоков вычислительнсй системы, содержащее а блоков формирования синхросигналов, каждый из которых содержит два элемента сложения по модулю два и элемент ИЛИ, причем в каждомблоке Формирования синхросигналов выходы элементов сложения по модулю два соединены с входами элемента ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет передачи высокочастотных сигналов по низкочастотному каналу связи, в устройство введен блок распределения синхросигналов, причем первый, второй, третий и четвертый выходы блока распределения синхросигналов соединены соответственно с первым, вторым, третьим и четвертым синхровходами. блоков Формирования синхросигналов, выходы блоков Формирования синхросигналов являются выходами устройст ва, причем блок распределения синхросигналов содержит задающий генератор, элемент НЕ, делитель частоты и три триггера, причем выход задающего генератора соединен с входом элемента НЕ, с синхровходом первого триггера и с синхровходом второго триггера, выход элемента НЕ соединен с информационным входом делителя частоты и с синхровходом,третьего триггера, выход делителя частоты соединен с информационным входом первого триггера и является первым выходом блока распределения синхросигналов, выход первого триггера соединен с информационным входом третьего триггера и является вторым выходом блока распределения синхросигналов, выход третьего триггера соединен с информационным входом второго триггера и является третьим выходом блока распределения синхросигналов, выход1467551 Составитель Н.ТороповаТехРед А,Кравчук Корректор Л.Пилипе Реда ВеД каэ 1196/45 Тиреи 667 Подписное Г В тета по-иэобретениям и открытиям при ГКНТ СССва, Ж, Раушская наб., д. 4/5 рственного ко 113035, Мо иэводственно-издательский комбинат "Патент", г.ужгород,агарина, 1 второго триггера является четвертымвыходом блока распределения синхросигналов, причем в каждом блоке формирования синхросигналов первый ивторой синхровхрды соединены соответственно с первым и вторым входамипервого элемента сложения по модулю ретий и четвертый синхров блока формирования синхросигналов соединены с первым и вторым входами второго элемента сложения по модулю два, выход элемента ИЛИ является выходом блока формирования синхросигналов.

Смотреть

Заявка

4248718, 23.03.1987

ПРЕДПРИЯТИЕ ПЯ В-2969

ПШЕНИЧКИН ИГОРЬ АЛЕКСАНДРОВИЧ, МЯСНИКОВ АНАТОЛИЙ ПЕТРОВИЧ

МПК / Метки

МПК: G06F 1/04

Метки: блоков, вычислительной, синхронизации, системы

Опубликовано: 23.03.1989

Код ссылки

<a href="https://patents.su/3-1467551-ustrojjstvo-dlya-sinkhronizacii-blokov-vychislitelnojj-sistemy.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации блоков вычислительной системы</a>

Похожие патенты