Корректирующее устройство

Номер патента: 1390597

Автор: Некрасов

ZIP архив

Текст

) (11) 597 151)4 ь 05 В 5 1 ГГг :. ОБРЕТ ПИС А ВТОРСКОМУ ЕПЬСТВ ректирующие уст автоматическогольство В 5 01 СУДАРСТВЕННЫИ НОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(57) Изобретение относится к автоматическому управлению и регулированиюи позволяет повысить качество работысистем, Цель изобретения - повышениеточности воспроизведения формы входного сигнала при раздельной регулировке амплитудной и фазовой характеристик. Устройство содержит дифференциатор 1, запоминающий элемент 2,интегратор 3, первый 4 и второй 5масштабные блоки, нуль-орган 6 и сумматор 7. 2 ил.Изобретение относится к автоматн"ческому управлению и регулированию ипозволяет повысить качество работысистем.5Цель изобретения - повышение точности воспроизведения формы входногосигнала при раздельной регулировкеамплитудной и фазовой характеристик.На фиг, 1 представлена структурная 10схема корректирующего устройства; цафиг. 2 - временные диаграммы, иллюсттрирующие работу устройства при двухзначениях частоты входного сигнала.Устройство (фиг, 1) включает дифференциатор 1, запоминающий элемент2, интегратор 3, первьп А и второй 5масштабные блоки, нуль-орган б и сумматор 7;На фиг. 1 и 2 приняты следующие 20обозначения. Х - входной сигнал;У - выходной сигнал; Х 1 - сигнал навыходе дифференциатора (Х;=Х ); Х-сигнал на выходе запоминающего элемента; Х з - сигнал на выходе интегРатора 1 Х 4Выходные сигналы соответственно первого и второго масштабных блоков; Х- выходной сигналнуль-органа; о у - значения частоты входного сигнала. 30Устройство работает следующим образом,Входной сигнал Х поступает надифференциатор 1, нуль-орган 6 ивторой масштабньп блок 5. Выходнойсигнал нуль-органа б представляетсобой последователЬность импульсов,вырабатываемых в моменты временикогда входной сигнал Х переходитфиз положительнои области н отрицательную, и наоборот, Эти импульсыпоступают на управляющий вход запоминающего элемента 2, который фиксируетсигнал Х,=.Х на выходе дифференциатора в моменты С , сохраняя постоянным745зафиксированное значение амплитудысигнала Х,=Х на промежуткегС +1). В результате сигнал Х, преобразуется запоминающим элементом 2 вкусочно-постоянный сигнал Х , которьппосле интегрирования в интеграторе 3через первьпЪ масштабцьп 1 блок 4 поступает на первьп вход сумматора 7, цавторой вход которого поступает входной сигнал Х, прошедший через второймасштабный блок 5. Временные диаграммы, представленнье на фиг. 2, иллюстрируют работу устройства для двух случаев, отличающихся частотой входного сигнала ( ы, = ас ); ы= 2 аЕс 3, где а = сопят),Из анализа работы устройстна и представленных нременных диаграмм видно, что амплитуда сигнала Х на выходе интегратора 3 при изменении частоты входного сигнала Х остается постоянной. так как при возрастании частоты пропорционально возрастает амплитуда сигнала Х на выходе дифференциатора 1, а следовательно, и уровень сигнала Хца выходе запоминающего элемента 2. Фаза выходного сигнала У определяется параметрами масштабных блоков 4 и 5 и может изменяться в диапазоне 0-(-90)о . Так, если коэффициент передачи второго масштабного блока равен О, а первого - не равен нулю, то фаза выходного сигнала равна -90; в обратном случае фаза его ранна О, Форма выходного сигнала у устройства практически полностью соответствует форме входного сигнала.Формула и з о б р е т е н и яКорректирующее устройство, содержащее дифференциатор, вход которого является входом устройства, запоминающий элемент, интегратор, нуль-орган, первьп масштабньп блок и сумматор, первый вход которого соединен с выходом первого масштабного блока, а выход является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности носпроизне- дения формы входного сигнала при раздельной регулировке амплитудной и фазовой характеристик, в него введен второй масштабный блок, выход которого подключен к второму входу сумматора, а вход является входом устройства и соединен с входом нуль-органа, выход которого подключен к управляющему входу запоминающего элемента, соединенного сигнальным входом с выходом дифференциатора, а выходом через интегратор - с входом первого масштабного блока.1390597 0 Составитель М. Никитин Техред И.Верес Кравцов ректор дактор Е. Папп Заказ 1767/46 аж 86 одписно 4/ ская на 1 роизнодственно-полиграфическое предприятие, г, Угород, лПроектная,ВНИИПИ Государстве по делам изобрет113035, Москва, Ж,ного комитета ССний и открытий

Смотреть

Заявка

4101917, 05.05.1986

ПЕРМСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА В. И. ЧУЙКОВА

НЕКРАСОВ ВАЛЕРИЙ ГЕОРГИЕВИЧ

МПК / Метки

МПК: G05B 5/01

Метки: корректирующее

Опубликовано: 23.04.1988

Код ссылки

<a href="https://patents.su/3-1390597-korrektiruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Корректирующее устройство</a>

Похожие патенты