Регенератор цифрового сигнала

Номер патента: 1387203

Авторы: Байдан, Гильен, Депрес, Сеук, Спозито

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 9) (11) 4 Н 041.70 ОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫ 7. - вСс ИЗОБРЕТЕНИЯ ЕТЕЛЬСТВ(71) Одесский электротехнический институтсвязи им. А. С. Попова(72) И. Е. Байдан (Я 1), Гильен НиетоГлауко Антонио, Депрес Диас Серхио Гонсало, Олег Олегович Спозито и Сеук Хуан Альберто (С)(54) РЕГЕНЕРАТОР ЦИФРОВОГО СИГНАЛА(57) Изобретение относится к импульснойтехнике, Цель изобретения - повышение 00 ОПИСАНИ К АВТОРСКОМУ помехоустойчивости. Регенератор содержит тракт 1 регенерации цифрового сигнала, состоящий из усилителя-корректора 2 с цепью автоматической регулировки усиления в обратной связи, блока 3 совпадения и формирователя 4 выходного сигнала, а также блок 5 синхронизации, состоящий из триггера 6, аналоговой линии 7 задержки, ключей 8 и 9, ячеек 1 О и 11 памяти, вычитающего блока 12, усреднителя 13, управляемого г-ра 14, формирователя 15 коротких импульсов и блоков 16 и 17 совпадения. Цель достигается за счет исключения смещения фазы синхронизирующих импульсов и попадания помех в кольцо фазовой автоподстройки частоты при бестоковых посылках. 2 ил.5 10 15 20 25 30 35 40 Формула изобретения 45 50 55 Изобретение относится к импульсной технике и может найти применение в регенераторах цифрового сигнала многоканальных систем передачи с импульсно-кодовой или дельта-модуляцией в кабельных электроприводных, волоконно-оптических или радиорелейных направляющих трактах.Цель изобретения - повышение помехоустойчивости за счет исключения смещения фазы синхронизирующих импульсов и попадания помех в кольцо фазовой автоподстройки частоты при бестоковых посылках,На фиг. 1 изображена структурно-электрическая схема регенератора; на фиг. 2 - эпюры напряжения, поясняющие работу регенератора.Регенератор содержит тракт 1 регенерации цифрового сигнала, который содержит усилитель-корректор 2 с цепью автоматической регулировки усиления в обратной связи, первый блок 3 совпадения и формирователь 4 выходного сигнала, а также блок 5 синхронизации, который содержит триггер 6, аналоговую линию 7 задержки, ключи 8 и 9, ячейки 10 и 11 памяти, вычитающий блок 12, усреднитель 13, управляемый генератор 14, формирователь 15 коротких импульсов, второй 16 и третий 17 блоки совпадения,Регенератор цифрового сигнала работает следующим образом.Искаженный линией связи и помехами цифровой сигнал поступает на вход тракта 1 регенерации цифрового сигнала, где усиливается и корректируется в усилителе- корректоре 2 с автоматической регулировкой усиления в обратной связи (фиг. 2 а). Этот сигнал далее поступает на вход первого блока 3 совпадения тракта 1 регенерации цифрового сигнала, вход аналоговой линии 7 задержки и информационный вход триггера 6 блока 5 синхронизации. С выхода блока 5 синхронизации узкими стробирующими импульсами (фиг. 2 б) производится однократный отсчет сигнала в тракте 1 регенерации цифрового сигнала первым блоком 3 совпадения и, кроме того, происходит установка триггера 6 в состояние, соответствующее значению принимаемого импульса (1 или О) цифрового сигнала. Выходное состояние триггера 6 в виде импульсов (фиг. 2 в) подается на вторые входы второго 16 и третьего 17 блоков совпадения. Этим самым устанавливается разрешение (триггер 6 - в единичном состоянии) или запрет (триггер 6 в нулевом состоянии) на замыкание ключей 8 и 9 перемножителя системы фазовой автоподстройки частоты блока 5 синхронизации.Эпюры импульсов, поступающих с выходов второго 16 и третьего 17 блоков совпадения, показаны на фиг, 2 г, д,На вход ключевого перемножителя (ключи 8 и 9) системы фазовой автоподстройки частоты блока 5 синхронизации входной сигнал поступает через аналоговую 2линию 7 задержки. Величина задержки составляет половину периода Т тактовой частоты, Эпюры импульсов, поступающих на входы ключей 8 и 9, показаны на фиг. 2 е. Опорные меандры, показанные на эпюрах фиг, 2 ж, з, производят разрезание задержанных импульсов только при единичном состоянии триггера 6, а в периоды следования бестоковых посылок ключи 8 и 9 системы фазовой автоподстройки частоты не замыкаются (фиг. 2 и - к). Таким образом, при отсутствии токовых посылок в случайном цифровом сигнале открывание ключей 8 и 9 не происходит и в ячейках 10 и 11 памяти сохраняется предыдущее состояние электрического заряда, полученного в результате разрезанных половинок импульсов последней токовой посылки (фиг. 2 л). Напряжения с выходов ячеек 10 и 11 памяти сравниваются в вычитающем блоке 12, входы которого имеют очень большое характеристическое сопротивление, поэтому заряд конденсаторов ячеек 10 и 11 памяти за время следования бестоковых посылок фактически не изменяется, за счет чего на выходе усреднителя 13 поддерживается требуемое управляющее напряжение, соответствующее разности фаз между границами посылок принимаемого цифрового сигнала и тактами опорного генератора блока 5 синхронизации. Кроме того, во время бестоковых посылок в ячейки 10 и 11 памяти не проникают помехи с выхода усилителя-корректора с цепью автоматической регулировки усиления в обратной связи.Все сказанное служит повышению помехоустойчивости регенератора цифрового сигнала, как за счет исключения произвольного смещения фазы импульсов, формируемых блоком 5 синхронизации в промежутках следования бестоковых посылок, так и за счет исключения попадания помех в кольцо фазовой автоподстройки частоты также при бестоковых посылках в цифровом сигнале. Регенератор цифрового сигнала, содержащий последовательно соединенные усилитель-корректор с цепью автоматической регулировки усиления в обратной связи, первый блок совпадения и формирователь выходного сигнала, а также два ключа, выход каждого из которых подключен через соответствующую ячейку памяти к входу вычитающего блока, выход которого подключен к входу последовательно соединенных усреднителя, управляемого генератора и формирователя коротких импульсов, выход которого подключен к второму входу первого блока совпадения, отличающийся тем, что, с целью повышения помехоустойчивости за счет исключения смещения фазы синхронизирующих импульсов и попадания помех в кольцо фазо1387203 Составитель О. АндрушкоРедактор П. Гереши Техред И. Верес Корректор М. ДемчикЗа каз 1232/58 Тираж 660 ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 вой автоподстройки частоты ври бестоковых посылках, введены триггер, аналоговая линия задержки, второй и третий блоки совпадения, причем первый и второй выходы управляемого генератора через второй и третий блоки совпадения подключены к управляющим входам ключей, выход усилителя-корректора с цепью автоматической регулировки усиления в обратной связи подключен к информационному входу триггера и входу аналоговой линии задержки, выход которой подключен к сигнальным входам ключей, 5 вторые входы второго и третьего блоковсовпадения соединены с выходом триггера, тактовый вход которого соединен с выходом формирователя коротких импульсов.

Смотреть

Заявка

4093338, 23.07.1986

ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА

БАЙДАН ИГОРЬ ЕМЕЛЬЯНОВИЧ, ГИЛЬЕН НИЕТО ГЛАУКО АНТОНИО, ДЕПРЕС ДИАС СЕРХИО ГОНСАЛО, СПОЗИТО ОЛЕГ ОЛЕГОВИЧ, СЕУК ХУАН АЛЬБЕРТО

МПК / Метки

МПК: H04L 7/02

Метки: регенератор, сигнала, цифрового

Опубликовано: 07.04.1988

Код ссылки

<a href="https://patents.su/3-1387203-regenerator-cifrovogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Регенератор цифрового сигнала</a>

Похожие патенты