Устройство для задержки аналоговых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК А 1 9) 111 Н 7/ СССРКРЫТИЙ Гъ ОбРЕТЕН САН ЕЛЬСТ РфрИ ОСУДАРСТВЕННЫЙ КОМИ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ К АВТОРСКОМУ СВ(56) Авторское свидетельство СССРУ 560321, кл. Н 03 Н 7/30, 1975.(54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ АНАЛОГОВЫХ СИГНАЛОВ(57) Изобретение относится к импульсной технике и может быть использовано в измерительных системах. Цельизобретения в . расширение функциональ-ных возможностей устройства путемобеспечения изменения параметров задерживаемых сигналов. Для этого вустройство дополнительно введены аналого-цифровой 1 и цифроаналоговый 3 преобразователи, блок 4 сдвига совпадающих импульсов, блок управления 8,выполненный в виде последовательносоединенных элементов переменной за-,держки 9 и генератора 1 О, управляемогонапряжением. Кроме того, устройствосодержит запоминающее устройство 2,переключатель 5 разрядов, счетчик 6адреса записи, счетчик 7 адреса считывания, преобразователь 11 частота -напряжение. Необходимым условиемработоспособности устройства является наличие достаточного объема памяти запоминающего устройства 2 длятого, чтобы всегда п-й импульс записи аналогового сигнала был раньше го импульса считывания этого сигна 2 ил.Изобретение относится к импульсной технике и может быть использова"но в измерительных системах.Целью изобретения является расши 5 рение функциональных возможностей устройства путем обеспечения возможности изменения параметров задерживаемых сигналов.На фиг.1 приведена структурная 1 О электрическая схема устройства; на фиг.2 - временные диаграммы, поясняющие работу устройства.Устройство для задержки аналоговых сигналов содержит последователь но соединенные аналого-циАровой преобразователь 1, запоминающее устройство 2, цифроаналоговый преобразователь 3, блок 4 сдвига совпадающих импульсов, выходы которого соответст венно подключены к управляющим входам запоминающего устройства 2 и переключателя 5 разрядов, счетчик 6 адреса записи,. счетчик 7 адреса считывания, выходы которых подключены через переключатель 5 разрядов к адресным входам запоминающего устройства 2, блок 8 управления, выполненный н виде последовательно соединейных элемента 9 переменной задерж- З 0 ки и генератора 10 управляемого напряжения, причем по второму входу генератора 10 управляемого напряжения подключен выход преобразователя 11 частота-напряжение, вход которого, З 5 являющийся первым входом блока 8 управления, подключен к счетному входу счетчика 6 адреса записи и первому входу блока 4 сдвига совпадающих импульсов и является первым управля ющим входом устройства задержки аналоговых сигналов, вход элемента 9 пе" ременной задержки, являющийся вторым входом блока управления, подключен к входам начальной установки счетчикаадреса считывания и счетчика 6 адреса записи и является вторым управляющим входом устройства задержки аналоговых сигналов, выход генератора 10 управляемого напряжением подк БО лючен к второму входу блока 4 сдвига совпадающих импульсов и счетному входу счетчика 7 адреса считывания, и является выходом блока управления,Устройство работает следующим об 55разом.Пусть, например, подлежащий задержке аналоговый сигнал имеет паразитную угловую модуляцию, (фиг,2 б). Ио импульсу начальной установки на втором управляющем входе устройства задержки (Аиг, 2 а) происходит обнуление счетчиков адреса записи 6 и адреса считывания 7 и запуск элемента 9 переменной задержки, выполненного, например, на одновибраторе К 155 АГЗ. На первый управляющий вход устройства задержки поступает последовательность управляющих импульсов, частота которых изменяется во времени, Закон изменения, частоты этих импульсов устанавливается таким образом, чтобы устройство задержки скомпенсировало паразитную угловую модуляцию задерживаемого сигнала (Аиг, 2 в). Первый импульс записывает в счетчик 6 адреса записи адрес первой ячейки запоминающего устройства 2 и через первый вход блока 4 сдвигасовпадающих импульсов поступает на управляющие входы переклю,чателя 5 разрядов и запоминающего устройства 2, записывая тем самым циАроной код первого отсчета задерживаемого сигнала, сформированный аналого-цифровым преобразователем 1, в первую ячейку запоминающего устрой. ства 2 В дальнейшем процесс записи отсчетов происходит аналогично. По истечении установленного времени задержки ,д элемент 9 переменной задержки запускает генератор 10, управляемый напряжением, частота импульсов которого определяется выходным напряжением преобразователя 11 частота- напряжение (Лиг. 2 г). Первый импульс с выхода блока 8 управления записы- вает в .счетчик 7 адреса считывания адрес первой ячейки запоминающего устройства 2 и через Второй вход блока 4 сдвига совпадающих импульсов поступает на управляющие входы переключателя 5 разрядов и запоминающего устройства 2, считывая тем самым цифровой код первого отсчета задерживаемого сигнала, который затем восстанавливается циАроаналоговым преобразователем 3. В дальнейшем процесс считывания происходит аналогично. Импульсы на выходе генератора 10, управ" ляемого напряжением, идут строго равномерно, вследствие этого в задержанном аналоговом сигнале (фиг, 2 д) устранена паразитная угловая .модуляцияБлок 4 сдвига совпадающих импульсов предназначен для разнесения во1367133 каз 6851/54 Тираж 928 Подписное ВН Произв.-полигр. пр-тие, г. Ужгород, ул. Проектна времени операции записи и считывания отсчетов задерживаемого сигнала и может быть реализован путем синхронизации сигналов на первом и втором входах блока последовательностями противофазных импульсов.Требуемое время задержки устанавливается элементом 9 переменной задержки. 10Кроме того, рассматриваемое устрой. ство задержки аналоговых сигналов может также использоваться для умножения или деления частоты задерживаемого сигнала с любым коэффициентом 15 преобразования. Для этого необходимо соответственно изменять коэффициент преобразования генератора 10, управляемого напряжением, или преобразователя .11 частота-напряжение, 20Единственным условием работоспособности данного устройства задержки аналоговых сигналов является наличие достаточного объема памяти запоминающего устройства 2 для того, 25 чтобы всегда и-импульс записи аналогового сигнала был раньше и-го импульса считывания этого сигнала. Формула изобретения 30 Устройство для задержки аналоговых сигналов, содержащее запоминающее устройство, счетчик адреса считывания, счетчик адреса записи, выходы которых подключены через переключатель разрядов к соответствующим адресным входам запоминающего устройства, отличающееся тем, что, с целью расширения функциональных возможностей путем обеспечения воэможности изменения парамет.ров задерживаемых сигналов, дополнительно введены аналого-цифровой ицифроаналоговый преобразователи, под"ключенные соответственно к входу ивыходу запоминающего устройства,блок сдвига совпадающих импульсов,выходы которого соответственно подключены к управляющим входам запоминающего устройства и переключателяразрядов, а также блок управления,выполйенный в виде последовательносоединенных элемента переменной задержки и генератора, управляемогонапряжением, к второму входу которого подключен выход преобразователячастота - напряжение, вход которого,являющийся первым входом блока управления, подключен к счетному входусчетчика адреса записи и первому входу блока сдвига совпадающих импульсови является первым управляющим входомустройства задержки аналоговых сигна"лов, вход элемента переменной задержки, являющийся вторым входом блокауправления, подключен соответственнок входам начальной установки счетчика адреса считывания и счетчика адреса записи и является вторым управляющим входом устройства задержки аналоговьж сигналов, выход генератора,управляемого напряжением, являетсявыходом блока управления и подключенк второму входу блока сдвига совпадающих импульсов и счетному входусчетчика адреса считывания,
СмотретьЗаявка
4106577, 12.05.1986
ПРЕДПРИЯТИЕ ПЯ В-2489
ВЛАСОВ МИХАИЛ МАКСИМОВИЧ, ТЕЛЕГИН КОНСТАНТИН ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H03H 7/30
Метки: аналоговых, задержки, сигналов
Опубликовано: 15.01.1988
Код ссылки
<a href="https://patents.su/3-1367133-ustrojjstvo-dlya-zaderzhki-analogovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для задержки аналоговых сигналов</a>
Предыдущий патент: Усилитель мощности класса д
Следующий патент: Генератор напряжения
Случайный патент: Вt м;